0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计必看│EMC设计布局布线检查规范

PCB学习酱 2023-08-22 16:09 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

按照设计流程,一个产品Layout完成之后,需要进入严格的评审环节,看所设计的产品是否满足ESD或者EMI防护设计要求。

撇开原理图设计,PCB设计一般需要从PCB布局和PCB布线两个方面进行审查。

本篇内容就这两方面的检查做了建议,希望对大家有所帮助。

一、EMC设计布局检查建议

1、整体布局检查建议

模拟、数字、电源保护电路要分开,立体面上不要有重叠;

② 高速、中速、低速电路要分开;

③ 强电流、高电压、强辐射元器件远离弱电流、低电压、敏感元器件;

④ 多层板设计,必须要有单独的电源平面和地平面;

⑤ 对热敏感的元件(含液态介质电容、晶振)尽量远离大功率的元器件、散热器等热源。

2、接口与保护布局检查建议

① 一般电源防雷保护器件的顺序是:压敏电阻保险丝→抑制二极管→EMI滤波器→电感或者共模电感,对于原理图缺失上面任一器件进行顺延布局;

② 一般对接口信号的保护器件的顺序是:ESD(TVS管)→隔离变压器→共模电感→电容→电阻,对于原理图缺失上面任一器件进行顺延布局;

③ 电平变换芯片(如RS232)要靠近连接器的位置(如串口)放置;

④ 易受ESD干扰的器件,如NMOS、CMOS器件等,要尽量远离易受ESD干扰的区域(如单板的边缘区域)。

3、时钟电路布局检查建议

① 时钟电路的滤波器(尽量采用“∏”型滤波)要靠近时钟电路的电源输入管脚;

② 晶体、晶振和时钟分配器的布局要注意远离大功率的元器件、散热器等发热的器件;

③ 晶体、晶振和时钟分配器与相关的IC器件要尽量靠近;

④ 晶振距离板边和接口器件要大于1inch的距离。

4、开关电源布局检查建议

① 开关电源要远离ADDA转换器、模拟器件、敏感器件、时钟器件;

② 严格按照原理图的要求进行布局,不要将开关电源的电容随意放置;

③ 开关电源布局要紧凑,输入输出要分开。

5、电容与滤波器件布局检查建议

① 原则上每个电源管脚放置一个0.1uf的小电容、一个集成电路放置一个或多个10uf大电容,可以根据具体情况进行增减;

② 电容务必要靠近电源管脚放置,而且容值越小的电容要越靠近电源管脚;

③ EMI滤波器要靠近芯片电源的输入口。

6、叠层检查建议

① 多层板(四层以上)至少有一个连续完整的地平面用来控制PCB的阻抗和信号质量;

② 电源平面和地平面靠近放置;

③ 叠层尽量避免两个信号层相邻,如果相邻加大两个信号层的间距,并且布线时应该错位布线,不能重叠布线,否侧后期布线可能会引起串扰的产生;

④ 避免两个电源平面相邻,特别是由于信号层铺电源而导致的电源平面相邻;

⑤ 外层铺地。

7、其他设计检查建议

① 整机设计为浮地设备时,建议各接口不要分地设计;

② 机器外壳为金属时,电源是三孔,要求金属外壳必须良好连接大地。

二、EMC设计布线检查建议

1、整体布线检查建议

① 关键信号线走线避免跨分割

PCB中的信号都是阻抗线,是有参考的平面层,对于设计的关键信号避免跨分割的现象出现,否则会导致信号阻抗的突变,导致信号完整性问题的出现,如下图描述了信号跨分割的现象;

wKgZomTkHpWANKqKAAP4EVTZSKQ608.png

② 相同功能的总线要并行走、中间不要夹叉其它信号,如果空间允许可以进行包地处理;

③ 关键信号线走线避免“U”型或“O”型;

④ 关键信号线走线不要人为的绕长(以最短路径进行走线);

⑤ 关键信号线需要距离边沿和接口400mil以上;

⑥ 晶振下面所有层都不能走线;

⑦ 开关电源下面不能走线,特别是电感或转换芯片下方;

⑧ 接收和发送信号要分开走,不能互相交叉布线。

2、隔离与保护

① 浪涌抑制器件(TVS管、压敏电阻)对应的信号走线尽量表层,短且粗(一般10mil以上);

② 不同接口之间的走线要清晰,不要互相交叉布线;

③ 接口线到所连接的保护和滤波器件布线要尽量短;

④ 接口线必需要先经过保护或滤波器件再到信号接收芯片;

⑤ 接口器件的固定孔要接到保护地上,连接到机壳的定位孔、扳手要直接接到信号地;

⑥ 变压器、光耦等器件的输入输出地要分开处理(两端使用不同的GND)。

3、时钟布线

① 超过1inch的时钟线尽量走在内层,时钟线采用立体包地处理;

② 时钟线换层为不同的地参考平面需要增加回流地过孔;

③ 时钟线不允许跨分割;

④ 时钟线与其它信号线的间距达到5W,空间允许的情况下可以进行包地处理;

⑤ 时钟电路的电源走线需要加宽或铺铜处理。

4、其他

① 保护地和信号地之间的间距大于80mil;

DC48V的爬电间距是否为80mil以上;

③ 电源平面要比地平面内缩“20H”(H为电源和地平面的距离),一般情况地内缩20mil,电源需要内缩60mil,并间隔150mil打地过孔;

④ 布线要避免出线Stub线,Stub线就是俗称的线头或歪线, 或者说信号没打算经过的路径;

wKgZomTkHxaAGUEzAAAdnbJfPR8627.png

AC220V的爬电间距最少为300mil,具体可以查爬电间距规格表;

⑥ 差分走线可以抑制共模干扰;

⑦ 敏感的信号线必须采用包地处理,包地线每隔200mil增加一个GND孔。


设计完PCB后,一定要做分析检查,才能让生产更顺利,这里推荐一款可以一键智能检测PCB布线布局最优方案的工具:华秋DFM软件,只需上传PCB/Gerber文件后,点击一键DFM分析,即可根据生产的工艺参数对设计的PCB板进行可制造性分析。

华秋DFM软件是国内首款免费PCB可制造性和装配分析软件,拥有300万+元件库,可轻松高效完成装配分析。其PCB裸板的分析功能,开发了19大项,52细项检查规则,PCBA组装的分析功能,开发了10大项,234细项检查规则

基本可涵盖所有可能发生的制造性问题,能帮助设计工程师在生产前检查出可制造性问题,且能够满足工程师需要的多种场景,将产品研制的迭代次数降到最低,减少成本。

wKgZomRrA8uAJF5KAAEJJYFdYqQ205.jpg

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_fsyzlh.zip

● 专属福利

上方链接下载还可享多层板首单立减50元

每月1次4层板免费打样

并领取多张无门槛“元器件+打板+贴片”优惠券

●微信搜索【华秋DFM】公众号,关注获取最新可制造性干货合集

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB设计
    +关注

    关注

    396

    文章

    4907

    浏览量

    94076
  • emc
    emc
    +关注

    关注

    174

    文章

    4323

    浏览量

    190348
  • 布线
    +关注

    关注

    9

    文章

    812

    浏览量

    85947
  • 布局
    +关注

    关注

    5

    文章

    272

    浏览量

    25759
  • 检查规则
    +关注

    关注

    0

    文章

    2

    浏览量

    5531
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PCB设计 | AI如何颠覆PCB设计?从手动布线到智能自动化的30年演进

    软件整合了iCDStackup、PDN和CPWPlanner。可在www.icd.com.au网站上下载此软件。传统的PCB设计过程往往既耗时又耗力。布线复杂的P
    的头像 发表于 11-27 18:30 833次阅读
    <b class='flag-5'>PCB设计</b> | AI如何颠覆<b class='flag-5'>PCB设计</b>?从手动<b class='flag-5'>布线</b>到智能自动化的30年演进

    改善EMCPCB设计原理

    电磁兼容EMC是电子设备稳定运行的核心要求,它包含电磁辐射和电磁敏感性两个双向问题。而PCB作为元件的物理载体,其设计直接决定了EMC性能的下限,如果是不合理的层布局、元件位置或接地方
    的头像 发表于 10-22 15:45 419次阅读

    PCB设计必看!这些‘反常识’操作正在毁掉你的电路板

    原因及解决方法: PCB设计组装失败的原因及解决方法 一、设计阶段问题 布局不合理 原因:元件间距过小导致信号干扰或散热不良;高功率器件与精密元件混布引发热应力;电源/地线设计薄弱导致电压波动。 解决: 使用DFM(可制造性设计)工具
    的头像 发表于 10-13 09:57 265次阅读

    Altair PollEx:PCB规则检查及系统EMC仿真技术

    Altair PollEx:PCB规则检查及系统EMC仿真技术
    的头像 发表于 09-17 11:19 4761次阅读
    Altair PollEx:<b class='flag-5'>PCB</b>规则<b class='flag-5'>检查</b>及系统<b class='flag-5'>EMC</b>仿真技术

    深度解读PCB设计布局准则

    无论您是在进行高速设计,还是正在设计一块高速PCB,良好的电路板设计实践都有助于确保您的设计能够按预期工作并实现批量生产。在本指南中,我们汇总了适用于大多数现代电路板的一些基本PCB设计布局准则
    的头像 发表于 09-01 14:24 7118次阅读
    深度解读<b class='flag-5'>PCB设计</b><b class='flag-5'>布局</b>准则

    符合EMCPCB设计准则

    时源芯微专业EMC/EMI/EMS整改 EMC防护器件 就ESD问题而言,设计上需要注意的地方很多,尤其是关于GND布线的设计及线距,PCB设计中应该注意的要点: (1)
    的头像 发表于 05-15 16:42 595次阅读

    技术资料—PCB设计规范

    PCB 设计规范包括:PCB 布线布局、电路设计、机壳、器件选型、系统、线缆与接插件。 按部位分类 技术
    发表于 04-25 17:24

    解决噪声问题试试从PCB布局布线入手

    ,导致产品延期和开发成本增加。 本文将提供有关印刷电路板(PCB)布局布线的指南,以帮助设计师避免此类噪声问题。作为例子的开关调节器布局采用双通道同步开关控制器 ADP1850,第一步
    发表于 04-22 09:46

    PCB】四层电路板的PCB设计

    摘要 详细介绍有关电路板的PCB设计过程以及应注意的问题。在设计过程中针对普通元器件及一些特殊元器件采用不同的布局原则;比较手工布线、自动布线及交互式
    发表于 03-12 13:31

    华为PCBEMC设计指南【可下载】

    转载一篇华为《PCBEMC设计指南》,合计94页PDF,对PCBEMC设计从布局布线、背板
    发表于 02-26 15:52

    中兴通讯的PCB设计规范

    中兴通讯的PCB设计规范
    发表于 02-08 15:31 9次下载

    电子工程师的PCB设计经验

    本文分享了电子工程师在PCB设计方面的经验,包括PCB布局布线、电磁兼容性优化等内容,旨在帮助初学者掌握PCB设计的关键技术。
    的头像 发表于 01-21 15:15 2318次阅读

    华为PCBEMC设计指南

    转载一篇华为《PCBEMC设计指南》,合计94页PDF,对PCBEMC设计从布局布线、背板
    的头像 发表于 01-15 10:09 2112次阅读
    华为<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>设计指南

    104条关于PCB布局布线的小技巧

    在电子产品设计中,PCB布局布线是重要的一步,PCB布局布线的好坏将直接影响电路的性能。 现在,
    的头像 发表于 01-07 09:21 1764次阅读
    104条关于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布线</b>的小技巧

    pcb设计时注意事项

    前期准备 • PCB设计前要与原理设计、可靠性设计、电磁兼容设计、工艺结构沟通, 确 定PCB整体的外围结构和接口布局。 • 与原理设计确认PCB网表和器件封装。
    发表于 12-26 16:51