0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

简述无源/有源晶振的布局布线要点

CHANBAEK 来源:硬件系统架构师 作者:硬件系统架构师 2023-08-15 12:36 次阅读

OSC-9---晶振的Layout

引言:晶振内部结构比较复杂,如果连接不妥当或者布线错误,就会影响晶振不起振或者EMC测试fail,从而导致产品不能使用。因此晶振电路的PCB设计非常重要,本节主要简述无源/有源晶振的布局布线要点。

1.布局

1#:主体位置

晶振内部是石英晶体,如果不慎掉落或受不明撞击,石英晶体易断裂破损,所以晶振的放置远离板边,靠近MCU/SOC的位置布局。为了安全考虑,板卡的地和金属外壳或者机械结构常常是连在一起的,如果晶振布在板卡的边缘,晶振与参考接地板会形成电场分布,而板卡的边缘常常是有很多线缆,当线缆穿过晶振和参考接地板的电场,线缆会被干扰。而晶振布在离边缘远的地方,晶振与参考接地板的电场分布被PCB板的GND分割,分布到参考接地板电场大大减小了。

2#:电容位置

有源晶振的去耦电容应尽量靠近晶振的电源管脚,如果多个耦合电容,按照电源流入方向,依次容值从大到小摆放。无源晶振的负载电容靠近晶振本体,减少寄生电容的影响。

3#:独立性

尽可能保证晶振周围的没有其他元件,建议这个距离为300mil,约为7.6mm,实际4-5mm左右也可以接受,防止器件之间的互相干扰,影响时钟和其他信号的质量,

2.布线

1#:走线短

在电路系统中,高速时钟信号线优先级最高,一般在布线时,需要优先考虑系统的主时钟信号线。时钟线是敏感信号,频率越高,要求走线尽量短,保证信号的失真度最小,与其它信号需20mil间距,最好使用Ground trace与其他信号隔离,避免时钟线干扰其他信号。

2#:外壳接地

晶振的外壳必须要接地,除了防止晶振向外辐射,也可以屏蔽外来的干扰。

3#:晶振底下铺地

晶振铺地可以防止干扰其他层,不满足铺地也需要粗走线包裹。

4#:晶振底下不要布线

晶振周围5mm的范围内不要布线和其他元器件,主要是防止晶振干扰其他布线和器件。底下尽量不要走线,一定要走线的话,不能走线进晶振pin脚周围50mil之内,尤其避免高速信号。

5#:有源晶振输出不能接长线

时钟源通常是系统中最严重的EMI辐射源,频率高,是高速电路,时钟上升沿陡高速频谱含量越多,如果接长线,其结果是长线就成了天线,这在很多应用中是不允许的,所有时钟源都必须尽量靠近相关器件,必要时用多个时钟源,不得以下可以采用多层PCB将时钟连线屏蔽。有源晶振的输出一般是标准TTL规格,至于能驱动多少芯片要看这些芯片的特性。关于晶振的选择,如果你的系统能工作在25M,就尽量不要选50M的晶振。

6#:过孔

晶振信号线尽可能不穿孔,因为一个过孔会有大约0.5pF的寄生电容,走线粗细要一致。

3.保护器件

wKgZomTa9muAE4kUAABG4iro9Pg585.jpg

图9-1:晶振增加ESD保护器件

当使用ESD保护器件时,需要器件的寄生电容考虑在内合并计算CL,以最大限度地降低更高频带信号的衰减和频率偏移。

4.无源晶振Layout示例

顶层:图9-2所示,晶振顶层的最好策略是铺铜包地(如果有的话也可以连接其他大面积GND铜皮,也可以独立GND铜皮),效果比走线包地效果更佳。铺铜之后,打上过孔阵列,与其它层的铜皮进行良好连接,形成一个密集的GND三维多层法拉第笼。

wKgZomTa9muAfD2aAAAeIxHBFvI753.jpg

图9-2:无源晶振顶层走线范例

中间层和底层:因为晶振底下的投射区域不能走线,不包括GND层和POWER层(GND层完整覆盖,POWER层也完整覆盖,不用挖空),所以就将投射区域的GND过孔用铜皮连接成shape,其他层也类似如图9-3处理。

wKgZomTa9muAELWwAAEwnILxaJM687.jpg

图9-3:无源晶振中间层/底层范例

5.有源晶振Layout示例

wKgaomTa9muAerPsAAELF8CA858156.jpg

图9-4:有源晶振电路

顶层:如图9-5,去耦电容靠近晶振的电源管脚,有源晶振同样建议使用铜皮GND包裹策略,时钟信号直连,尽量不要过孔换层。

wKgaomTa9muAF4jPAAAQ32LRLEs821.jpg

图9-5:有源晶振顶层走线范例

中间层和底层:GND铜皮覆盖投射区域,过孔立体连通。

wKgaomTa9muAHr7rAAaTESlZxPc069.jpg

图9-6:有源晶振中间层/底层范例

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 有源晶振
    +关注

    关注

    1

    文章

    784

    浏览量

    20157
  • 无源晶振
    +关注

    关注

    1

    文章

    796

    浏览量

    15332
  • 晶振
    +关注

    关注

    32

    文章

    2475

    浏览量

    66850
  • 布局布线
    +关注

    关注

    1

    文章

    82

    浏览量

    15120
  • PCB
    PCB
    +关注

    关注

    1

    文章

    1576

    浏览量

    13204
收藏 人收藏

    评论

    相关推荐

    晶体与有源的区别和应用范围及用法

    :一脚悬空,二脚接地,三脚接输出,四脚接电压。相对于晶体,有源的缺陷是其信号电平是固定的,需要选择好合适输出电平,灵活性较差,而且价
    发表于 06-03 15:34

    有源的要选哪种?

    12M有源\的要选哪种?
    发表于 07-06 10:02

    有源的比较

    连接方式要简单(主要是做好电源滤波,通常使用一个电容和电感构成的PI型滤波网络,输出端用一个小阻值的电阻过滤信号即可),不需要复杂的配置电路。相对于晶体,有源
    发表于 10-07 14:35

    电子元件:有源

      在电子学上,通常将含有晶体管元件的电路称作“有源电路”(如有源音箱、有源滤波器等),而仅由阻容元件组成的电路称作“电路”。电脑中的晶
    发表于 12-14 11:26

    有源的基本原理区别

    `  有源的基本原理区别,具体介绍如下
    发表于 12-27 16:46

    有源如何选择呢?

    影响,小型化、贴片式化、低噪声化、频率高精度化与高稳定度及高频化,是目前和未来摆在石英面前的重要发展课题,那么该怎样区别有源
    发表于 12-26 15:59

    有源在电路板中的成本计算

    众所皆知,的价格通常比有源的成本低得多,
    发表于 01-30 11:06

    请问图中有源的还是的?

    这里使用的有源的还是的,它输出的波形是正玄波还是方波。
    发表于 08-08 09:30

    6748PLL的CLKMODE是不是有源的区别?

    6748的PLL0中寄存器PLLCTL[CLKMODE]中,是不是有源
    发表于 05-22 10:05

    有源的区别

    一般来说,指所有谐振器系列,成本低,内部没有独立的起电路,需要外部电路配合,并精准匹配外部电容才能输出电信号。
    发表于 08-26 12:23

    有源相关资料下载

    在电子学上通常将含有晶体管元件的电路称作“有源电路”(如有源音箱、有源滤波器等),而仅由阻容元件组成的电路称作“电路”。 晶体振荡器
    发表于 05-25 06:20

    有源有哪些不同之处呢

    是什么?有源又是什么?
    发表于 01-17 06:19

    有源有哪些不同之处呢

    1.有源有4个引脚,是2个引脚2.
    发表于 02-25 06:53

    有源有哪些不同

    (crystal),其本身为有两个无极性引脚的元件,需要借助时钟才能产生振荡信号,自身无法振荡。
    发表于 02-25 06:00

    AD9361使用有源的区别是什么?

    我们在使用AD9361的过程中发现,使用会比使用有源
    发表于 12-06 07:45