0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

串行数据接口芯片提供双极性电压

星星科技指导员 来源:ADI 作者:ADI 2023-03-28 10:42 次阅读

设计笔记显示了串行数据接口IC如何向外部电路提供适量的电流。该电路使用接口IC(MAX3212A)的双极性电压轨供电,不会中断接口工作。

目前可用于串行数据传输的一些接口IC不仅在低V下工作抄送电平(5V 或 3.3V);它们还产生双极性直流电压(±6.5V 至 ±10V),以支持 EIA/TIA-232 规定的最小驱动器输出电平。小心翼翼地,您可以从这些电压轨中窃取有用的电量,而不会干扰IC的运行。

在图1中,IC的开关模式控制器与一个外部电感器、两个二极管和两个电容器一起工作,产生±6.5V电压。FET Q1 和 Q2 通过断开负载直到存在这些开关模式电源电压来确保电路启动。请注意,Q1必须是逻辑电平器件。

poYBAGQiVAuAc-OUAAA0Fquq1GQ952.gif

图1.对于小于最大允许值的数据速率和驱动器输出负载,该串行接口IC的V+和V-输出可以为外部电路提供适量的电流。

与设计用于产生电源电压的IC不同,接口IC通常不指定可以从其内部生成的电源轨吸收多少电流。可用量几乎完全取决于连接到驱动器输出的负载。例如,IC1保证一个发射器可以在3kbps时驱动1000kΩ和250pF的并联组合,而另外两个发射器在3kΩ负载上保持直流输出。这些条件允许您计算芯片的最大输出电流能力,但您不能期望在提供最大电流的同时消耗额外的电流。

要计算可用的最大输出电流,请叠加交流和直流分量:当NRZ输出波形在保证的最小输出电平(±5V)之间摆动时,输出电流从每个电源轨交替流出。假设输出需要一个完整的数据周期(4kbps时为250μs)才能从-5V压摆至+5V,则交流分量等于C负荷(dv/dt) = 1000pF(10V/4μs) = 2.5mA。对于直流分量,欧姆定律给出一个发射器的I = E/R = 5V/3kΩ = 1.67mA,因此三个发射器共同代表5mA的直流负载。将交流和直流元件相加,保守的最大额定值为2.5mA + 5mA = 7.5mA。

3kΩ负载是EIA-232的要求,但数据速率和负载电容是与应用相关的参数。这些参数的值越低,可供外部使用的电流就越大。例如,遥感系统可能以2400比特/秒(2400bps)的速度运行,负载为3kΩ,并联1000pF(50英尺电缆,20pF/ft)。在这种低数据速率应用中,三个发送器的直流负载为5mA,一个发送器的交流负载(72μA)几乎可以忽略不计。因此,本例中的可用电流计算为7.5mA - (5mA + 72μA) = 2.428mA。

上述计算是保守的:当VCC=2.7V,三个发射机负载3kΩ||1000pF时,以2400bps传输有效EIA-232电平的电路实际上将向外部负载提供6.7mA(当VCC=3V及以上时更大)。如上所述,Q1和Q2使电路能够在这些条件下启动。如果断开变送器负载,允许启动的最大外部负载电流为11.5mA。去掉Q1和Q2后,最大电流仅为5.7mA。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    182

    文章

    16559

    浏览量

    244789
  • 驱动器
    +关注

    关注

    51

    文章

    7319

    浏览量

    142998
  • 发送器
    +关注

    关注

    1

    文章

    237

    浏览量

    26573
收藏 人收藏

    评论

    相关推荐

    串行通信接口(SCI)

    串行通信接口(SCI)内部有一个串行通信(SCI)接口模块,来实现与其它外设之间的串行数据通信。波特率可编程。SCI的发送器与接收器都是
    发表于 09-16 12:44

    【proteus练一练】串行数据转换为并行数据

    /*名称:串行数据转换为并行数据 说明:串行数据由 RXD 发送给串并转换芯片 74164,TXD 则用于输出移位时钟脉冲,74164 将串行
    发表于 03-01 09:40

    【proteus练一练3.2】 并行数据转换为串行数据

    /*名称:并行数据转换为串行数据 说明:切换连接到并串转换芯片74LS165 的拨码开关,该芯片将并行数据
    发表于 03-02 09:38

    多FPGA系统中自定义高速串行数据接口设计

    多FPGA系统中自定义高速串行数据接口设计为方便多FPGA系统中主从FPGA之间的命令与数据传输,节省连接的引脚数量,设计了一种基于FPGA的自定义高速串行数据传输模块。对主从
    发表于 08-11 11:49

    D/A极性芯片

    请问有没有关于D/A转化器,极性电压输出的芯片啊?求型号。。
    发表于 08-26 23:27

    易于使用的极性DAC通用解决方案

    期间动态校正误差。 根据调整水平和所需的极性,完整、高分辨率、多功能、极性DAC可大大简化校准过程。 AD5761R可通过高速4线SPI接口进行编程,该
    发表于 10-22 16:58

    AD5764四路16位高精度串行输入极性电压输出DAC评估板

    EVAL-AD5764EB,用于AD5764四路,16位,高精度,串行输入,极性电压输出DAC的评估板。所有AD5764引脚均可通过板载连接器进行外部连接
    发表于 06-25 08:08

    求解答极性AD转换芯片的相关问题

    极性AD转换芯片的分辨率怎么计算?比如AD7894的输入电压范围是正负10V,参考电压是2.5V,不会计算分辨率所以转换后的数值不会计算
    发表于 06-28 04:36

    如何正确检测极性电压

    你好,我有一个艺术板,我正在从vivado仪表板上的函数发生器感应电压。当我将INSEL_VPVN变为1时,我希望能够感知到极性信号。但是,信号形状只是从仪表板的屏幕跳出来。你能告诉我艺术如何感知
    发表于 08-25 15:27

    串口串行数据接口标准介绍

    接口是外设和主设备连接的方式/规则/协议的名称;XX总线是主设备连接某一类接口的名称1.串口串行数据接口标准(根据时间发展顺序介绍):RS-232;命名为EIA-232-E标准;通信距
    发表于 12-17 08:29

    TLV3201用于低电压比较器的极性电压差分输入接口参考设计

    描述 此 TI 验证设计可为低电压比较器的极性、高压差动输入接口提供原理、组件选择、仿真、原理图、PCB 布局、BOM 以及性能测量结果。
    发表于 09-16 06:41

    串行数据转换器接口

    串行数据转换器接口 问:我现在需要安装节省空间的数据转换器,认为串行式转换器比较适合。为了选择 和使用这种转换器,请问我需要了解些什
    发表于 01-04 17:40 1737次阅读
    <b class='flag-5'>串行数据</b>转换器<b class='flag-5'>接口</b>

    串行数据转换为并行数据

    。。。。。。串行数据转换为并行数据。。。。。。。
    发表于 11-10 10:01 9次下载

    行数据转换为串行数据.hex

    。。。。。。并行数据转换为串行数据。。。。。。。
    发表于 11-10 10:00 0次下载

    多FPGA系统中自定义高速串行数据接口设计

    多FPGA系统中自定义高速串行数据接口设计
    发表于 05-10 11:24 24次下载