0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

用于宽带A/D转换器的变压器耦合前端

星星科技指导员 来源:ADI 作者:Rob Reeder 2023-01-30 10:57 次阅读

随着更高频率中频采样的推进,A/D转换器模拟输入和整体前端设计已成为接收器设计的关键要素。许多应用正在迁移到超奈奎斯特采样,以消除系统设计中的混杂阶段。放大器在这些高频下会带来问题,因为高性能并不像通常使用的奈奎斯特应用那样容易实现。此外,无论使用何种输入频率,放大器的固有噪声都会降低ADC的信噪比(SNR)。变压器为设计人员提供了一种相对简单的解决方案,既解决了噪声问题,又为高频输入提供了良好的耦合机制。

变压器

让我们看一下变压器的基本构成,并总结它为用户提供的功能。首先,变压器本质上是交流耦合的,因为它是电气隔离的,不会通过直流电平。它为设计人员提供了基本无噪声增益,这取决于设计人员选择的匝数比。变压器还提供了一种从单端电路转换为差分电路的快速简便方法。最后,中心抽头变压器提供了任意设置共模电平的自由。这种优点的组合减少了前端设计中的组件数量,在这种情况下,将复杂性保持在最低水平至关重要。

但是,使用中心抽头变压器时应小心。如果转换器电路在差分模拟输入之间出现较大的不平衡,则大量电流可能会流过变压器的中心抽头,可能会使磁芯饱和。例如,如果 V裁判用于驱动变压器的中心抽头,满量程模拟信号过驱动ADC的输入,打开保护二极管

变压器虽然外观简单,但不应掉以轻心。有很多东西需要了解和学习。让我们看一个简单的变压器模型,看看什么是“引擎盖下”。几个简单的公式将理想变压器端子上的电流和电压联系起来,如图1所示。当变压器升压时,其阻抗负载将反射回输入端。匝数比 a = N 1/N2 定义了一次电压与次级电压的比率;电流成反比(a = I 2/I1),从次级反射的初级阻抗之比为匝数比的平方(Z1/Z2 = a 2).变压器的信号增益简单地表示为20 log (V2/V1) = 20 log √(Z2/Z1),因此电压增益为3 dB的变压器的阻抗比为1:2。这使得设计的第一步变得简单。

poYBAGPXMiyAapy6AAAO4OSoNno994.gif?la=en&imgver=1

图 1a.变压器输入和输出变量。

pYYBAGPXMi2AWWQbAAAYrSAP9Nw884.gif?la=en&imgver=1

图 1b.典型的变压器型号。

图1b显示了变压器与理想相对应的许多固有和寄生偏差。它们中的每一个在建立变压器的频率响应方面都有作用。它们可以帮助或阻碍性能,具体取决于前端实现。图1b提供了一种对变压器进行建模以获得一阶期望的好方法。一些制造商在其网站上或通过支持小组提供建模信息。任何计划使用硬件进行模型分析的人都需要一个网络分析仪和少量样本来正确进行所有测量。

真正的变压器有损耗和有限的带宽。正如寄生效应配置所暗示的那样,可以将变压器视为宽带带通滤波器,其定义点为–3 dB。大多数制造商会根据 1、2 和 3 dB 带宽来指定变压器频率响应。幅度响应伴随着相位特性。通常,一个好的变压器在其频率通带上会有1%到2%的相位不平衡。

现在我们来看一些涉及ADC变压器耦合前端的设计示例。由于变压器主要用于隔离和中心抽头,因此这些示例将通过使用单位匝数比进行简化以供讨论。

例子

在图2所示的第一个示例中,使用14位、80 Msps ADC的AD6645,差分输入阻抗为1 kohm。33 欧姆串联电阻器可隔离 ADC 输入电路中的瞬态电流。选择 501 欧姆终端电阻以在初级端实现 50 欧姆输入,以匹配 50 欧姆模拟输入源。因此

poYBAGPXMi-APE5uAAANj60KSkc117.gif?la=en&imgver=1 (1)

变压器次级中的电阻组合有效地与 58 欧姆电阻并联。终端电阻的选择取决于所需的输入阻抗。为简单起见,假设本节中的所有示例都需要与 50 欧姆源匹配。

pYYBAGPXMjCAHypPAAAdOKP5iso611.gif?la=en&imgver=1

图2.一种 1:1 变压器,将 50 欧姆输入源与具有已知输入阻抗的 ADC 耦合。

这是一个简单的例子,因为我们假设输入频率在基带或第一奈奎斯特区。但是,如果要求前端设计来处理100 MHz模拟输入,则情况会大不相同。变压器中会发生什么?在施加如此高的IF频率时,寄生电容耦合(图1b中的C2–C5)的任何差异都会使变压器的次级输出不平衡。由此产生的不对称性会在转换器的模拟输入端产生偶数阶失真,从而导致数字信号中的二阶谐波失真。

为了说明这一点,图3显示了向初级端施加2 V p-p正弦输入时次级电压(图3a为100 MHz,图3b为200 MHz)。每个次级输出预计会产生1 V p-p正弦波。但在100 MHz时,它们的幅度偏差为10.5 mV p-p,相位不平衡为0.5°。在200 MHz时,幅度差为38 mV p-p,即1.9%。

poYBAGPXMjKAWeB6AABIFXq2JnE909.gif?la=en&imgver=1

图 3a. 100MHz 输入。模拟变压器的次级输出:

AIN+(绿色)= 1.364 V p-p,AIN–(红色)= 1.354 V p-p,差值 = 10.45 mV p-p。

pYYBAGPXMjSAJNJWAABTXG1HuW8818.gif?la=en&imgver=1

图 3b. 200MHz 输入。模拟变压器的次级输出:

AIN+(绿色)= 1.385 V p-p,AIN–(红色)= 1.347 V p-p,差值 = 37.72 mV p-p。

改善这种情况的一种方法是与第一个变压器级联应用第二个变压器,以提供额外的隔离并减少不平衡的容性馈通(图 4)。

poYBAGPXMjaAQDbrAAAghLyyynk714.gif?la=en&imgver=1

图4.级联变压器。

使用这种方案,施加到转换器的差分电压不太可能相互偏离,特别是在最重要的高频下。图5说明了这一点:第一个变压器的寄生耦合电容C1和C2的次级差异减小。级联中的第二个变压器可以重新分配丢失的磁芯电流,并向第二个变压器的初级变压器提供更相等的信号。这种配置中的两个级联变压器为高频提供了更好的平衡解决方案。

poYBAGPXMjeADksJAAAdkLxL8dM325.gif?la=en&imgver=1

图5.两个级联变压器改善了信号平衡。

仿真中可以看出性能优势,如图6所示。在图6a中,模拟输入为100 MHz时,偏差降至0.25 mV p-p或0.013%相位不平衡。在200 MHz(图6b)时,变压器的次级输出之间只有0.88 mV p-p的差异,即0.044%。这是一个很大的改进,通过添加一个额外的组件来实现。

pYYBAGPXMjmAJbwGAABNLrdKNeM294.gif?la=en&imgver=1

图 6a. 100 MHz. 变压器次级输出的仿真:

AIN+(绿色)= 1.25 V p-p,AIN–(红色)= 1.25 V p-p,差值 = 0.25 mV p-p。

pYYBAGPXMjqABcd3AABajSvD358359.gif?la=en&imgver=1

图 6b. 200 MHz. 变压器次级输出的仿真:

AIN+(绿色)= 1.298 V p-p,AIN–(红色)= 1.298 V p-p,差值 = 0.88 mV p-p。

另一种方法是使用双巴伦型变压器配置。巴伦(平衡不平衡)的作用类似于传输线,通常比前面讨论的标准磁通型变压器具有更大的带宽。它们可以在初级和次级之间提供良好的隔离,损耗相对较低。但是,它们需要更多的功率来驱动,因为从初级到次级的输入阻抗减半。图7a显示了为实现宽通带而使用的通用实现方案。在图7b中,巴伦型变压器对不平衡进行了预补偿。

pYYBAGPXMjyAf0prAAAlmWiQvcs209.gif?la=en&imgver=1

图 7a.变压器耦合输入采用双巴伦型变压器配置。

pYYBAGPXMj6ADzesAAAiS5-kZiE293.gif?la=en&imgver=1

图 7b.使用补偿巴伦型变压器的变压器耦合输入。

响应峰值

图8a显示了典型的变压器频率响应,基本上是带宽超过100 MHz的宽带滤波器的频率响应。与变压器初级串联的电感可用于改变变压器的带宽响应,方法是在通带内达到峰值增益并在通带外提供更陡峭的滚降(图 8b)。电感具有在传递函数中增加零点和极点的作用。

poYBAGPXMj-AcSjKAAArUDWu9iE634.gif?la=en&imgver=1

图 8a.典型变压器的频率响应。

pYYBAGPXMkGAU8hrAAA7DKybX68852.gif?la=en&imgver=1

图 8b.带电感器的典型变压器的频率响应。

图9所示为图2中带有串联电感的电路。电感值取决于所需的峰值和带宽量。但是,设计人员应注意,当响应平坦度和表现良好的相位响应是重要标准时,这种峰值可能是不可取的。

poYBAGPXMkKAOwePAAAeB-0LiNs469.gif?la=en&imgver=1

图9.电感器通过 1:1 变压器和已知的 ADC 输入阻抗补偿 50 欧姆输入阻抗。

开关电容型ADC

到目前为止,我们只讨论了与已知输入阻抗的ADC接口,以AD6645-80为例。但是,具有开关电容接口的ADC呢?开关电容ADC没有内部缓冲器,因此用户直接与内部采样电路连接,该电路的阻抗随施加的输入频率变化很大。在图10中,模数转换器是具有10 MHz模拟输入的AD9236-80。在轨道(采样)模式下,输入看起来像一个4,135欧姆差分阻抗和一个1.9 pF电容并联。但是保持模式看起来会有所不同。应用笔记AN-742提供了获取这些模拟输入阻抗值的良好信息。ADI公司的许多开关电容ADC值都可以在ADI公司网站上的ADC产品页面上以电子表格形式下载,提供0.3 MHz至1 GHz的采样保持值。

pYYBAGPXMkSAFYQQAAAepidXCLc990.gif?la=en&imgver=1

图 10.开关电容前端实现。

200 nH 串联电感旨在抵消从 ADC 输入反射回来的输入电容的电抗,使输入看起来尽可能具有阻性,以便在目标频带内实现良好的 50 欧姆端接。请注意,其他电感值可用于设置所需的带宽和增益平坦度,如图8b所示。

对于此处讨论的所有示例,使用了1:1的匝数比(阻抗比)。因此,变压器提供0 dB的标称电压增益。这是最容易配置的变压器类型,因为变压器的寄生效应相对容易理解和补偿。但是,当输入信号较低时,某些应用可能需要固有的电压增益。使用1:2或1:4(阻抗比为4或16)的匝数比,变压器分别提供6 dB或12 dB的电压增益。

这样做的好处是,与放大器不同,变压器基本上不产生噪声。然而,1:2或1:4变压器中的寄生效应更难补偿,特别是在很宽的频率范围内。例如,在 1:2 匝数比下,电容项翻了四倍,而电感项和电阻项则降至原始值的四分之一。对于 1:4 的匝数比,相同的项向上或向下增加 16 倍。当与开关电容输入ADC接口时,挑战更加困难,因为容性项既大又随频率变化。考虑到这些困难,进行此类设计的最佳方法是针对给定频段内的目标中心频率进行优化。

结论

有经验的设计师会注意到,我们的讨论主要集中在理想的电路关系上,虽然暗示了匝数比和寄生问题,以及处理这些问题的一些架构设计方法,但我们只是略过了表面。那么,在处理新设计时要做什么呢?设计人员需要尽可能多地了解为设计选择的与ADC相关的变压器。在任何前端设计中,最好的方法是研究在目标频率上起作用的寄生效应。正确的设计和分析涉及使用网络分析仪。它将展示前端设计在给定频率范围内在阻抗、驻波比、插入损耗和差分相位失配方面的作用,从而提供有关ADC在变压器耦合应用中如何工作的大量关键信息。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    8207

    浏览量

    141838
  • adc
    adc
    +关注

    关注

    95

    文章

    5651

    浏览量

    539481
  • 变压器
    +关注

    关注

    0

    文章

    886

    浏览量

    4010
收藏 人收藏

    评论

    相关推荐

    了解转换器规格特性,从带宽开始

    设计要求的带宽是从DC(或低MHz区)到奈奎斯特频率(通常约为100 MHz或更低)。 这类设计可以采用放大器或变压器(巴伦)。 带通设计意味着在高中频时只使用转换器带宽的一小部分,大约20-60 MHz
    发表于 10-10 11:23

    关于宽带ADC前端设计考虑:用放大器还是用变压器驱动ADC?

    高性能魔术转换器(ADC)“前端”的输入配置设计对达到要求的系统性能至关重要 。优化总体设计取决于很多因素 ,包括应用性质、系统组成和ADC的结构。以下的问答主要节绍了使用放大器和变压器影响ADC
    发表于 12-14 09:27

    GSPS转换器宽带前端设计

    MS-2597: 如何设计GSPS转换器宽带前端
    发表于 09-19 11:21

    如何为ADC转换器设计变压器耦合前端

    就高速分级比较(sub-ranging)ADC采用变压器耦合前端设计时应该注意的问题进行了分类说明
    发表于 04-13 06:15

    请问怎样为ADC选择合适的变压器耦合前端

    ADC采用变压器耦合前端设计时应注意哪些问题?
    发表于 04-22 06:22

    关于隔离降压转换器变压器选择讨论!

    周期等效电路哪个规格会影响变压器?在设计转换器时,应声明和定义一些规范,因为它将决定使用哪个组件,尤其是在变压器中。输入电压范围输出电压最大占空比开关频率输出电压纹波输出电流输出功率最大占空比 (
    发表于 03-11 16:12

    如何为隔离式Buck DC-DC转换器选择变压器?

    本文讨论了如何为isobuck转换器选择变压器,以及为什么我们使用MAX17682和MAX17681的数据手册中的简化公式。它还介绍了隔离式BUCKDC-DC转换器的基本工作原理。选择变压器
    发表于 06-29 14:23

    探讨用于电气领域的变压器用于电子领域的变压器

    小到一个魔方,具体取决于它们的使用场所,从发电厂和高压电线到电器的电源部分。电源变压器用于将交流电压(通常降压)从电源线转换到电路或从电源线的一部分转换到另一部分。这些变压器通常以次级
    发表于 03-29 15:57

    使用双变压器配置时宽带ADC前端设计考虑

    变压器用于信号隔离,并且将单端信号转换成差分信号。当在高速模数转换器(ADC)前端电路中使用变压器时常常忽略的一个问题是
    发表于 01-02 14:14 54次下载
    使用双<b class='flag-5'>变压器</b>配置时<b class='flag-5'>宽带</b>ADC<b class='flag-5'>前端</b>设计考虑

    基于GSPS转换器宽带前端设计

    本文档内容介绍了GSPS转换器宽带前端设计。
    发表于 09-14 19:05 5次下载
    基于GSPS<b class='flag-5'>转换器</b><b class='flag-5'>宽带</b><b class='flag-5'>前端</b>设计

    ADC转换器变压器耦合前端设计

    性能难以达到标准。本文就高速分级比较(sub-ranging) ADC 采用变压器耦合前端设计时应该主意的问题进行了分类说明。 设计参数 在设计前端时有若千重要的参数需要予以考虑。输入
    发表于 10-21 09:57 6次下载
    ADC<b class='flag-5'>转换器</b>的<b class='flag-5'>变压器</b><b class='flag-5'>耦合</b>型<b class='flag-5'>前端</b>设计

    当使用双变压器配置时宽带ADC前端设计考虑

    背景 变压器用于信号隔离,并且将单端信号转换成差分信号。当在高速模数转换器(ADC)前端电路中使用变压器时常常忽略的一个问题是
    发表于 11-17 10:06 3次下载
    当使用双<b class='flag-5'>变压器</b>配置时<b class='flag-5'>宽带</b>ADC<b class='flag-5'>前端</b>设计考虑

    何时使用双变压器配置成为宽带A / D转换器前端设计的重要注意事项

    变压器用于隔离并将信号从单端转换为差分。在高速A / D转换器前端电路中使用变压器时经常被忽视的一个因素是它们永远不是理想的。
    的头像 发表于 04-12 17:24 2643次阅读
    何时使用双<b class='flag-5'>变压器</b>配置成为<b class='flag-5'>宽带</b>A / D<b class='flag-5'>转换器</b><b class='flag-5'>前端</b>设计的重要注意事项

    ADI研讨会:变压器耦合前端设计解决方案

    高性能模数转换器(ADC)的输入级结构或“前端”是ADC接受被采样信号的关键部分。ADC结构(例如缓冲器和开关电容流水线结构)和所选择的变压器的技术指标等因素都影响优化变压器
    的头像 发表于 07-19 06:13 2749次阅读

    宽带A/D转换器前端设计注意事项:何时使用双变压器配置

    变压器用于隔离和将信号从单端转换为差分。在高速A/D转换器前端电路中使用变压器时,一个经常被忽视的因素是它们从来都不是理想的。对于正弦输入
    的头像 发表于 01-30 10:58 1645次阅读
    <b class='flag-5'>宽带</b>A/D<b class='flag-5'>转换器</b><b class='flag-5'>前端</b>设计注意事项:何时使用双<b class='flag-5'>变压器</b>配置