还未设置个性签名
成为VIP会员 享9项特权: 开通会员

完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>

3天内不再提示

简单介绍导出导入Orcad网表的整个过程

工程师邓生 来源:电子设计联盟 作者:刘小同学 2022-09-23 09:06 次阅读

作为layout工程师,首先的输入条件就是原理图,也就是常说的(原理图导出网表文件)网表文件,有硬件工程师会直接把网表发给我们,有的直接给我们dsn文件,要求我们自己导出导入网表,下面简单介绍导出导入网表的整个过程:

第一步:首先确定原理图设计OK,包括PCB封装、位号等规则检查等,先是点击工程名,然后在OrCAD的菜单栏下选择Tools,点击Create Netlist(产生网表),操作如下图:

pYYBAGMtB7WAHb13AAFTWrt-vy8803.jpg

第二步:完成上一步之后,会弹出如下对话框,保持默认即可,其中的Create PCB Editor Netlist 要勾选上,这样产生的网表文件,就会保存在原理图的更目录下的Allegro文件夹里,操作如下图:

poYBAGMtB8qAUNoXAAE9r9FPEVI289.jpg

确定之后,会弹出保存网表的文件路径,保持默认点击确定,如果原理图没有问题,会在信息框弹出Done,代表网表导出成功,操作如下图:

poYBAGMtB-CAMUtpAAFVPEGnjD0359.jpg

第三步:打开Allegro如件,在Allegro的PCB Editor的菜单下选择File命令,选择Import Logic/Netlist命令,会弹出如下对话框,操作如下图:
pYYBAGMtB_WAZSI-AAEGdow5vAc438.jpg

完成上一步之后,选择网表目录点击之后,选择我们刚才导网表生成的allegro文件,操作如下图:pYYBAGMtCAmACaUGAAEJkEzlBbY631.jpg

目录选择完成之后,几点import,就会显示网表导入情况,完成之后会显示netrev completed successfully,操作如下图:

poYBAGMtCB6AX1YLAAEBVfYSN8g930.jpg

第四步:网表导入成功之后,需要把器件放入到设计界面中,在Allegro的PCB Editor的菜单下选择Place命令,点击Quickplace 快速放入命令,会弹出如下对话框,会显示有多少个器件没有按照,然后点击place命令,器件会自动沿着outline摆放,当所有的器件放入成功之后,会显示Quickplace Place Successfully操作如下图:

pYYBAGMtCDKABwWxAAEBgfEEERM078.jpg

在放入器件之前,我们Allegro设计中必须要有一个Outline,因为器件是沿着Outline摆放,如果没有Outline,点击Place时会报错,显示如下:

poYBAGMtCEiABi3pAADHU-JBU00265.jpg

第五步:器件放入成功之后,就该布局设计了。如果以上步骤都是OK的,并且要交互的原理图是Allegro导入网表的原理图,那此时点击原理图中的symbol,在Allegro中的器件就会高亮。此时就可以进行布局交互,用于模块或者电源布局等,显示如下:

poYBAGMtCFuAK4iaAAGIE0gBcUQ945.jpg

如果以上点击原理图中的symbol,在Allegro中的器件就不会高亮,没有反应,那可以检查一下preference中的miscellaneous里面的设置,其中有一个是使能Allegro和OrCAD的选项,需要勾选,操作如下图:

pYYBAGMtCG-AHdAQAAFh7ahUfCo693.jpg

以上操作流程主要是自己在工作中的使用,大家可能会有不同的方法。



审核编辑:刘清

  • PCB设计
    +关注

    关注

    367

    文章

    3696

    浏览量

    76818
  • orcad
    +关注

    关注

    23

    文章

    292

    浏览量

    111723
  • 网表
    +关注

    关注

    0

    文章

    5

    浏览量

    7004
收藏 人收藏

    评论

    相关推荐

    如何避免PCB设计中致命错误以提高工作效率?这份资料告诉你如何解决

    PCB封装设计白皮书,教你如何避免PCB设计错误
    的头像 高级硬件攻城狮 发表于 09-30 12:09 754次 阅读
    如何避免PCB设计中致命错误以提高工作效率?这份资料告诉你如何解决

    PCB设计干货:器件引脚的方槽、方孔如何避坑?荐读!

    现在的电路板使用贴片元件的情况要多于插件元件,但是对于那些散热要求比较高的电子产品,插件元器件的性能会优于贴片元器件。还...
    发表于 09-30 11:17 1988次 阅读

    在PCB设计时有哪些点会导致信号完整性问题

    通常说的信号完整性就是指信号无失真的进行传输。前面我们讨论很多信号完整性问题,包括时序、串扰、衰减、....
    发表于 09-29 17:00 283次 阅读

    PCB设计的基础知识设置技巧分享

    印制电路板的设计是以电路原理图为根据,实现电路设计者所需要的功能。印刷电路板的设计主要指版图设计,需....
    发表于 09-29 09:02 169次 阅读

    orcad中怎么批量对元器件的PCB封装进行匹配

    在orcad中绘制原理图完成以后,我们需要对器件的PCB封装进行匹配,这样导入网表到PCB中,才可以....
    发表于 09-26 11:30 124次 阅读

    PCB设计误区“电源加磁珠”有何作用

    讨论滤波电容的位置与PDN阻抗的关系,提出“全局电容”与“局部电容”的概念。能看到当电容呈现“全局特....
    发表于 09-23 16:13 256次 阅读

    半盖半露设计、等大设计—PCB代工厂的常见设计,怎么选你知道吗

    前文有给大家简述了盖PAD设计、露PAD设计等两种常见设计。 现在,再给大家讲讲另两种设计——半盖半....
    的头像 华秋电子 发表于 09-23 14:16 190次 阅读
    半盖半露设计、等大设计—PCB代工厂的常见设计,怎么选你知道吗

    PCB设计干货:多层板的焊盘设计之半盖半露设计、等大设计

    前文有给大家简述了盖PAD设计、露PAD设计等两种常见设计。 现在,再给大家讲讲另两种设计——半盖半露设计、等大设计。 ...
    发表于 09-23 11:58 8445次 阅读

    圆形电路板设计事项和准则是什么?

    圆形电路板设计事项和准则是什么? 现如今PCB板有多种形状可供选择,尽管方形和矩形 PCB 仍然是最....
    的头像 一板科技 发表于 09-21 18:28 195次 阅读

    【火热报名中】Altium实训班——声源跟踪小车设计挑战赛

    活动介绍: 本活动是一个为期1.5个月的声源跟踪小车实战项目教程,旨在帮助用户从单纯的“视频学习”拓展为“直播学习+实践挑战...
    发表于 09-21 14:38 44809次 阅读
    【火热报名中】Altium实训班——声源跟踪小车设计挑战赛

    传输线特征阻抗的等效模型

    理论上相邻信号层的阻抗计算应该用如下模型,如第9第10两层。但是这样非常繁琐,可以简化成2.3,2.....
    的头像 硬件攻城狮 发表于 09-20 14:15 87次 阅读

    PCB设计布线灵魂拷问20条!

    去耦电容需要在合适的位置加合适的值。例如,在模拟器件的供电端口就需要加,并且需要用不同的电容值去滤除....
    的头像 倩倩 发表于 09-20 10:11 128次 阅读

    Cadence Allegro的快捷键设置

    Cadence Allegro是一款功能比较强大的软件,相比较其他的PCB设计软件来说,界面交互比较....
    发表于 09-20 09:37 768次 阅读

    小编科普一下PCB设置技巧

    印制电路板的设计是以电路原理图为根据,实现电路设计者所需要的功能。印刷电路板的设计主要指版图设计,需....
    发表于 09-20 09:00 128次 阅读

    关于DDR4的绕等长,您想知道的都有

    对于DDR4的设计,相信攻城狮们经历过万千项目的历练,肯定是很得心应手,应该已经有自己的独门技巧了。
    的头像 海马硬件 发表于 09-19 15:05 469次 阅读
    关于DDR4的绕等长,您想知道的都有

    SMT贴片加工对PCB设计的要求

    众所周知,SMT贴片加工对PCB设计是有要求的,只有通过合理的规范设计出的PCB板,才能充分发挥SM....
    发表于 09-19 09:59 204次 阅读

    【PCB设计】多层板的焊盘到底应该怎么设计?

    最近,又有下了PCB多层板的朋友来问: 多层板的焊盘到底应该怎么设计?怎么我在你们这里下单几次,也听了你们的建议,还是...
    发表于 09-16 15:52 18167次 阅读

    【DFM技术干货】PCB设计经典案例

    PCB设计在任何项目中都是不可缺少的一个环节,而PCB板可制造性设计更需要引起广大工程师的注意。 比....
    发表于 09-15 11:59 223次 阅读

    【PCB设计经验】PCB焊接有问题?也让PCB工程师背锅?

    PCB的焊接不良,或者出现元器件无法正常焊接,可能的原因有多,其中有一部分就和PCB设计相关! PC....
    发表于 09-15 11:49 154次 阅读

    从焊接角度谈下设计PCB的5个建议

    从PCB设计,到所有元件焊接完成,成为一个高质量的电路板,需要PCB工程师、焊接工艺、焊接工人等诸多....
    发表于 09-15 11:26 144次 阅读

    PCB工程师最实用的拼版案例合集请查收!

    对于PCB拼版,工程师们都知道拼版的基本规则,有间距拼版和无间距拼版,连接位采用V-CUT或邮票孔,....
    的头像 PCB学习酱 发表于 09-14 18:12 479次 阅读
    PCB工程师最实用的拼版案例合集请查收!

    PCB layout有DRC检查,为什么还要用DFM?

    详细解析DRC和DFM的区别
    的头像 高级硬件攻城狮 发表于 09-14 14:56 236次 阅读
    PCB layout有DRC检查,为什么还要用DFM?

    orcad在移动器件的时候怎么让连线不跟着一起动呢?

    鼠标左键选中元器件,按住鼠标左键不松,就可以对元器件进行任意位置的拖动,若此元器件已经与其它电路相连....
    的头像 凡亿PCB 发表于 09-14 10:08 176次 阅读

    没有原理图画PCB Layout,要注意供电回路布线的合理性,要注意射频走线?

    发表于 09-11 23:12 23061次 阅读

    干货 | 硬件开发流程详述

    硬件开发真正起始应在立项后,即接到项目立项任务书后,但在实际工作中,一般在项目立项之前,硬件工程师即....
    的头像 倩倩 发表于 09-09 14:41 260次 阅读

    PCB设计干货:这些组装性问题你都知道怎么解决吗?含实例分析

    在进行电子产品整体设计过程中,因为本身具有很高的复杂性且包含了许多专业技术,所以在电子产品“可组装性设计”是必不可少的一...
    发表于 09-09 11:40 16453次 阅读

    基于ESP8266完成的PCB设计方案

    描述 谷歌助手的中继 该 PCB 设计用于创建可以使用正确的固件和帐户配置连接到 Google Assistant 或 Alexa 的继电器。...
    发表于 09-08 06:03 735次 阅读

    无人机飞行电脑V1.0的资料分享

    描述 无人机飞行电脑V1.0 该 pcb 能够包含各种各样的传感器,从 gps、陀螺仪、气压计、温度、超声波等,它甚至有很多通信方...
    发表于 09-06 06:58 745次 阅读

    关于高速PCB设计的串扰知识这篇文章讲清楚了

    在高速PCB设计的学习过程中,串扰是一个需要大家掌握的重要概念。它是电磁干扰传播的主要途径,异步信号....
    的头像 星斗光 发表于 09-05 18:55 1393次 阅读
    关于高速PCB设计的串扰知识这篇文章讲清楚了

    干货分享 | PCB设计中的眼图都懂了?

    眼图,是由于示波器的余辉作用,将扫描所得的每一个码元波形重叠在一起,从而形成眼图。 本文将带领大家了....
    的头像 星斗光 发表于 09-05 18:40 1245次 阅读
    干货分享 | PCB设计中的眼图都懂了?

    昔日红极一时,如今重出江湖,这种PCB板的按键位要怎么设计

    以前的电视机遥控器,现在的电梯按健,昔日网红,而今重出江湖,这种按键位对线路板焊盘的耐磨性和可靠性要....
    的头像 海马硬件 发表于 09-05 17:56 997次 阅读

    每周精选 | OpenHarmony成长挑战赛作品秀,PCB设计避坑指南之PCB裸板分析

    大家好,电子发烧友精选一周社区好帖推送给大家,同时欢迎大家留言推荐更多好帖子,一旦入选将获得电子发烧友月度vip奖励! 1、...
    发表于 09-02 10:24 10194次 阅读

    Arduino代码编程和PCB设计资料分享

    描述 STM32入门——Arduino代码编程和PCB设计 STM32板: STM32 是一款高性能开发板,具有大量功能且外形小巧。...
    发表于 09-02 06:27 1285次 阅读

    整车新电控系统和架构核心设计方法

    分布式和集成式设计方法的架构方案大致拓扑如图1所示。这是一种基本上可以不依赖其他系统, 就可以实现功....
    发表于 08-29 10:46 131次 阅读

    怎么在orcad中点亮整个网络

    答:在原理图进行检查的时候,为了核查网络,有时候需要将一个网络在整个原理图中点亮,如图Allegro....
    的头像 凡亿PCB 发表于 08-26 09:17 160次 阅读

    几个mil的偏差就足以影响到高速信号的性能

    我们帮助客户设计了一块传输112G信号的超高速测试板,其中就包括一条7inch左右的直通走线,当然大....
    的头像 高速先生 发表于 08-22 11:46 878次 阅读
    几个mil的偏差就足以影响到高速信号的性能

    PCB设计的checklist

    是否按照设计指南或参考成功经验放置可能影响EMC实验的器件。如:面板的复位电路要稍靠近复位按钮。
    的头像 倩倩 发表于 08-19 16:57 239次 阅读

    PCB设计应当关注哪些细节

    PCB设计纷繁复杂,各种意料之外的因素都会影响整体方案的达成。为了按时生产高质量的 PCB 板,同时....
    发表于 08-19 10:00 243次 阅读

    PCB厚铜板的设计,这一点一定要注意

    炎炎盛夏,天干人燥,PCB设计实属不易,只因为这一点细节设计时没有注意到,接二连三的发生厚铜板无法加....
    的头像 海马硬件 发表于 08-16 10:25 335次 阅读
    PCB厚铜板的设计,这一点一定要注意

    微控制器EMC 的PCB设计——本地器件地

    地面系统的第二个作用可以为如下的装置提供额外的本地地,这个本地器件地应通过低阻抗连接到如 图中所示的....
    的头像 嵌入式应用开发 发表于 08-16 09:15 715次 阅读
    微控制器EMC 的PCB设计——本地器件地

    微控制器EMC的PCB设计——PCB边缘的防护环

    多层板的主要优势是具有一个能够为每个信号或电源提供地面返回路径。如图 5-3 中的信号返回的PCB ....
    的头像 嵌入式应用开发 发表于 08-16 09:14 1064次 阅读
    微控制器EMC的PCB设计——PCB边缘的防护环

    PCB设计高速信号走线屏蔽规则

    随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的关注。
    发表于 08-14 12:04 296次 阅读

    PCB Layout中的走线策略

    布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大....
    发表于 08-12 14:38 365次 阅读

    PCB设计案例常见问题如何优化

    所以综合设计与生产,需要考虑的问题还是不少的。一些设计师会仔细检查布局,他们的PCB布局文件可直接发....
    发表于 08-12 11:22 96次 阅读

    PCB设计布线的注意要点,华秋十个实际案例告诉你

    在我们的日常生活中,我们所接触到的每一种电子设备当中几乎都会出现印刷电路板,如果在某样设备中有电子零....
    的头像 华秋电子 发表于 08-12 11:05 388次 阅读

    设计有源音调控制电路的教程

    在这个项目中,我们将设计一个由带有 PCB设计的运算放大器供电的有源音调控制电路。它将与 12V 电....
    的头像 科技观察员 发表于 08-11 15:59 2897次 阅读
    设计有源音调控制电路的教程

    PCB可制造性设计及案例分析之孔槽篇

    所以综合设计与生产,需要考虑的问题还是不少的。一些设计师会仔细检查布局,他们的PCB布局文件可直接发....
    的头像 发烧友研习社 发表于 08-11 10:02 919次 阅读

    【技术干货】电源PCB设计技巧及案例分析

    A线与B线所包面积越大,它所接收的干扰越多。因为它是反馈电A线与B线所包面积越大,它所接收的干扰越多....
    的头像 Hrf1234 发表于 08-11 09:02 807次 阅读
    【技术干货】电源PCB设计技巧及案例分析

    同事都很奇怪,为什么我设计的PCB都不出错?干货贴

    快速导出无错误Gerber文化的好方法
    的头像 高级硬件攻城狮 发表于 08-10 20:37 938次 阅读
    同事都很奇怪,为什么我设计的PCB都不出错?干货贴

    说说PCB的那些故事

    每一家PCB 工厂根据加工工艺的不同,常用绿色油墨默认都是一种,不存在多种绿色可供选择,除非下单有具....
    的头像 海马硬件 发表于 08-08 18:52 136次 阅读

    PCB设计元件布局

    前辈PCB作品学好PCB设计的方法之一就是通过前辈的作品学习前辈的设计方法和技巧。我们能在前辈的作品....
    发表于 08-08 11:23 290次 阅读

    高速PCB设计的布线方向规则

    由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟....
    发表于 08-08 10:09 185次 阅读

    PCB设计的一个关键点

    过孔(via)是PCB设计过程中很难绕开的一个点,在Layout的布线过程中,想要线路完全不交叉,往....
    发表于 08-05 09:30 250次 阅读

    orcad中Browse功能如何使用

    答:orcad的Browse功能,具体来说就是来浏览当前原理图中的一些元素,如器件、网络等,如图3-....
    的头像 凡亿PCB 发表于 08-05 08:57 210次 阅读

    PCB设计的细节处理

    采访过苹果公司CEO的B站up主-何同学,近期更新一条视频中,有出现过他自己设计的PCB图。很多人说....
    发表于 08-04 09:44 238次 阅读

    盲埋孔PCB叠孔设计的利与弊

    盲孔的设计,为什么做了叠孔设计会增加流程和成本,为什么叠孔设计一不小心板子会开路,今天我们就聊聊这个....
    的头像 海马硬件 发表于 08-02 18:23 880次 阅读
    盲埋孔PCB叠孔设计的利与弊

    10招带你搞定高频电路PCB设计布线

    如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个....
    发表于 07-29 14:31 681次 阅读

    五个最佳的Arduino开源电子网络项目

    Arduino 是一个开源电子网络,专注于易于使用的技术。通过向板上的微控制器提供指令列表,您可以告....
    的头像 李秀珍 发表于 07-28 18:17 1246次 阅读
    五个最佳的Arduino开源电子网络项目

    pcb设计如何用下小电流控制大电流

    使用继电器或者IGBT y以上电路就是使用PWM控制IGBT快速开关实现控制大电流的例子。 IGBT....
    的头像 嵌入式应用开发 发表于 07-27 14:11 3271次 阅读
    pcb设计如何用下小电流控制大电流

    为什么需要PCB印刷电路板原型订单?

    PCB原型的数量远小于标准生产。基本上在100pcs以下,或者在100pcs到500pcs之间。PC....
    发表于 07-27 08:54 192次 阅读

    AEDL-5XXX 高分辨率3通道外壳编码器模块套件,集成差分线路驱动器IC

    Broadcom AEDL-5xxx是一系列高分辨率3通道封装编码器模块套件,集成了差分线路驱动器IC,支持RS-422输出。每个AEDL-5xxx套件包含一个AEDT-981x模块,一个胶片码盘和一个AM26C31Q线路驱动器IC,为每个编码器通道(即A,A /,B,B /,I和I /)提供互补输出。推荐的AEDL-5xxx线路接收器IC包括AM26LS32和AM26LS33。 AEDL-5xxx支持的标准编码分辨率为2000和5000 CPR。有关其他解决方案,请咨询当地Broadcom销售代表。 有关其他信息,请参阅: i)AEDT-981x数据表。 ii)AM26C31Q数据表 特性 具有索引脉冲输出的双通道正交输出 带有工业标准线路驱动器IC的互补输出 编码分辨率提高至+ 5000 CPR 工作温度范围为-40°C至+ 85°C 无需调整信号 快速轻松组装  具有成本效益的解决方案 小尺寸 单5V电源,具有±10%容差 板载去耦电容,增强抗噪能力 应用 AEDL-5xxx适用于广泛的商业和工业运动控制应用,包括:但不限于:   直流伺服电机 线性和旋转执行器 工厂自动化设备 3D打印ers 机器人技术 无人驾驶飞行器(UAV)或无人机    ...
    发表于 07-04 12:31 421次 阅读
    AEDL-5XXX 高分辨率3通道外壳编码器模块套件,集成差分线路驱动器IC

    MC10E116 Quint差分线路接收器

    / 100E116是一款带有射极跟随器输出的五阶差分线路接收器。对于要求带宽大于E116的应用,可能会对E416器件感兴趣。 有源电流源加上MOSAIC III工艺的深度集电极特性为接收器提供了出色的共模噪声抑制。每个接收器都有一个专用的V CCO 电源引线,提供最佳的对称性和稳定性。 如果反相和非反相输入的电位均等于-2.5 V,则接收器没有达到规定的状态,而是以正常的差分放大器方式进行电流共享,在HIGH和LOW之间产生输出电压电平,或者器件甚至可以振荡。 V BB 引脚,内部产生的电源,仅适用于此器件。对于单端输入条件,未使用的差分输入连接到V BB 作为开关参考电压。 V BB 也可以重新连接AC耦合输入。使用时,通过0.01 F电容去耦V BB 和VCC,并限制电流源或吸收至0.5 mA。不使用时,V BB 应保持打开。 100系列包含温度补偿。 特性 500ps最大。传播延迟 V BB 供应输出 每个接收器的专用V CCO 引脚 PECL模式工作范围:V CC = 4.2 V至5.7 V,V EE = 0 V NECL模式工作范围:V CC = 0 V,V EE = -4.2 V至-5.7 V 输入Q s 在...
    发表于 04-18 21:48 153次 阅读
    MC10E116 Quint差分线路接收器

    MC100EP116 差分线路接收器/驱动器

    116 / 100EP116是一款基于EP16器件的6位差分线路接收器。高频输出提供的3.0GHz带宽使该器件非常适合缓冲超高速振荡器。 V BB 引脚,内部产生的电压源,可用于此仅限设备。对于单端输入条件,未使用的差分输入连接到V BB 作为开关参考电压。 V BB 也可以重新连接AC耦合输入。使用时,通过0.01uF电容去耦V BB 和V CC ,并将电流源或吸收限制在0.5 mA。不使用时,V BB 应保持开路。 该设计在器件内部集成了两级增益,使其成为高带宽放大器应用的理想选择。 差分输入具有内部钳位结构,这将强制栅极的Q输出在开路输入条件下进入低电平状态。因此,未使用的门的输入可以保持打开,并且不会影响设备其余部分的操作。请注意,只有当两个输入均低于V CC 2.5V时,输入钳位才会生效。 100系列包含温度补偿。 特性 260 ps典型传播延迟 最高频率> 3 GHz典型 PECL模式工作范围:V CC = 3.0 V至5.5 V,V EE = 0 V NECL模式工作范围:V CC = 0 V,V EE = -3.0 V至-5.5 V 打开输入默认状态 输入的安全钳位 Q输出打开或V EE 时输出默认...
    发表于 04-18 21:00 165次 阅读
    MC100EP116 差分线路接收器/驱动器

    MC100E116 ECL Quint差分线路接收器

    信息 MC10E / 100E116是一款带有射极跟随器输出的五阶差分线路接收器。对于要求带宽大于E116的应用,可能会对E416器件感兴趣。有源电流源加上MOSAIC III工艺的深度集电极特性可为接收器提供出色的共模噪声抑制。每个接收器都有一个专用的V 电源引线,提供最佳的对称性和稳定性。如果反相和非反相输入均为> -2.5 V的相等电位,则接收器不会进入定义状态,而是正常差分放大器方式的电流共享,在高电平和低电平之间产生输出电压电平,或者器件甚至可能振荡。 V 引脚,内部产生的电压源,仅适用于此器件。对于单端输入条件,未使用的差分输入连接到V 作为开关参考电压。 V 也可以重新连接AC耦合输入。使用时,通过0.01 F电容去耦V 和VCC,并限制电流源或吸收至0.5 mA。不使用时,V 应保持打开状态。 100系列包含温度补偿。 500ps Max。传播延迟 V 电源输出 专用V 每个接收器的引脚 PECL模式工作范围:V = 4.2 V至5.7 V,V = 0 V NECL模式工作范围:V = 0 V当V = -4.2 V至-5.7 V 输出Q 将在输入 内部输入下拉电阻时默认为低电平 符合或超过JEDEC规范EIA / JESD78 IC闩锁测试 ESD保护:...
    发表于 04-18 20:51 128次 阅读

    ADN4668 3 V LVDS 四通道CMOS差分线接收器

    和特点 接收器输入引脚提供±15 kV ESD保护开关速率:400 Mbps(200 MHz)流通引脚配置简化印制电路板布线 通道到通道偏移:150 ps(典型值) 差分偏移:100 ps(典型值) 传播延迟:2.7 ns(最大值)电源电压:3.3 V断电时具有高阻抗输出低功耗设计(待机功耗典型值为3 mW)可与现有的5 V LVDS驱动器配合使用接收小摆幅(典型值310 mV )差分输入信号电平支持开路、短路,以及终止输入故障安全 产品详情 ADN4668是一款四通道CMOS低压差分信号(LVDS)线接收器,提供400 Mbps(200 MHz)以上的数据速率及超低功耗。ADN4668具有流通引脚配置,可以轻松实现印制电路板布线以及输入信号与输出信号的分离。这款器件接收低压(典型值310 mV)差分输入信号,并将其转换为单端3 V TTL/CMOS逻辑电平。ADN4668还提供高电平有效和低电平有效的启用/禁用输入(EN 和/EN),以控制全部的4个接收器。它们可禁用接收器,并将输出切换为高阻抗状态。这个高阻抗状态允许对一个或多个ADN4668的输出进行多路复用,以将待机功耗降低至3 mW(典型值)。ADN4668及与其配合使用的驱动器ADN4667,可为高速点对点数据传输提供全新的解决...
    发表于 02-22 13:39 257次 阅读
    ADN4668 3 V LVDS 四通道CMOS差分线接收器

    ADN4662 单通道、3 V、CMOS、LVDS差分线路接收器

    和特点 输入引脚提供±15 kV ESD保护转换速率:400 Mbps (200 MHz)直通式引脚排列可简化PCB布局传播延迟:2.5 ns(最大值)3.3 V 电源关断时为高阻抗输出与现有5 V LVDS驱动器兼容接受小摆幅(典型值310 mV)差分信号电平支持开路、短路和端接输入故障安全功能阈值区间:0 V至−100 mV符合TIA/EIA-644 LVDS标准工业温度范围:−40°C至+85°C 产品详情 ADN4662是一款单通道、CMOS、低压差分信号(LVDS)线路接收器,提供400 Mbps (200 MHz)以上的数据速率,功耗超低。它采用直通式引脚排列,便于PCB布局以及输入与输出信号分离。             该器件接受低压(典型值310 mV)差分输入信号,并将其转换为单端3 V TTL/ CMOS逻辑电平。ADN4662及其配套驱动器ADN4661为高速点对点数据传输提供一种新的解决方案,可以代替射极耦合逻辑(ECL)或正射极耦合逻辑(PECL),功耗则更低。              应用点对点数据传输多分支总线时钟分配网络背板接收器 方框图...
    发表于 02-22 13:30 1276次 阅读
    ADN4662 单通道、3 V、CMOS、LVDS差分线路接收器

    ADN4667 3 V LVDS四通道CMOS差分线驱动器

    和特点 输出引脚提供±15 kV ESD(静电放电)保护开关速率:400 Mbps (200 MHz)流通引脚排列简化印制电路板(PCB)布线差分偏移:300 ps(典型值)差分偏移:400 ps(最大值)传播延迟:1.7 ns(最大值)电源电压:3.3 V 欲了解更多信息,请参考数据手册 产品详情 ADN4667是一款四通道CMOS低压差分信号(LVDS)线驱动器,提供400 Mbps以上的数据速率(200MHz)和超低功耗。它具有流通引脚,可以轻松实现印制电路板布局以及输入与输出信号的分离。 ADN4667接收低压TTL/CMOS逻辑信号,并将其转换为一个差分电流输出信号,来驱动双绞线等传输媒介,输出电流的典型值为±3.1 mA。传输信号在接收端的终端电阻上产生典型值为±310 mV的差分电压。然后再通过ADN4668等LVDS接收器转换为TTL/CMOS逻辑电平。ADN4667还提供高电平和低电平有效的使能/禁用输入(EN和/EN)。这些输入控制全部的4个驱动器,并在禁用状态关闭电流输出,以将待机功耗降低至10 mW(典型值)。ADN4667及与其配合使用的LVDS接收器ADN4668,可为高速点对点数据传输提供全新的解决方案,并为发射极耦合逻辑(ECL)或正电压射极耦合逻...
    发表于 02-22 13:30 271次 阅读
    ADN4667 3 V LVDS四通道CMOS差分线驱动器

    ADN4664 双通道、3 V、CMOS、LVDS差分线路接收器

    和特点 输出引脚提供±15 kV ESD保护转换速率:400 Mbps (200 MHz)直通式引脚排列可简化PCB布局通道间偏斜:100 ps(典型值)传播延迟:2.5 ns(最大值)3.3 V电源关断时为高阻抗输出低功耗:3 mW(静态典型值)与现有5 V LVDS驱动器兼容接受小摆幅(典型值310 mV)差分信号电平支持开路、短路和端接输入故障安全功能阈值区间:0 V至−100 mV 产品详情 ADN4664是一款双通道、CMOS、低压差分信号(LVDS)线路接收器,提供400 Mbps (200 MHz)以上的数据速率,功耗超低。它采用直通式引脚排列,便于PCB布局以及输入与输出信号分离。该器件接受低压(典型值310 mV)差分输入信号,并将其转换为单端3 V TTL/ CMOS逻辑电平。              ADN4664及其配套LVDS驱动器ADN4663为高速点对点数据传输提供一种新的解决方案,可以代替射极耦合逻辑(ECL)或正射极耦合逻辑(PECL),功耗则更低。          应用点对点数据传输多分支总线时钟分配网络背板接收器 方框图...
    发表于 02-22 13:30 800次 阅读
    ADN4664 双通道、3 V、CMOS、LVDS差分线路接收器

    ADN4665 3 V、LVDS、四通道、CMOS差分线路驱动器

    和特点 输出引脚提供±15 kV ESD保护转换速率:400 Mbps (200 MHz)差分偏斜:100 ps(典型值)差分偏斜:400 ps(最大值)传播延迟:2 ns(最大值)3.3 V电源差分信号:±350 mV低功耗:13 mW(典型值)与现有5 V LVDS接收器兼容关断时为高阻抗LVDS输出符合TIA/EIA-644 LVDS标准欲了解更多特性,请参考数据手册 产品详情 ADN4665是一款四通道、CMOS、低压差分信号(LVDS)线路驱动器,提供400 Mbps (200 MHz)以上的数据速率,功耗超低。     该器件接受低压TTL/CMOS逻辑信号,并将其转换成典型值为±3.5 mA的差分电流输出,以便驱动双绞线电缆等传输介质。所传输的信号在接收端的端接电阻上产生典型值为±350 mV的差分电压,然后由LVDS接收器将其转换为TTL/CMOS逻辑电平。     ADN4665还提供高电平有效和低电平有效使能/禁用输入(EN和EN)。这些输入控制所有四个驱动器,并在禁用状态下关闭电流输出,将静态功耗降至典型值10 mW。ADN4665为高速点对点数据传输提供一种新的解决方案,可以代替射极耦合逻辑(ECL)或正射极耦合逻辑(PECL),功耗则更低。         应用背板...
    发表于 02-22 13:30 254次 阅读
    ADN4665 3 V、LVDS、四通道、CMOS差分线路驱动器

    SSM2141 高共模抑制差分线路接收器

    和特点 High Common-Mode RejectionDC: 100 dB typ60 Hz: 100 dB typ20 kHz: 70 dB typ40 kHz: 62 dB typ Low Distortion: 0.001% typ Fast Slew Rate: 9.5 V/µs typ Wide Bandwidth: 3 MHz typ Low Cost Complements SSM2142 Differential Line Driver产品详情 SSM2141是一款集成式差分放大器,用于接收平衡线路输入,适合要求高抗扰度和最佳共模抑制的音频应用。该器件的共模抑制(CMR)性能通常可以达到100 dB,而利用四个现有精密电阻的运算放大器实施方案,通常共模抑制只能达到40 dB,不能满足高性能音频的要求。SSM2141通过保持9.5 V/µs的高压摆率和高开环增益来实现低失真性能。在整个音频带宽内,其失真低于0.002%。SSM2141与平衡线路驱动器SSM2142互为补充。这些器件组合在一起可构成一个完全集成的解决方案,能够实现音频信号的等效变压器平衡,而不会有失真、电磁辐射(EMI)场和高成本等问题。SSM2141的其它应用包括信号求和、差分前置放大器和600 Ω低失真缓冲放大器。如需增益G = 1/2的类似性能器件,请参考SSM2143。 方框图...
    发表于 02-22 13:08 1009次 阅读
    SSM2141 高共模抑制差分线路接收器

    SSM2143 -6 dB 差分线路接收器

    和特点 高共模抑制 DC: 90 dB(典型值) 60 Hz: 90 dB(典型值) 20 kHz: 85 dB(典型值) 超低总谐波失真(THD): 0.0006%(典型值,1 kHz) 快速压摆率: 10 V/ms(典型值) 宽带宽: 7 MHz(典型值,G = 1/2) 提供两个增益级: G = 1/2或2 低成本 产品详情 SSM2143是一款集成式差分放大器,用于接收平衡线路输入,适合要求对共模噪声有高抗扰度的音频应用。该器件通过对电阻进行激光调整,使之达到优于0.005%的精度,从而实现典型值为90 dB的共模抑制(CMR)。                                    该器件的其它特性包括10 V/µs的压摆率和宽带宽。在整个音频频段内,总谐波失真(THD)低于0.004%,即使驱动低阻抗负载时也是如此。SSM2143输入级设计用于处理高达+28 dBu的输入信号(G = 1/2)。虽然该器件主要针对G = 1/2的应用,但通过反接+IN/-IN和SENSE/REFERENCE,也可以实现2倍增益。采用增益为1/2的配置时,SSM2143与平衡线路驱动器SSM2142可提供全集成式单位增益解决方案,能够在长电缆上驱动音频信号。如需增益G = 1的类似性能器件,请参考SSM2141。 方...
    发表于 02-22 13:08 596次 阅读
    SSM2143 -6 dB 差分线路接收器

    ADN4666 3 V、LVDS、四通道、CMOS差分线路接收器

    和特点 接收器输入引脚提供±8 kV ESD IEC 61000-4-2接触放电保护 转换速率:400 Mbps (200 MHz) 通道间偏斜:100 ps(典型值) 差分偏斜:100 ps(典型值) 传播延迟:3.3 ns(最大值) 3.3 V 电源 关断时为高阻抗输出 欲了解更多特性,请参考数据手册。产品详情 ADN4666是一款四通道、CMOS、低压差分信号(LVDS)线路接收器,提供400 Mbps (200 MHz)以上的数据速率,功耗超低。     该器件接受低压(典型值350 mV)差分输入信号,并将其转换为单端3 V TTL/ CMOS逻辑电平。       ADN4666还提供高电平有效和低电平有效使能/禁用输入(EN和EN),用来控制所有四个接收器。这些输入可禁用接收器,将输出切换至高阻抗状态。因此,一个或多个ADN4666器件的输出可以多路复用,将静态功耗降至典型值10 mW。    ADN4666及其配套驱动器ADN4665为高速点对点数据传输提供一种新的解决方案,可以代替射极耦合逻辑(ECL)或正射极耦合逻辑(PECL),功耗则更低。   应用点对点数据传输多分支总线时钟分配网络背板接收器 方框图...
    发表于 02-22 12:02 518次 阅读
    ADN4666 3 V、LVDS、四通道、CMOS差分线路接收器

    INA1651 SoundPlus™™ 高共模抑制、低失真差分线路接收器

    INA1650(双通道)和INA1651(单通道)SoundPlus™音频线路接收器可实现91dB的超高共模抑制比(CMRR),同时对于22dBu信号电平可在1kHz时保持-120dB的超低THD + N.片上电阻器的高精度匹配特性为INA165x器件提供了出色的CMRR性能。这些电阻器具有远远优于外部组件的匹配特性,并且不受印刷电路板(PCB)布局所导致的失配问题的影响。不同于其他线路接收器产品,INA165x CMRR在额定温度范围内能保持特性不变,经生产测试可在各种应用中提供始终如一的性能。 INA165x器件支持±2.25V到±18V的宽电源电压范围,电源电流为10.5mA。除线路接收器通道之外,INA165x器件还包含一个缓冲的中间电压基准输出,因此可将其配置为用于双电源或单电源应用。中间电源输出可用作信号链中其他模拟电路的偏置电压。这些器件的额定温度范围为-40°C至125°C。 特性 高共模抑制: 91dB(典型值) 高输入阻抗:1MΩ差分 超低噪声:-104.7dBu,未加权 超低总谐波失真+噪声: -120dB THD + N(22dBu,22kHz带宽) 高带宽:2.7MHz 低静态电流:6mA(INA1651,典型值) 短路保护 集成电磁干扰(EMI)滤波器 宽电源电压...
    发表于 01-08 17:51 346次 阅读
    INA1651 SoundPlus™™ 高共模抑制、低失真差分线路接收器

    INA1650 INA1650 SoundPlus™ 高共模抑制、低失真差分线路接收器

    INA1650 SoundPlus音频线路接收器可实现91dB的极高共模抑制比(CMRR),同时对于22dBu信号电平,可在1kHz下保持-120dB的超低THD + N.INA1650这种优异的CMRR性能通过精确匹配片上电阻来实现,与外部组件相比,可提供更加卓越的匹配能力,并且不受印刷电路板(PCB)布局布线引入的不匹配干扰。不同于其他线路接收器产品,INA1650 CMRR在额定温度范围内能保持特性,经生产测试可在各种应用中提供始终如一的性能。 INA1650支持±2.25 V到±18V的宽电源电压范围,电源电流仅为10.5mA.INA1650除了两个线路接收器通道外,还包括一个缓冲的中间电压基准输出,允许将其配置用于双电源或单电源应用。中间电源输出可用作信号链中其他模拟电路的偏置电压。 INA1650具备独特的内部布局,即使在过驱或过载条件下也可在通道间实现最低串扰和零交互。此器件的额定温度介于-40°C至+ 125°C之间。 特性 高共模抑制: 91dB(典型值) 高输入阻抗:1MΩ差分 超低噪声:-104.7dBu,未加权 超低总谐波失真+噪声: -120dB THD + N(22dBu,22kHz带宽) 高带宽:2.7MHz 低静态电流:10.5mA(典型值) 短路保护 集成...
    发表于 11-02 19:34 213次 阅读
    INA1650 INA1650 SoundPlus™ 高共模抑制、低失真差分线路接收器

    SN65LBC175A-EP 四路 RS-485 差分线路接收器

    SN65LBC175A-EP是一款具有三态输出的四通道差分线路接收器,专为TIA /EIA-485(RS-485),TIA /EIA-422(RS-422)和ISO 8482(Euro RS-485)应用而设计。 当数据速率高达甚至超过5000bps时,该器件针对均衡后的多点总线通信进行了优化。传输介质可采用双绞线电缆,印刷电路板走线或背板。最终数据传输速率和距离取决于介质衰减特性和环境噪声耦合。 接收器的正负共模输入电压范围较大,具有6kV ESD保护,非常适用于极端环境下的多点高速数据传输应用。这些器件通过LinBiCMOS进行设计,兼具低功耗特性和极强稳定性。 两个EN输入可实现成对的使能控制,也可在外部将二者连接在一起,用相同的信号使能全部四个驱动器。 特性 专为TIA /EIA-485,TIA /EIA-422和ISO 8482应用而设计 信号传输速率线路的信号传输速率是指每秒钟的电压转换次数,单位为bps(每秒比特数)。超出50Mbps 在总线短路,开路和空闲总线条件下提供故障保护 为总线输入提供的静电放电(ESD)保护电压超过6kV 共模总线电压输入范围:-7V至12V 传播延迟时间< ; 18ns 低待机流耗:< 32μA 针对MC3486,DS96F1...
    发表于 11-02 19:02 208次 阅读
    SN65LBC175A-EP 四路 RS-485 差分线路接收器

    SN65LBC180-Q1 汽车类低功耗差分线路驱动器和接收器对

    SN65LBC180差分驱动器和接收器对是一种单片集成电路,设计用于通过长电缆进行双向数据通信,具有传输线的特性。它是一种平衡或差分电压模式设备,符合或超过行业标准ANSI RS-485和ISO 8482:1987(E)的要求。该器件采用TI的专有LinBiCMOS设计? CMOS低功耗以及同一电路中双极晶体管的精度和稳健性。 SN65LBC180将差分线路驱动器和接收器与3态输出相结合,采用5 V单电源供电。驱动器和接收器分别具有高电平有效和低电平有效使能,可以在外部连接以用作方向控制。驱动器差分输出和接收器差分输入连接到单独的端子以进行全双工操作,并设计为向总线提供最小负载,无论是禁用还是断电(V CC = 0)。该器件具有宽共模电压范围,适用于点对点或多点数据总线应用。 该器件还提供正负输出电流限制和热关断,以防止出现问题。线路故障情况。线路驱动器在结温约为172°C时关闭。 特性 汽车应用合格 专为通过长电缆传输高速多点数据而设计 使用脉冲持续时间低至30 ns 低电源电流。 。 。 5 mA Max 达到或超过ANSI标准RS-485和ISO 8482:1987(E)的要求 派对线总线的三态输出 < li>共模电压范围-7 V至12 V 热...
    发表于 10-16 11:16 235次 阅读
    SN65LBC180-Q1 汽车类低功耗差分线路驱动器和接收器对

    FPC202 采用扩展 I/O 的双端口控制器

    FPC202 双端口控制器用作低速信号聚合器,适用于 SFP、QSFP 和 Mini-SAS HD 等通用端口类型。FPC202 能够跨两个端口聚合所有低速控制和 I2C 信号,并为主机提供一个易于使用的管理接口(I2C 或 SPI)。可以在高端口数情形中使用多个 FPC202 应用 中使用多个 FPC402,通过一个公共控制接口连接到主机。FPC202 所采用的设计允许将其放置在 PCB 底部、压合连接器下方,由此可简化布线。凭借这种本地控制端口低速信号的方法,可以使用 I/O 数更少的控制器件(FPGA、CPLD 和 MCU)并减少布线层拥塞,从而降低系统物料清单 (BOM) 成本。FPC202 能够与标准的 SFF-8431、SFF-8436 和 SFF-8449 低速管理接口(包括连接每个端口的专用 100/400kHz I2C 接口)兼容。该器件还提供有其他通用引脚来驱动端口状态 LED 或控制电源开关。LED 驱动器 具有 可编程闪烁和调光等便捷功能。连接主机控制器的接口可在 1.8V 至 3.3V 的单独电源电压下运行,以支持低压 I/O。对于每个端口,FPC202 总共具有四个 LED 驱动器、12 个通用 I/O 和两个下行 I2C 总线。这组扩展的 I/O 允许控制系统内的其...
    发表于 10-16 11:16 196次 阅读
    FPC202 采用扩展 I/O 的双端口控制器

    FPC401 四端口控制器

    FPC401四端口控制器用作低速信号聚合器,适用于SFP +,QSFP +和SAS等通用端口类型.FPC401能够跨四端口聚合所有低速控制和I2C信号,并为主机提供了一个方便使用的管理接口(I2C或SPI)。对于高端口数应用来说,可以搭配使用多个FPC401,而且同样能够为主机提供一个公共控制接口.FPC401所采用的设计允许放置在PCB底部的压合连接器下,这样方便布线。凭借这种本地控制端口低速信号的方法,可以使用IO数更少的控制器件(FPGA,CPLD,MCU)并减少布线层拥塞,从而降低系统物料清单(BOM)成本。 特性 支持跨四个端口进行控制信号管理和I2C聚合 结合多个FPC401可通过一个主机接口控制56个端口 无需使用分立式I2C多路复用器,LED驱动器和高引脚计数现场可编程门阵列(FPGA)/复杂可编程逻辑器件(CPLD)控制器件 通过处理接近端口的全部低速控制信号来降低PCB布线复杂性 可选I2C(高达1MHz)或SPI(高达10MHz)主机控制接口 从模块中自动预取用户指定的重要数据 单端口和多端口读/写延迟短:SPI模式&lt;50μs,I2C模式&lt;400μs 广播模式允许对所有FPC401控制器的全部端口...
    发表于 10-16 11:16 152次 阅读
    FPC401 四端口控制器

    FPC402 FPC402 四端口控制器

    FPC402四端口控制器用作低速信号聚合器,适用于SFP,QSFP和Mini-SAS HD等通用端口类型.FPC402能够跨四个端口聚合所有低速控制和I2C信号,并为主机提供一个易于使用的管理接口(I2C或SPI)。您可以在高端口数应用中使用多个FPC402,通过一个公共控制接口连接到主机.FPC402所采用的设计允许放置在PCB底部,压合连接器下方,这样可以简化布线。凭借这种对端口中低速信号的本地控制方法,可以使用IO数更少的控制器件(FPGA,CPLD和MCU)并减少布线层拥塞,从而降低系统BOM成本。 FPC402能够与标准的SFF-8431,SFF-8436和SFF-8449低速管理接口(包括连接每个端口的专用100 /400kHz I2C接口)兼容。该器件还提供有其他通用引脚来驱动端口状态LED或控制电源开关.LED驱动器具有可编程闪烁和调光等便捷功能。连接主机制器的接口可以在1.8V至3.3V的单独电源电压下运行,以支持低压I /O. FPC402可以从每个模块中用户指定的寄存器中预取数据,这样方便主机通过一个快速I2C(速度高达1MHz)或SPI(速度高达10MHz)接口来访问数据。此外,当发生与受控端口相关联的用户可配置关键事件...
    发表于 10-16 11:16 222次 阅读
    FPC402 FPC402 四端口控制器

    SN75116 差分线路收发器

    这些集成电路设计用于TTL型数字系统和差分数据传输线之间的接口。它们对于派对线(数据总线)应用特别有用。这些电路类型中的每一种都在一个封装中组合了一个三态差分线路驱动器和一个差分输入线路接收器,两者都采用单个5V电源供电。驱动器输入和接收器输出兼容TTL。采用的驱动器类似于SN55113和SN75113三态线路驱动器,接收器类似于SN55115和SN75115线路接收器。 SN55116,SN75116和SN75118提供SN55113和SN75113驱动器以及SN55115和SN75115接收器的所有功能。驱动器在使能时执行双输入AND和NAND功能,或者在处于禁用状态时为负载提供高阻抗。驱动器输出级类似于TTL图腾柱输出,但是电流吸收部分与电流源部分分离,并且两者都被引出到相邻的封装端子。此功能允许用户选择在集电极开路输出配置中使用驱动器,或者通过将相邻的源和宿端子连接在一起,在正常的图腾柱输出配置中使用驱动器。 SN55116,SN75116和SN75118的接收器部分采用差分输入电路,共模电压范围为±15 V.内部130- 等效电阻,可选择用于端接传输线。频率响应控制端子允许用户降低接收器的速度或改善差分噪声抗扰度。 SN55116和SN75116的接收器具...
    发表于 10-16 11:16 471次 阅读
    SN75116 差分线路收发器