0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

在运放电路设计中降低电源噪声的主要措施包括

电子设计 来源:电子设计 作者:电子设计 2022-02-22 11:23 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

噪声可以是随机信号或重复信号,内部或外部产生,电压或电流形式带或宽带,高频或低频。(在这里,我们将噪声定义为任何在运放输出端的无用信号)

噪声通常包括器件的固有噪声和外部噪声,固有噪声包括:热噪声、散弹噪声和低频噪声(1/f噪声)等;外部的噪声通常指电源噪声、空间耦合干扰等,通常通过合理的设计可以避免或减小影响。降低外部噪声的影响对发挥低噪声运放的性能至关重要。

常见外部噪声源

100043664-72111-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.26.png

电源纹波

在全波整流的线性稳压供电的电路中,100Hz纹波是主要的电源噪声,对于运放电路,100Hz噪声电平通常要求控制在10nV-100nV(RTI)内,这取决于三个因素:运放在100Hz时的电源抑制比(PSRR),稳压器的纹波抑制比及稳压器的输入滤波电容的大小。

图1是ADI高压放大器OP77的PSRR-频率曲线,可以看出,OP77在100Hz时PSRR大约是76dB,要获得不大于100nV(RTI)的性能,供电电源的纹波必须小于0.6mV。常用的三端稳压一般能提供大约60dB的纹波抑制能力,在这种情况下,稳压器的输入滤波电容必须足够大,以将输入端的纹波限制在0.6V以下。

100043664-72112-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.32.png

电源去耦

典型的串联稳压器供电的电源中包含有幅度为150uV,频率范围为100Hz-100KHz的噪声,开关型电源更严重,运放的PSRR在高频时以20dB/Decade的速度降低,通过在电源脚加RC或LC去耦网络,能滤除大部分噪声,电路形式如图3。在使用RC去耦时,应该注意负载电流的变化会导致对电源脚上电压的调制。

100043664-72113-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.38.png

图3:运放供电的RC去耦

电源调整率

任何电源电压的变化都会引起运放输入偏置电流的变化,图1中OP77的PSRR在DC时是126dB(0.5uV/V),电源电压的变化是一个潜在的低频噪声源。在低噪声运放的应用中,降低电源的纹波和提高电源的调整率都很重要,电源调整率不足通常会引起讨厌的低频噪声。

开关电源

开关电源是一个很严重的噪声源,下图是典型的开关电源输出端的电压波形:

100043664-72114-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.44.png

图4. 开关电源输出端电压波形

可以看出,噪声频谱既包含开关频率及其谐波成分,还包含开关回路谐振引起的阻尼振荡的高频成分,从几十KHz一直延续到几十MHz,而普通的运放在几百Hz以上时PSRR开始急剧下降,到几百KHz时几乎为零,此时,出现在输出端的电源噪声将很严重。

影响途径和对策:

除了注意对运放PSRR或CMRR参数的选择和加强运放供电去耦(如采用RC去耦)外,在开关电源供电设计中,还应注意如下一些方面:

电源中的噪声可能通过基准源或PCB的漏电直接耦合到放大器的输入端。要注意对电压基准源输出的滤波,对于PCB漏电,可在信号输入引线与电源走线间加地线防护;
噪声可能通过PCB走线之间的分布电容直接耦合到放大器输入端,造成干扰。在PCB布线时,要注意电源线与弱信号线不要贴近平行走线,线净距大于线宽的3倍(3W原则),并在电源线或数字信号线与模拟小信号线之间加地线隔离;

接地处理不当,噪声通过公共阻抗影响敏感电路部分。为了防止公共阻抗将电源噪声引入信号回路,要注意如下几点:接地上避免带噪声的大电流流过前级小信号地;单点接地,电源、模拟、数字电路分开接地;布板使用地平面层,最小化地线阻抗;开关电源输出从最后一个滤波电容的地端引出电源地,避免从滤波电感前的电容的地端引出。

100043664-72115-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.51.png

图5:共模阻抗噪声耦合示意图

开关管漏极开关电压驱动的位移电流,通过初次级分布电容,次级电路,次级对大地与杂散电容,大地与初级地之间的杂散电容形成环路,次级模拟电路中流过的共模电流流过不平衡的阻抗转换成差模,对放大电路造成干扰(如图6)。共模方式引入的干扰一般为开关噪声中的高频分量(数MHz以上)。

措施主要有如下三点:

* 提供一条从开关电源次级地返回初级地的低阻抗噪声旁路通道,通常使用1000p~2200p的安规电容
* 使用共模扼流圈加强开关电源的输出的共模滤波;
* 使用隔离技术,最小化回路中的共模电流。

100043664-72116-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.57.png

图6. 开关电源中的共模电流回路

通过空间磁场耦合到具有一定环路面积的信号回路或地线环中,造成对信号的影响。另外来自开关电源或市电网络的高频干扰可能通过空间杂散电容直接耦合到信号回路。

设计中的考虑包括

* 合理的布局、调整电感线圈或变压器放置方向、优化布线,减小关键信号的回路面积,避免形成地环路可以减小干扰;
* 双面或单面板布线,注意信号线和地线,电源线与地线一定要贴近平行走线;使用1000p电容射频多点接地,可以兼顾EMC和低频信噪比的需求;
* 对敏感电路加屏蔽,注意屏蔽层连接到被保护信号的参考地;
* 走线设计上注意电源线不要和信号线捆扎在一起。

小结:在运放电路设计中降低电源噪声的主要措施包括

* 通过去耦、滤波等措施降低电源输出的纹波和噪声成分
* 改善设计,提高电源电压调整率
* 合理电路结构、考究的PCB布线、合理的走线工艺
* 选择在敏感噪声频段的PSRR或CMRR较高的器件

审核编辑:何安

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电路
    +关注

    关注

    173

    文章

    6063

    浏览量

    177476
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    电源噪声:电子设备的“隐形杀手”

    ,它直接影响着设备的性能和可靠性。想要有效降低噪声,首先需要了解噪声产生的原因,这样才能采取针对性的措施进行抑制。1.噪声的成因噪声简单来说
    的头像 发表于 10-23 11:36 384次阅读
    <b class='flag-5'>电源</b><b class='flag-5'>噪声</b>:电子设备的“隐形杀手”

    三星电容在电源滤波噪声问题及其解决方案

    出有效的解决方案。 ​一、三星电容噪声问题的成因 电容本身的物理特性 :电容在充放电过程,由于介质损耗、电极反应等因素,会产生一定的噪声。这种噪声
    的头像 发表于 09-01 16:19 487次阅读
    三星电容在<b class='flag-5'>电源</b>滤波<b class='flag-5'>中</b>的<b class='flag-5'>噪声</b>问题及其解决方案

    风华贴片电容在电源滤波的应用

    电源滤波是电子电路设计至关重要的一环,其目的是滤除电源噪声和干扰,为后续
    的头像 发表于 05-07 14:29 578次阅读

    如何抑制电子电路噪声

    在电子电路的运行过程噪声如同不速之客,严重干扰信号的正常传输与处理,影响电路性能甚至导致系统故障。如何有效抑制电子电路
    的头像 发表于 05-05 10:04 1347次阅读

    基于运算放大器和模拟集成电路电路设计(第3版)

    内容介绍: 本文全面阐述以运算放大器和模拟集成电路主要器件构成的电路原理、设计方法和实际应用。电路设计以实际器件为背景,对实现的许多实际
    发表于 04-16 14:34

    频域示波器在电源噪声分析的应用

    措施并不能有效减小电源噪声。 进一步分析发现,11.3kHz应该是电源调整模块(VRM)的管辖范围。此处出现较大噪声说明VRM
    发表于 03-14 15:03

    开关电源的缓冲电路设计

    主要通过两种方法 :一是减小漏电感 ,二是耗散过电压的能量 ,或者使能量反馈 回电源。减小漏感主要靠工艺 ;耗散过电压 的能量通过与变压器或者开关管并联的缓 冲
    发表于 03-05 14:58

    高频介电常数及介质损耗测试仪的硬件电路,如何降低电磁干扰对测量结果的影响

    严谨的措施。 多层印刷电路板(PCB)设计是整个硬件电路设计的基石。通过精心规划电源层、地层和信号层,实现了不同信号之间的有效隔离,大大减少了信号之间的串扰。
    的头像 发表于 02-25 09:08 594次阅读
    高频介电常数及介质损耗测试仪的硬件<b class='flag-5'>电路</b><b class='flag-5'>中</b>,如何<b class='flag-5'>降低</b>电磁干扰对测量结果的影响

    如何降低颠转仪在运行过程的能耗

    降低颠转仪在运行过程的能耗,可从电机选型、传动系统优化以及控制系统设计这几个关键维度入手。 在电机选型方面,永磁同步电机是极具优势的选择。相较于普通异步电机,永磁同步电机的效率明显更高。这
    的头像 发表于 02-13 09:26 581次阅读
    如何<b class='flag-5'>降低</b>颠转仪<b class='flag-5'>在运</b>行过程<b class='flag-5'>中</b>的能耗

    在包含Σ-Δ型ADC的电路,在设计PCB时有哪些技巧可以降低电路噪声,提高有效精度?

    各位大侠,小弟求教:在包含Σ-Δ型ADC的电路,在设计PCB时有哪些技巧可以降低电路噪声,提高有效精度
    发表于 02-10 07:56

    噪声在RF电路设计中会带来哪些影响

    过程困难重重。例如,在无线通信接收机前端,外界环境噪声电路噪声等与目标射频信号一同进入接收链路。这些噪声在频谱上与信号相互混杂,降低了信
    的头像 发表于 02-05 15:45 846次阅读

    模拟电路设计的注意事项

    在现代电子技术,模拟电路设计扮演着至关重要的角色。无论是在通信、音频处理还是传感器应用,模拟电路都是不可或缺的。然而,模拟电路设计也面临
    的头像 发表于 01-24 09:28 1046次阅读

    噪声运放应用于微分器电路设计

    噪声运放应用于微分器电路设计
    的头像 发表于 01-03 17:49 1046次阅读
    低<b class='flag-5'>噪声</b>运放应用于微分器<b class='flag-5'>电路设计</b>

    放电路电容的常见身影

    一、引言 运放电路电容的常见身影 在运放电路里,我们常常能看到电容出现在一些特定的位置,比如电源 VCC 到地之间,反馈输入输出引脚之间,
    的头像 发表于 12-22 15:00 2949次阅读
    运<b class='flag-5'>放电路</b><b class='flag-5'>中</b>电容的常见身影

    场效应管驱动电路设计 如何降低场效应管的噪声

    在设计场效应管驱动电路时,降低场效应管的噪声是至关重要的。以下是一些有效的措施降低场效应管的噪声
    的头像 发表于 12-09 16:17 1899次阅读