0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅谈层叠设计、同层串扰、层间串扰

PCB线路板打样 来源:一博科技 作者:bruce 2021-04-09 17:21 次阅读

1、 层叠设计与同层串扰

很多时候,串扰超标的根源就来自于层叠设计。也就是我们第一篇文章说的设计上先天不足,后面纠正起来会比较困难。

讲到层叠对串扰的影响,这里有另一张图片,和上文提到的参考平面的图片一脉相承。我们能看到,层间距离H是影响串扰的关键因素。当D=3H的时候,不考虑K的话,串扰大约在10%左右。这也是所谓3H原则的由来吧,我们在了解串扰之后,就需要把3W原则改为3H原则了。

pIYBAGBwHESAWagHAACNy9AJVGg305.png

从上图还可以留意到,如果要减小串扰的话,可以减小H或者增大D。只不过H太小,为了控制阻抗,线宽也会相应变小,增大加工难度,或者增加了导体损耗。而增大D,当然会受到布线空间的约束。所以我们一直提倡的,PCB设计是权衡的艺术,而权衡的技巧,就来自于对理论的深入理解,以及适当的工程量化能力。

2、层叠设计与层间串扰

提到权衡,就必须讲一下现在各种规则里面提的比较多的双带线,也就是Dualstripline结构。各大公司对Dualstripline的设计都会制定非常详细的设计规则。

Intel的Purley平台规则为例,为了降低成本,双带线结构经常被采用,要注意层间串扰。推荐的层叠可以看到,L2~L5之间构成双带线结构,L3和L4之间的距离是10mil,而L2到L3以及L4到L5是3mil,从层叠的源头来控制层间串扰。

dieceng6-02.jpg

dieceng6-03.jpg

具体的设计建议中,还提出用30度夹角来规避双带线结构层间串扰的方法。以及使用Jogging的方式来平衡串扰。下图就是我们针对这些不同的走线方式做的测试板。

dieceng6-04.jpg

一直关注高速先生的朋友,都知道我们经常会做一些测试板来验证各种走线细节的差异。我们通过验证分析,比较有把握的结论都已经陆续在研讨会Paper以及高速先生的文章中进行分享。还有一些结论,要么是我们也还有困惑,要么就是结论还不够充分,我们还会继续深入研究。双带线的30度夹角以及Jogging走线就属于我们认为还不够充分,也还有些疑惑的Item。所以这次就不公开发表结论了

感兴趣的朋友,或者想和高速先生一起来分析的朋友,可以在关注高速先生微信公众号(搜索:高速先生),并在后台留下具体的联系方式(姓名、公司、Email、电话等信息),我们可以把阶段性的研究成果单独发给你们,大家一起来看看现在的结论有没有问题,下一步该往哪个方向研究。

Anyway,双带线的层间串扰是业内都关心的问题,这样的结构,层叠设计非常重要,从一开始就要做好规划。

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 串扰
    +关注

    关注

    4

    文章

    183

    浏览量

    26786
  • 层叠设计
    +关注

    关注

    0

    文章

    12

    浏览量

    7638
收藏 人收藏

    评论

    相关推荐

    近端&远端

    前端
    信号完整性学习之路
    发布于 :2022年03月02日 11:41:28

    PCB设计与-真实世界的(上)

    分析引言:信号频率升高,上升沿越来越陡,电路板尺寸越来越小,成本要求越来越高,是当今电子设计的趋势。尤其在消费类电子产品上,基本都是四或者六板,除去必要的电源地平面,其他密密麻麻全走着信号。
    发表于 10-21 09:53

    原创|SI问题之

    相互作用时就会产生。在数字电路系统中,现象相当普遍,可以发生在芯片内核、芯片的封装、PCB板上、接插件上、以及连接线缆上,只要有临近的铜互连链路,就存在信号
    发表于 10-10 18:00

    高速PCB板设计中的问题和抑制方法

    )是信号电流密度,I0是总体电流,H是走线距地层的高度,D是距走线中心线的距离。 各种结构的示意图如图3所示,因为位置的不同所以结果也有所不同。 图3a所示为传输线之间的情况
    发表于 08-28 11:58

    小间距QFN封装PCB设计抑制问题分析与优化

    ,走线距离参考7mil,板材为FR4.图三PCB差分走线间距与叠从上述设计我们可以看出,在扇出区域差分对间距和差分对内的线间距相当,会使差分 对
    发表于 09-11 11:50

    介绍

    。两根线(也包括PCB的薄膜布线)独立的情况下,相互应该不会有电气信号和噪声等的影响,但尤其是两根线平行的情况下,会因存在于线间的杂散(寄生)电容和互感而引发干扰。所以,也可以理解为感应噪声
    发表于 11-29 14:29

    什么是

    。两根线(也包括PCB的薄膜布线)独立的情况下,相互应该不会有电气信号和噪声等的影响,但尤其是两根线平行的情况下,会因存在于线间的杂散(寄生)电容和互感而引发干扰。所以,也可以理解为感应噪声
    发表于 03-21 06:20

    6板第3,4,怎么确认会不会有严重的

    有个问题想请教一下,设计6板的时候将2,5设置成电源,3,4设置成内部布线。这样两
    发表于 04-01 07:35

    之耦合的方式

    ,由于干扰源的不确定性,噪声一般会同时影响信号的边沿和幅度。因此,对于来说两个方面的影响都应该考虑。
    发表于 05-31 06:03

    示波器通道的影响

    示波器通道的影响  目前几乎所有通用品牌的主流示波器通道都不是隔离的,那么在进行多通道测试的时候,通道与通道之间会一定程度互相干扰,因此通道隔离度指标非常重要,隔离度越高的示波器测量就越精确
    发表于 03-23 18:53

    什么是

    什么是?互感和互容电感和电容矩阵引起的噪声
    发表于 02-05 07:18

    什么是

    的概念是什么?到底什么是
    发表于 03-05 07:54

    DDR跑不到速率后续来了,相邻深度分析!

    限度的拉开,同时为了保证叠厚度不变,就需要把信号和参考的地平面相应的靠近。这个操作的好处是显而易见,信号与信号之间的距离变远的同时,信号与参考地平面的距离又变近了,肯定就能够改善了啊!下面是雷豹想到
    发表于 06-06 17:24

    浅谈层叠设计的关键要点

    1、 层叠设计的最后一个层次 第3层次,不仅同时提供阻抗需求表以及层叠设计表,同时还要详细指定每一层的材料型号。比如铜箔是采用RTF铜箔还是VLP铜箔,1-2层之间是使用2张1080,RC含量为XX
    的头像 发表于 04-09 17:29 1891次阅读
    <b class='flag-5'>浅谈</b><b class='flag-5'>层叠</b>设计的关键要点

    浅谈层叠封装PoP锡膏移印工艺应用

    为了让BGA焊料球固定在PCB上,PoP通常可以采用普通印刷工艺将锡膏转移到PCB上形成薄薄的锡膏点,然后再将底层封装的焊料球对应贴装到锡膏点上。在PCB上的BGA称为下层BGA,而连接上层与下层封装体的BGA被称为上层BGA。需要注意的是上层BGA与下层BGA之间的表面焊盘无法印刷锡膏,因此需要用到移印工艺。
    的头像 发表于 12-25 09:57 371次阅读
    <b class='flag-5'>浅谈</b><b class='flag-5'>层叠</b>封装PoP锡膏移印工艺应用