描述
OPAx187系列运算放大器采用自动归零技术,可在时间和温度范围内同步提供低失调电压(1μV)以及近似为零的漂移。此类微型,高精度,低静态电流放大器提供高输入阻抗和流入高阻抗负载的摆幅在5mV电源轨范围内的轨道轨道输出。输入共模范围包括负电源轨。单电源或双电源可在4.5V至36V(±2.25V至±18V)范围内使用。
OPAx187器件的单通道版本采用微型8引脚超薄小外形尺寸(VSSOP)封装,5引脚SOT- 23封装和8引脚小外形尺寸集成电路(SOIC)封装。双通道版本采用8引脚VSSOP和8引脚SOIC封装。四通道版本采用14引脚SOIC,14引脚TSSOP和16引脚WQFN封装。所有器件版本的额定工作温度范围均为-40°C至+ 125°C。
特性
- 低失调电压:10μV(典型值)
- 零漂移:0.001μV/°C
< li>低噪声:20 nV /√ Hz - 电源抑制比(PSRR):160dB
- 共模抑制比(CMRR):140dB
- AOL:160dB
- 静态电流:100μA
- 宽电源电压:±2.25V至±18V
- 轨至轨输出运行
- 输入包括负电源轨
- 低偏置电流:100pA(典型值)
- 已滤除电磁干扰(EMI)的输入
- 微型封装
所有商标均为其各自所有者的财产。
参数 与其它产品相比 精密 运算放大器 (Vos<1mV)
Number of channels (#) Total Supply Voltage (Min) (+5V=5, +/-5V=10) Total Supply Voltage (Max) (+5V=5, +/-5V=10) GBW (Typ) (MHz) Slew Rate (Typ) (V/us) Rail-to-rail Vos (offset voltage @ 25 C) (Max) (mV) Offset drift (Typ) (uV/C) Iq per channel (Typ) (mA) Vn at 1 kHz (Typ) (nV/rtHz) CMRR (Typ) (dB) Rating Operating temperature range (C) Package Group Package size: mm2:W x L (PKG) Input bias current (Max) (pA) Output current (Typ) (mA) Features Architecture OPA187 OPA180 OPA188 OPA189 1 1 1 1 4.5 4 4 4.5 36 36 36 36 0.55 2 2 14 0.2 0.8 0.8 20 In to V-
Out In to V-
Out In to V-
Out In to V-
Out 0.01 0.075 0.025 0.003 0.005 0.1 0.03 0.005 0.1 0.45 0.425 1.3 20 10 8.8 5.2 114 114 114 168 Catalog Catalog Catalog Catalog -40 to 125 -40 to 105 -40 to 125 -40 to 125 SOIC | 8
SOT-23 | 5
VSSOP | 8 SOIC | 8
SOT-23 | 5
VSSOP | 8 SOIC | 8
SOT-23 | 5
VSSOP | 8 SOIC | 8
VSSOP | 8 8SOIC: 29 mm2: 6 x 4.9 (SOIC | 8)
5SOT-23: 8 mm2: 2.8 x 2.9 (SOT-23 | 5)
8VSSOP: 15 mm2: 4.9 x 3 (VSSOP | 8) 8SOIC: 29 mm2: 6 x 4.9 (SOIC | 8)
5SOT-23: 8 mm2: 2.8 x 2.9 (SOT-23 | 5)
8VSSOP: 15 mm2: 4.9 x 3 (VSSOP | 8) 8SOIC: 29 mm2: 6 x 4.9 (SOIC | 8)
5SOT-23: 8 mm2: 2.8 x 2.9 (SOT-23 | 5)
8VSSOP: 15 mm2: 4.9 x 3 (VSSOP | 8) 8SOIC: 29 mm2: 6 x 4.9 (SOIC | 8)
8VSSOP: 15 mm2: 4.9 x 3 (VSSOP | 8) 350 1000 1400 300 30 18 18 65 EMI Hardened
Zero Drift EMI Hardened
Zero Drift EMI Hardened
Zero Drift EMI Hardened
High Cload Drive
Zero Drift CMOS CMOS CMOS CMOS
方框图
- OPA187 - 功能方框图