0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于65nm工艺的五分频器设计方案

电子设计 来源:网络整理 作者:工程师1 2018-04-18 14:04 次阅读

USB 3. 0 是通用串行总线( Universal Serial Bus)的最新规范, 该规范由英特尔等大公司发起, 其最高传输速度可达5 Gb/ s,并且兼容USB 2. 0 及以下接口标准。物理层的并串/ 串并转换电路是U SB 3. 0 的重要组成部分, 在发送端将经过8 b/ 10 b 编码的10 位并行数据转换成串行数据并传输到驱动电路, 在接收端将经过CDR( Clock and Data Recovery) 恢复出来的串行数据转换成10 位并行数据。在并串/ 串并转换过程中,同时存在着时钟频率的转换, 若串行数据采用时钟上下沿双沿输出,则串行数据传输频率降低一半, 并行传输时钟为串行传输时钟的1/ 5, 即五分频。

本文设计了基于65 nm 工艺的五分频器, 产生一个占空比为50%的五分频信号。对该电路的设计不以追求高速度为惟一目标,而是在满足U SB 3. 0 协议所要求的频率范围基础上, 尽可能的降低功耗。

1 电路原理与结构

采用基于D 触发器结构的五分频器逻辑框图如图1所示。图1 由3 个D 触发器和少量逻辑门构成, 采用了同步工作模式, 其原理是由吞脉冲计数原理产生2 个占空比不同的五分频信号A 和B, 然后对时钟信号CLK, A 和B 进行逻辑运算得到占空比为50% 的五分频信号CLK/ 5, 其计数过程如表1 所示, 从表1 的计数过程可知, 分频后的时钟CLK/ 5 的周期是输入时钟CLK 的5 倍, 由此实现了五分频并且其占空比为50% 。

图1 5 分频电路逻辑结构

表1 5 分频器计数过程

2 分频器基本电路的设计

触发器是整个分频器中最基本的结构, 只有设计好一个快速的触发器, 才能实现一个高频率的分频器,目前用于分频电路的触发器电路主要有3 种。第1 种是CML( Current Mo de lo gic) 电路, 是由ECL( EmitterCo uple Logic) 电路演变来的, 相比传统的静态分频器,由于电路的摆幅较小, 因而电路的工作速度快; 第2 种是TSPC( True Single Phase Clock) 电路, 采用单相时钟, 大大减少了电路的元件数目, 从而提高电路工作速度, 同时这种电路功耗极低; 第3 种是注锁式( Injected-Locked) 电路, 由于要使用电感, 因而它的体积过大且工艺难度高, 成本较高, 很少被广泛采用。本文分别采用CML 电路和TSPC 电路构成分频电路, 并对两者的速度和功耗等进行比较。

CML 电路构成的触发器如图2 所示, 由图中可以看出, 该触发器由2 个CML 结构锁存器组成, 它们构成主从型结构, 每个锁存器都要经过2 个阶段: 跟踪阶段和保持阶段。当主锁存器跟踪输入信号时, 从锁存器处于锁存保持阶段, 然后交替。其中N13 , N14 为尾电流管, 偏置电压V_bias 使N13 , N14管工作在饱和状态, 充当恒流源的作用。dp 和dn 是由输入信号d 经传输门和反相器产生的一对互补差分信号, ck_m 和ck_p 是由输入时钟信号clk 经传输门和反相器产生的一对互补时钟差分信号。主锁存器工作状态为: 当ck_m 为高电平时, N5 管导通, N6 管关闭, 此时N1 , N2 管工作在差分状态, 将输入信号dp, dn 采入。当ck_p 为高电平时,N6 管导通, N5 管关闭, 此时N3 , N4 使电路维持在锁存状态, 从锁存器工作状态恰好与主锁存器工作状态相反。设计中在触发器输出端q, qn 之间加了2 个反相器从而在q, qn 之间形成正反馈, 增强了电路的输出驱动能力。工作时, 电路的尾电流应当足够大, 有利于提高电路工作频率和输出信号的摆幅。

TSPC 电路构成的触发器如图3 所示, 由图中可以看出, 该电路由四级反相器构成, 上升沿触发, 当CK 为低电平, 输入反相器在节点X 上采样反向d 输入,第2 级反相器处于保持状态, 节点Y 预充电至V dd,第三级反相器处于保持状态, 时钟上升沿来时, 第二级反相器求值, Y 的电平值发生变化, 时钟ck 为高电平时,节点Y 的值传送到输出q, 该触发器的延时为4 个反相器的传播延时, 由于电路中元件数目很少, 而且采用动态逻辑, 因此功耗极低。

图2 CML 锁存器构成的主从式触发器电路

图3 TSPC 电路构成的触发器

3 仿真结果与分析

采用Cadence 公司的spect re 仿真器对设计的分频器分别仿真, 仿真电源电压为1 V, 结果表明: 在典型工艺参数条件下,基于CML 电路结构的五分频器最大工作频率是8 GHz, 最小工作频率是1 kHz, 当工作在8 GHz 时, 功耗为1. 7 mW, 输出信号占空比为49. 76% ; 基于T SPC 电路结构的五分频器最大工作频率是10 GHz, 最小工作频率是10 MHz, 当工作在10 GH z时, 功耗采用10 ns 内的平均功耗, 功耗为0. 2 mW, 输出信号占空比为49. 92%.由于是单端输入输出, 基于T SPC 电路结构的分频器抗噪声能力较弱。最高工作频率下的仿真结果如图4, 图5 所示。

图4 基于CML 电路结构的五分频器工作在8 GH z 仿真图

图5 基于T SPC 电路结构的五分频器工作在10 GHz 仿真图

对于不同频率的分频器。通常采用FOM 值来比较其性能, 分频器的FOM 值定义为:

式中: fmax 是分频器的最高工作频率; P 是分频器在最高工作频率下的功耗, 表2 为本文设计的分频器和其他文献中介绍的分频器作对比,所有的分频器均采用CMOS工艺, 对比表明本文设计的5 分频器性能较优,在65 nm 工艺下具有明显的功耗低优势, 尤其是采用TSPC 电路结构的分频器, 功耗极低。

表2 几种分频器性能的总结对比

4 结语

本文基于65 nm 工艺分别采用CML 电路结构和TSPC 电路结构设计了1 个五分频器, 采用spectre仿真表明, 采用CML 结构的分频器最高工作频率8 GHz,功耗1. 7 mW, 输出信号占空比49. 76% ; 采用T SPC 电路结构分频器最高工作频率10 GHz, 功耗为0. 2 mW,输出信号占空比49. 91%, 由于采用单端输入输出, 所以采用T SPC 结构的分频器抗噪声能力较弱。输出信号占空比为50% 是本文一大特点, 2 种结构的分频器工作频率完全覆盖了USB 3. 0 协议所要求的频率范围,满足协议要求。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • USB3.0
    +关注

    关注

    1

    文章

    256

    浏览量

    79405
  • 五分频器
    +关注

    关注

    0

    文章

    2

    浏览量

    7769
收藏 人收藏

    评论

    相关推荐

    分频器的作用 分频器的功率是不是越大越好

    分频器是一种电子设备,用于将输入信号分成不同频率的输出信号。其主要作用是将原始输入信号分离成多个频率范围内的信号,以供不同的电路进行处理。分频器广泛应用于通信、测量和音频系统中。 分频器的主要
    的头像 发表于 02-01 11:19 737次阅读

    CAN时钟分频器在CANbus模块上不执行任何操作的原因?

    我一直在使用 dsPIC33CH128MP506 进行一些 CANbus 通信。 它能够进行CAN-FD,并且有两个独立的波特率分频器,用于标称波特率和数据波特率。它们是:C1NBTCFGH 内
    发表于 01-22 06:36

    如何实现一种占空比为50%的奇数分频器设计呢?

    在进行数字电路设计的过程中,分频器是设计中使用频率较高的一种基本设计之一
    的头像 发表于 11-07 17:29 956次阅读
    如何实现一种占空比为50%的奇数<b class='flag-5'>分频器</b>设计呢?

    FPGA学习-分频器设计

    分频器设计 一:分频器概念 板载时钟往往 是 有限个( 50MHZ/100MHZ/24MHZ/60MHZ… ),如果在设计中需要其他时钟时,板载时钟不满足时,需要对板载时钟进行分频 / 倍频,目的
    的头像 发表于 11-03 15:55 562次阅读
    FPGA学习-<b class='flag-5'>分频器</b>设计

    Sigma-Delta小数分频PLL中的分频器该怎么做?

    文献给出的分频器结构如图1所示。该分频器最高输入频率(f~in~)为16.3GHz,也就是一个周期只有(T~in~,T ~in~ = 1/ f~in~)61.3ps。
    的头像 发表于 10-31 12:54 938次阅读
    Sigma-Delta小数<b class='flag-5'>分频</b>PLL中的<b class='flag-5'>分频器</b>该怎么做?

    51单片机12分频与1分频的区别是什么?

    51单片机12分频与1分频区别
    发表于 10-31 06:52

    倍频器和分频器的主要作用

    倍频器和分频器是两种常见的频率转换电路,它们的用途有一定的不同之处。
    的头像 发表于 07-14 09:27 931次阅读

    分频器的常见用途

    分频器是一种电子设备,其主要作用是将输入信号的频率降低到较低的频率。它通过将输入信号分为若干个等分的周期,每个周期输出一个脉冲或波形,从而实现对输入信号频率的降低。
    的头像 发表于 07-14 09:26 857次阅读

    使用IC555和IC4013构建的分频器电路

    曾经遇到过这样一种情况,即您只有一个特定频率的信号源,需要获取多个频率的信号。如果是,这种电路可能是您需要在设计中使用的电路。上述电路是一个分频器,能够通过一定的因素对输入时钟频率进行分频。该分频器
    的头像 发表于 07-02 11:47 869次阅读
    使用IC555和IC4013构建的<b class='flag-5'>分频器</b>电路

    029lan的pwm预分频器设置最少要为1吗,即2分频,设为0时没有输出是为什么?

    如题,这样一来,pwm的时钟哪怕是来自HCLK(029不支持PLL作为pwm时钟)最高50MHZ,经预分频器最少2分频的话,时钟最高只有25Mhz了?M0518pwm的预分频器可以设为0,不
    发表于 06-19 08:14

    在Verilog HDL中使用分频器的8位计数器的设计

    电子发烧友网站提供《在Verilog HDL中使用分频器的8位计数器的设计.zip》资料免费下载
    发表于 06-15 10:14 0次下载
    在Verilog HDL中使用<b class='flag-5'>分频器</b>的8位计数器的设计

    171 分频器电路怎么看?配合实物不难明白#硬声创作季

    分频器
    或许
    发布于 :2023年06月05日 17:54:15

    请叫大神帮我画出分频器电路图

    的是三分频,就是没搞懂这个意思,右边单独两颗线,那是接这个低音喇叭的,看来看去没有找到电线圈,居然是直接低音。请大神们分析一下分频器电路,谢谢
    发表于 06-01 22:41

    FPGA分频器的设计方法

    FPGA分频器是一种常用于数字信号处理、通信系统、雷达系统等领域的电路,其作用是将信号分成多个频段。
    发表于 05-22 14:29 1180次阅读
    FPGA<b class='flag-5'>分频器</b>的设计方法

    请问一下D触发怎样实现四分频呢?

    请问一下D触发怎样实现四分频呢?
    发表于 05-10 14:34