0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片堆叠技术在系统级封装SiP中的应用存?

旺材芯片 来源:艾邦半导体网 2023-02-11 09:44 次阅读

芯片堆叠技术在SiP中应用的非常普遍,通过芯片堆叠可以有效降低SiP基板的面积,缩小封装体积。目前来看,芯片堆叠的主要形式有四种:金字塔型堆叠,悬臂型堆叠,并排型堆叠,硅通孔TSV型堆叠。

536bcf68-a9ac-11ed-bfe3-dac502259ad0.png

为什么芯片可以进行堆叠呢?这里面我们讲的主要是未经过封装的裸芯片。曾经有用户问我,封装好的芯片可不可以进行堆叠呢?一般来说是不可以的,因为封装好的芯片引脚在下表面直接焊接到基板上,而裸芯片的引脚一般在芯片上表面,通过键合的方式连接到基板。正是由于裸芯片引脚在上方,和基板的连接方式比较灵活,才有了芯片堆叠的可行性,参看下图。

538361fa-a9ac-11ed-bfe3-dac502259ad0.png

1金字塔型堆叠

金字塔型堆叠是指裸芯片按照至下向上从大到小的方式进行堆叠,形状像金字塔一样,故名金字塔型堆叠,这种堆叠对层数没有明确的限制,需要注意的是堆叠的高度会受封装体的厚度限制,以及要考虑到堆叠中芯片的散热问题。金字塔型堆叠参看下图。

538f5cda-a9ac-11ed-bfe3-dac502259ad0.png

2悬臂型堆叠

悬臂型堆叠是指裸芯片大小相等,甚至上面的芯片更大的堆叠方式,通常需要在芯片之间插入介质,用于垫高上层芯片,便于下层的键合线出线。这种堆叠对层数也没有明确的限制,同样需要注意的是堆叠的高度会受封装体的厚度限制,以及要考虑到堆叠中芯片的散热问题。悬臂型堆叠参看下图。

539f2584-a9ac-11ed-bfe3-dac502259ad0.png

3并排型堆叠

并排堆叠是指在一颗大的裸芯片上方堆叠多个小的裸芯片,因为上方小的裸芯片内侧无法直接键合到SiP封装基板,所以通常在大的裸芯片上方插入一块硅转接板,小的裸芯片并排堆叠在硅转接板上,通过键合线连接到硅转接板,硅转接板上会进行布线,打孔,将信号连接到硅转接板边沿,然后再通过键合线连接到SiP封装基板。并排型堆叠参看下图。

53c268a0-a9ac-11ed-bfe3-dac502259ad0.png

4 硅通孔TSV型堆叠

硅通孔TSV型堆叠一般是指将相同的芯片通过硅通孔TSV进行电气连接,这种技术对工艺要求较高,需要对芯片内部的电路和结构有充分的了解,因为毕竟要在芯片上打孔,一不小心就会损坏内部电路。这种堆叠方式在存储领域应用比较广泛,通过同类存储芯片的堆叠提高存储容量。目前也有将不同类芯片通过TSV连接,这类芯片需要专门设计才可以进行堆叠。TSV型堆叠参看下图。

53d97b6c-a9ac-11ed-bfe3-dac502259ad0.png

上面介绍的是SiP设计中四种最基本的芯片堆叠方式。

在实际应用的时候,这几种堆叠方式可以组合起来形成更为复杂的堆叠。另外,还有通过将键合芯片和倒装焊芯片进行堆叠,通过柔性电路折叠的方式对芯片进行堆叠,以及通过POP形式的堆叠等几种,这些芯片堆叠方式在SiP设计中也比较常见。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47804

    浏览量

    409173
  • SiP
    SiP
    +关注

    关注

    5

    文章

    475

    浏览量

    104935
  • 封装
    +关注

    关注

    124

    文章

    7281

    浏览量

    141104

原文标题:芯片堆叠技术在系统级封装SiP中的应用存?

文章出处:【微信号:wc_ysj,微信公众号:旺材芯片】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    奥地利微电子公司推出系统封装(SiP)芯片AS8515

    21ic讯 奥地利微电子公司日前宣布推出系统封装(SiP)芯片AS8515。当通过SPI接口连接任何一个微控制器时,新品可帮助实现完整的汽
    发表于 12-13 10:13

    奥地利微电子公司推出系统封装(SiP)芯片AS8515

    奥地利微电子公司日前宣布推出系统封装(SiP)芯片AS8515。当通过SPI接口连接任何一个微控制器时,新品可帮助实现完整的汽车电池测量
    发表于 12-22 19:46

    简单介绍SoC与SiP芯片解密的应用

    开始,掌握了其芯片设计技术,再在高起点上进行整合各个功能的IC,可最大程度地减少工程师的工作量。 芯片解密SiP
    发表于 06-28 15:38

    一文看懂SiP封装技术

    标准封装件,形成一个系统或者子系统。从架构上来讲SiP是将多种功能芯片,包括处理器、存储器等功能芯片
    发表于 09-18 11:34

    第一次发帖。这种三维封装堆叠SIP Layout模块要怎么画呢?求个教程或者手册什么的。

    Cadence SiP Layout为SiP设计提供了约束和规则驱动的版图环境。它包括衬底布局和布线、IC、衬底和系统最终的连接优化、制造准备、整体设计验证和流片。该环境集成了IC/
    发表于 06-06 19:43

    系统封装(SiP)的发展前景(上)

    ;改进包封用材料的性能等问题。下面将分别介绍对系统封装(SiP)产品的市场驱动因素,各方面要求SiP达到的目标,以及
    发表于 08-23 07:38

    SiP(系统封装)技术的应用与发展趋势

    美国Amkor公司 ChriStopher M.Scanlan和Nozad Karim一、SiP技术的产生背景系统封装
    发表于 08-23 09:26

    Endicott Interconnect投放系统封装设计

    降低印刷线路板的复杂度和成本。这种设计大大缩小了封装尺寸,并扩大了PCB基板面上每平方英尺的性能。 EI可使用其系统封装技术,将PCB基
    发表于 08-27 15:24

    基于LTCC技术实现SIP的优势和特点讨论

    、集成电路、片上系统 (SOC),发展到更为复杂的系统封装电路(SIP)。SIP使用微组装和互
    发表于 07-29 06:16

    SiP的11个误区盘点

    一系列SiP供应商和用户超过20多个的SiP定义。为了给报告和预测确定依据,第一章对SIP提供以下定义: “系统
    发表于 08-06 07:37

    芯片堆叠的主要形式

      芯片堆叠技术SiP应用的非常普遍,通过芯片
    发表于 11-27 16:39

    SIP(封装系统),SIP(封装系统)是什么意思

    SIP(封装系统),SIP(封装系统)是什么意思封装
    发表于 03-26 17:04 1.9w次阅读

    SIP系统封装技术浅析

    系统封装(systeminpackage,SIP)是指将不同种类的元件,通过不同种技术,混载于同一封装体内,由此构成
    发表于 05-28 14:56 2608次阅读

    SiP封装的优势及应用

    SiP封装是指将多个不同芯片集成在同一个封装体内,形成一个器件系统,以实现多功能、小尺寸、高性能、低成本的目标。由于使用倒装等不同的互连工艺
    发表于 04-13 11:28 1043次阅读

    Sip封装的优势有哪些?

    等,含有芯片垂直方向堆叠SiP称为3D SiP系统封装
    的头像 发表于 05-19 10:40 911次阅读