0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Versal ACAP中的配电系统

YCqV_FPGA_EETre 来源:Xilinx赛灵思官微 作者:Xilinx 2021-09-09 11:03 次阅读

Versal 自适应计算加速平台 (ACAP) 将标量引擎 (Scalar Engine)、自适应引擎 (Adaptable Engine) 和智能引擎(Intelligent Engine) 与领先的存储器和交互技术有机结合,从而为任何应用提供强大的异构加速功能。Versal 架构 PCB 准则已基于前几代进行了精简,以方便 PCB 布局专业人员和硬件设计师使用。

Versal ACAP 中的配电系统

Versal ACAP 包含多条电源轨,每条电源轨都用于一项特定功能,如下表所示。如需了解有关电源名称和电压电平的最新信息,请参阅《Versal AI Core 系列数据手册:DC 和 AC 开关特性》。

向下滑动查看Versal ACAP 主电源

适用于存储器接口的 PCB 准则

Versal 架构提供了与以下存储器架构连接的解决方案:

DDR4

• LPDDR4/4x

• RLDRAM3

• QDR-IV

所有接口的必需存储器布线准则:

1

判定信号走线长度时,请在布线约束中包含封装延迟,除非另行指定。

2

相同字节组中的 DQ 和 DQS 信号应在相同层级内从 Versal 器件布线到 DRAM/DIMM。按适当方式在字节组内包含数据掩码 (DM)。

3

对于多插槽拓扑结构,从一个 DIMM 布线到另一个 DIMM 时,请勿更改层级。

4

信号线必须布线于实体基准内电层上。请勿在空隙处布线,如下图所示。

实体基准内电层上的信号布线

5

请勿在基准内电层分割处布线,如下图所示。

基准内电层分割处的信号布线

6

请将布线置于距离基准内电层和空隙边缘至少 30 mil 外,但引出线区域除外。

引出线区域布线

7

对于双插槽 DIMM 拓扑结构,应将 DIMM #0 布局在离 ACAP 最远的连接器上,以降低 SI 反射的影响。DIMM#1 连接器应布局在离 ACAP 最近的地方。

8

对于使用地址镜像的蛤壳式配置,应确保两条芯片选择线路的终端均充分去耦,并且进出 VTT 的电层/走线厚度足够。

Versal 器件与封装之间的移植

封装移植的高层次目标是确保客户能够在任一管脚兼容封装内跨不同器件使用相同 PCB。封装移植中存在严格的移植设计规则,当前提供的大部分封装都支持在任一给定 Versal 产品组合内进行跨器件移植。但也有跨不同器件系列的封装可提供移植支持。

• VSVA2197 和 VSVD1760:支持在 Versal AI Core 系列与 Prime 系列内进行跨器件移植

• VFVF1760 和 VFVC2197:支持在 Versal Prime 系列与 Premium 系列内进行跨器件移植

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    182

    文章

    16549

    浏览量

    244688
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22469

    浏览量

    385703
  • ACAP
    +关注

    关注

    1

    文章

    50

    浏览量

    7948

原文标题:用户指南 | Versal ACAP PCB设计

文章出处:【微信号:FPGA-EETrend,微信公众号:FPGA开发圈】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Versal:首款自适应计算加速平台(ACAP)

    电子发烧友网站提供《Versal:首款自适应计算加速平台(ACAP).pdf》资料免费下载
    发表于 09-18 09:28 1次下载
    <b class='flag-5'>Versal</b>:首款自适应计算加速平台(<b class='flag-5'>ACAP</b>)

    Versal ACAP AI核心系列库指南

    电子发烧友网站提供《Versal ACAP AI核心系列库指南.pdf》资料免费下载
    发表于 09-14 14:48 0次下载
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b> AI核心系列库指南

    使用Model Composer设计PID控制器的Versal ACAP应用说明

    电子发烧友网站提供《使用Model Composer设计PID控制器的Versal ACAP应用说明.pdf》资料免费下载
    发表于 09-14 14:30 0次下载
    使用Model Composer设计PID控制器的<b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>应用说明

    Versal ACAP系统监视器体系结构手册

    电子发烧友网站提供《Versal ACAP系统监视器体系结构手册.pdf》资料免费下载
    发表于 09-14 11:30 0次下载
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b><b class='flag-5'>系统</b>监视器体系结构手册

    Versal ACAP收发器向导 LogiCORE IP产品指南

    电子发烧友网站提供《Versal ACAP收发器向导 LogiCORE IP产品指南.pdf》资料免费下载
    发表于 09-14 10:28 0次下载
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>收发器向导 LogiCORE IP产品指南

    Versal ACAP AI引擎编程环境用户指南

    电子发烧友网站提供《Versal ACAP AI引擎编程环境用户指南.pdf》资料免费下载
    发表于 09-14 10:10 0次下载
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b> AI引擎编程环境用户指南

    用于Versal ACAP的DPUCVDX8G产品指南

    电子发烧友网站提供《用于Versal ACAP的DPUCVDX8G产品指南.pdf》资料免费下载
    发表于 09-14 09:36 0次下载
    用于<b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>的DPUCVDX8G产品指南

    采用Versal AI Edge系列的边缘ACAP

    电子发烧友网站提供《采用Versal AI Edge系列的边缘ACAP.pdf》资料免费下载
    发表于 09-13 17:08 0次下载
    采用<b class='flag-5'>Versal</b> AI Edge系列的边缘<b class='flag-5'>ACAP</b>

    Versal ACAP硬件、IP和平台开发方法指南

    电子发烧友网站提供《Versal ACAP硬件、IP和平台开发方法指南.pdf》资料免费下载
    发表于 09-13 15:24 0次下载
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>硬件、IP和平台开发方法指南

    Versal ACAP系统软件开发人员指南

    电子发烧友网站提供《Versal ACAP系统软件开发人员指南.pdf》资料免费下载
    发表于 09-13 15:20 0次下载
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b><b class='flag-5'>系统</b>软件开发人员指南

    用于PCI Express的Versal ACAP集成块产品指南

    电子发烧友网站提供《用于PCI Express的Versal ACAP集成块产品指南.pdf》资料免费下载
    发表于 09-13 14:51 0次下载
    用于PCI Express的<b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>集成块产品指南

    Versal ACAP设计指南

    电子发烧友网站提供《Versal ACAP设计指南.pdf》资料免费下载
    发表于 09-13 14:40 0次下载
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b>设计指南

    Versal ACAP DDRMC-DDR4、LPDDR4和LPDDR4X外部参考时钟设计指南

    本文旨在呈现使用 DDR4、LPDDR4 或 LPDDR4X 存储器控制器的 Versal ACAP 器件的外部参考时钟电路要求
    的头像 发表于 07-10 16:02 874次阅读
    <b class='flag-5'>Versal</b> <b class='flag-5'>ACAP</b> DDRMC-DDR4、LPDDR4和LPDDR4X外部参考时钟设计指南

    Versal启动文件简述

    Versal™ 是由多个高度耦合的可配置块组成的自适应计算加速平台 (ACAP)
    的头像 发表于 07-07 14:15 692次阅读
    <b class='flag-5'>Versal</b>启动文件简述

    使用QEMU启动Versal VCK190 ACAP

    本文涵盖了有关使用 PetaLinux 命令行来对 VersalACAP 的 PetaLinux BSP 运行 QEMU 的信息
    的头像 发表于 07-07 14:14 373次阅读