0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

中频采样系统的组成及软硬件设计

电子设计 作者:电子设计 2018-10-23 09:05 次阅读

1 系统总体设计

图1为中频采样系统总体设计框图。由图1可知,该系统主要由驱动电路、A/D转换电路、时钟电路3部分组成。

中频采样系统的组成及软硬件设计

1.1 驱动电路

信号A/D转换前往往需要进行以下处理:1)放大或衰减,使输入信号的电平与A/D转换器的所需电平相吻合;2)直流补偿或电平转换,通过补偿提高或降低直流电平使之符合A/D转换器的工作电平;3)滤波。

使用运算放大器作A/D转换器的接口还可作为缓存。这样可以解决以下问题:1)阻抗匹配,信号源往往并不是该系统设计所需的低阻抗,A/D转换器的输入将影响信号源。通常运算放大器缓存具有高输入阻抗,因此它不会对信号源产生影响。另外其低输出阻抗有益于A/D转换器的驱动;2)减小容性负载的影响。大多数的A/D转换器除在输入端具有电阻特性外,还具有电容效应;3)将单端信号转换为差分信号,许多A/D转换器使用差分输入,而大多数信号是单端的。

1.2 A/D转换电路

A/D转换器的性能指标主要分为静态参数和动态参数2种。静态参数是指A/D转换电路在低频或直流下的性能参数,而动态参数则是指中频或射频信号输入时的性能参数。重要的动态特性指标包括:信噪比RSN、无杂散动态范围SFDR、有效比特位ENOB、积分非线性INL、微分非线性DNL等。

一个高性能的中频采样系统对噪声性能的要求很高,A/D转换器的噪声通常有:A/D转换器失真和量化噪声,A/D转换器等价输入噪声,内部抽样保持电路的孔径抖动,不良的接地和退耦设计,外部驱动放大器的噪声,不良的布局和信号走线设计,采样时钟噪声,外部电源噪声。针对以上噪声,该系统设计采用以下方法,力求减小噪声的引入:所有芯片的电源部分都采用钽电解电容与大面积,低阻抗的地层相退耦,用于去除低频噪声;使用铁氧体磁珠去除电源的高频噪声;模拟地与数字地分离。A/D转换电路如图2所示。

中频采样系统的组成及软硬件设计

1.3 时钟电路

中频采样系统的时钟抖动会对系统性能产生很大影响,并且随着输入信号频率的增加,这种影响越来越明显。设输入信号V=Asin(ωt+ψ),采样时钟抖动为dt,信号能量为Es,噪声能量为En,则有:

中频采样系统的组成及软硬件设计

式(2)是在假设信号为正弦信号输入的基础上推导出来的。而对于任意信号,都可以看成是单频(正弦)信号的组合,所以,式(2)具有通用性。

2 系统硬件设计

2.1 A/D转换电路设计

采用AD9445作为A/D转换电路的核心器件。该器件是一款适用于中频采样的14位,单片集成A/D转换器。它采用3.3 V和5.0 V双电源供电,支持差分信号的时钟输入,支持CMOS、LVDS 2种数据输出格式。其重要引脚功能如下:DCS MODE:时钟占空周期稳定器控制引脚,该引脚为低电平时可以起到稳定时钟周期占空比的作用。

OUTPUT MODE:将输出数据电平选择为CMOS电平,或者LVDS电平,为了获取更高的性能,采用LVDS电平。

DFS:数据格式选择。可以将输出数据格式设置为二进制补码或者偏置二级制格式。

VREF:配置该引脚可设置其内部参考电压。

SENCE:配合VREF引脚完成内部参考电压的设置。

REFT,REFB:差分参考输出引脚。

VIN+,VIN-:输入电压引脚。

CLK+,CLK-:采样时钟输入引脚。

D0~D13:输出引脚。

DC0:数据时钟输出引脚。

目前,主流中频采样A/D转换器都采用差分信号输入。本系统在输入中频单频信号频率为40 MHz的情况下。信噪比可达77.4 dB,,其频谱如图3所示。

中频采样系统的组成及软硬件设计

2.2 A/D转换器前端运放电路

该系统设计采用AD8352型超低失真差分中频放大器作为A/D转换器的驱动器件。其电路设计如图4所示。

中频采样系统的组成及软硬件设计

通过设置电阻RG的大小,可调节AD8352的放大倍数,其范围为:3~25 dB。CD和RD用于消除失真。

2.3 采样时钟电路

AD9445的采样时钟必须是一个高质量,超低相位噪声的时钟源。根据上述理论分析可知,时钟抖动会对A/D转换器的性能造成很大影响:

中频采样系统的组成及软硬件设计

假设一个中频输入信号的频率为70 MHz。采样时钟的抖动为1 ps,则RSN=-201g(2πx70x106x10-12)=67.13 dB。结果说明,时钟的抖动已经将A/D转换器的信噪比限制在67.13 dB以下。这里采用高性能时钟分配芯片AD9518-4作为采样时钟,电路设计如图5所示。

中频采样系统的组成及软硬件设计

AD9518具有6路时钟输出,可分为3组,即同时可输出3种不同频率,并且每路的频率输出都可以通过软件进行配置调节。AD9518具有内部锁相环和压控振荡器电路,时钟输出范围宽,时钟抖动小,输出频率灵活。AD9518,我们可以获得高性能的采样时钟,同时,通过对AD9518内部寄存器的操作,改变采样时钟的频率,从而方便地进行中频欠采样或过采样等信号处理工作。图6显示了本设计中时钟采样电路的主要性能指标。

中频采样系统的组成及软硬件设计

2.4 系统电源电路

电源噪声是板级设计中的主要噪声。为了尽量减小电源噪声,使用低压差线性稳压器LT1763作为电源器件。针对运放、A/D转换器以及时钟电路都要严格满足模拟与数字电源分离的要求。

中频采样系统的组成及软硬件设计

3 系统软件设计

本系统软件设计是采样系统的时钟芯片AD9518的软件配置,AD9518是一款可调时钟输出频率的多路时钟输出芯片。配置软件中的主要功能函数包括:

中频采样系统的组成及软硬件设计

4 结束语

中频采样系统应用广泛,但由于前端驱动设计问题或采样时钟抖动过大而限制采样系统的整体性能。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    182

    文章

    16552

    浏览量

    244695
  • 芯片
    +关注

    关注

    447

    文章

    47785

    浏览量

    409089
  • 转换器
    +关注

    关注

    27

    文章

    8206

    浏览量

    141763
  • 驱动电路
    +关注

    关注

    151

    文章

    1470

    浏览量

    107661
收藏 人收藏

    评论

    相关推荐

    支持过程级动态软硬件划分的RSoC设计与实现

    系统(RSoC),提出了一种过程级硬件透明编程模型,给出了过程级的硬件封装方案;在分析软硬件过程根本区别的基础上,针对硬件过程开发了专门的管
    发表于 05-28 13:40

    自动水质采样系统设计 有大佬给方案吗?

    设计一个基于单片机的水质采样系统,可以定时对不同深度的水层进行采样。单片机的选型和使用;水泵的选型和使用;相关传感器的选型和使用;相关系统的集成;还需考虑制作安装成本问题。推荐课程:张飞软硬
    发表于 03-20 12:37

    如何设计并实现一种高性能中频采样系统?

    如何设计并实现一种高性能中频采样系统?中频采样系统系统总体设计由哪些组成?它们分别有什么作用?
    发表于 04-07 07:09

    怎么实现动感系统的总体构想及其软硬件设计?

    新型车辆模拟驾驶训练系统组成及工作原理是什么怎么实现动感系统的总体构想及其软硬件设计?
    发表于 05-12 06:15

    如何去实现RCC系统时钟的软硬件设计呢

    RCC时钟树是由哪些部分组成的?如何去实现RCC系统时钟的软硬件设计呢?
    发表于 11-10 07:20

    单片机测控系统软硬件平台技术

    本文探讨了一种用于工业测控系统的单片机软硬件综合设计方法——软硬件平台技术,重点阐述了其基本原理、设计思想、实现方法,并给出了一个单片机测控系统软硬
    发表于 08-13 09:38 12次下载

    基于EDA 的嵌入式系统软硬件划分方法

    基于EDA 的嵌入式系统软硬件划分方法Hardware/Software Partitioning Method Based on Estimation of Distribution 摘要:针对嵌入式系统
    发表于 12-05 16:34 26次下载

    高性能中频采样系统的设计与实现

       为提高中频采样系统性能,降低板级噪声,加大采样频率的灵活性,设计并实现一种高性能中频采样系统。该
    发表于 12-07 13:40 22次下载

    采样系统典型结构图

    采样系统典型结构图
    发表于 01-08 14:19 1430次阅读
    <b class='flag-5'>采样系统</b>典型结构图

    一种基于DSP的AD采样自校正软硬件设计_高志斌

    一种基于DSP的AD采样自校正软硬件设计_高志斌
    发表于 01-14 22:34 8次下载

    基于FPGA的高速多通道AD采样系统的设计与实现_徐加彦

    基于FPGA的高速多通道AD采样系统的设计与实现_徐加彦
    发表于 01-18 20:23 12次下载

    软硬件协同设计是系统芯片的基础设计方法学

    软硬件协同仿真验证是对软硬件功能设计的正确性及性能进行验证和评估。传统设计中,硬件和软件通常是分开独立开发设计的,到系统设计后期才将软硬件
    的头像 发表于 08-12 11:28 2823次阅读

    为什么要从“软硬件协同”走向“软硬件融合”?

    软件和硬件需要定义好交互的“接口”,通过接口实现软硬件的“解耦”。例如,对CPU来说,软硬件的接口是指令集架构ISA:ISA之下的CPU处理器是硬件,指令集之上的各种程序、数据集、文件
    的头像 发表于 12-07 14:23 1919次阅读

    软硬件融合的概念和内涵

    跟很多朋友交流,当提到软硬件融合的时候,他们会这么说:“软硬件融合,难道不是显而易见吗?我感觉在二三十年前就已经有这个概念了。”在他们的想法里,其实:软硬件融合等同于软硬件协同,甚至等
    的头像 发表于 10-17 14:36 533次阅读
    <b class='flag-5'>软硬件</b>融合的概念和内涵

    高性能中频采样系统的设计与实现

    电子发烧友网站提供《高性能中频采样系统的设计与实现.pdf》资料免费下载
    发表于 10-18 09:57 0次下载
    高性能<b class='flag-5'>中频</b><b class='flag-5'>采样系统</b>的设计与实现