0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

在电子设计领域,高性能设计有其独特挑战

工程师兵营 来源:互联网 作者:佚名 2018-04-09 06:28 次阅读

近些年,日益增多的高频信号设计与稳步增加的电子系统性能紧密相连。随着系统性能的提高,PCB设计师的挑战与日俱增:更微小的晶粒,更密集的电路板布局,更低功耗的芯片要求。随着所有技术的迅猛发展,我们已成为高速设计的核心,需要考虑其复杂性和所有因素。

回顾

在过去30年,PCB设计发生了很大变化。 1987年,我们认为0.5微米是技术的终结者,但今天,22纳米工艺已变成了常态。如下图所示,1985年的边缘速率推进了设计复杂性的提升(通常为30纳秒),而如今边缘速率已变成1纳秒。

graph.png

过去30年边缘速率的变化

技术进步中伴随各种问题

技术的进步总是伴随着一系列问题。随着系统性能的提升和高速设计的采纳,一些问题必须在设计环境中进行处理。下面,我们来总结一下面临的挑战:

信号质量

IC制造商倾向于更低的核心电压和更高的工作频率,这就导致了急剧上升的边缘速率。无端接设计中的边缘速率将会引发反射和信号质量问题。

串扰

在高速信号设计中,密集路径往往会导致串扰——在PCB上,走线间的电磁耦合关联现象。

串扰可以是同一层上走线的边缘耦合,也可以是相邻层上的宽边耦合。耦合是三维的。与并排走线路径相比,平行路径和宽边走线会造成更多串扰。

宽边耦合(顶部)相比于边缘耦合(底部)

辐射

在传统设计中的快速边缘速率,即使使用与先前相同的频率和走线长度,也会在无端接传输线上产生振铃。这从根本上导致了更高的辐射,远远超过了无终端传输线路的FCC/CISPR B类限制。

10纳秒(左)和1纳秒(右)的边缘速率辐射

设计解决方案

信号和电源完整性问题会间歇出现,很难进行判别。所以最好的方法,就是在设计过程中找到问题根源,将之清除,而不是在后期阶段试图解决,延误生产。通过叠层规划工具,能更容易地在您的设计中,实现信号完整性问题的解决方案。

电路板叠层规划

高速设计的头等大事一定是电路板叠层。基板是装配中最重要的组成部分,其规格必须精心策划,避免不连续的阻抗、信号耦合和过量的电磁辐射。在查看您下次设计的电路板叠层时,请牢记以下提示和建议:

  • 所有信号层需相邻并紧密耦合至不间断的参考平面,该平面可以创建一个明确的回路,消除宽边串扰。

每个信号层的基板都邻接至参考平面

  • 有良好的平面电容来减少高频中的交流阻抗。紧密耦合的内电层平面来减小顶层的交流阻抗,极大程度减少电磁辐射。

  • 降低电介质高度会大大减少串扰现象,而不会对电路板的可用空间产生影响。

  • 基板应能适用一系列不同的技术。例如:50/100欧姆数位,40/80欧姆DDR4,90欧姆USB

布线和工作流程

精心策划叠层后,下一步便需关注电路板布线。基于设计规则和工作区域的精心配置,您能够最高效成功地对电路板进行布线。以下这些提示,能帮助您的布线更加容易,避免不必要的串扰、辐射和信号质量问题:

  • 简化视图,以便清楚查看分割平面和电流回路。为此,首先确定哪个铜箔平面(地或电源)作为每个信号层的参考平面,然后打开信号层和内电层平面同时查看。这能帮助您更容易地看到分割平面的走线。

Adjacent Plane Combined.png

多重信号层(左)、顶层和相邻平面视图(右)

  • 如果数字信号必须穿越电源参考平面,您可以靠近信号放置一或两个去耦电容(100nF)。这样,就在两个电源之间提供了一个电流回路。

  • 避免平行布线和宽边布线,这会比并排布线导致更多串扰。

  • 除非使用的是同步总线,否则,平行区间越短越好,以减少串扰。为信号组留出空间,使其地址和数据间隔是走线宽度的三倍。

  • 在电路板的顶层和底层使用组合微带层时要小心。这可能导致相邻板层间走线的串扰,危及信号完整性。

  • 按信号组的最长延迟为时钟(或选通)信号走线,这保证了在时钟读取前,数据已经建立。

  • 在平面之间对嵌入式信号进行走线,有助于辐射最小化,还能提供ESD保护。

信号清晰度

在未来,电子设计的复杂性毫无疑问会持续增加,这会给PCB设计师带来一系列亟待解决的挑战。确保电路板叠层、阻抗、电流回路的正确配置,是设计稳定性的基础。Altium Designer高速设计的最新功能,例如xSignals,通过2D场解算器验证,可以实现关键信号更加精确的匹配。

您是否使用了叠层规划助手,来管理日益复杂的高信号速度设计?如果没有,请查看ICD Stackup Planner,这是Altium Designer的一个应用扩展。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22470

    浏览量

    385741
  • 高性能
    +关注

    关注

    0

    文章

    147

    浏览量

    20229
  • Altium Designer
    +关注

    关注

    47

    文章

    385

    浏览量

    44489
收藏 人收藏

    评论

    相关推荐

    多核架构高性能电机控制芯片

    基于传统单核架构的电机控制芯片已无法应对新出现的严峻挑战,多核架构的控制芯片应运而生。双核架构芯片已在许多领域成功应用,并显示出其独特的优势,可以利用无传感器技术实现高性能的电机控制模
    的头像 发表于 04-19 14:46 1252次阅读
    多核架构<b class='flag-5'>高性能</b>电机控制芯片

    鼎阳科技亮相EDICON电子设计创新大会,技术演讲引领行业风潮

    EDICON China(电子设计创新大会)是射频/微波/无线和高频/高速电子设计领域的大型活动,包括会议和展览两大部分。
    的头像 发表于 04-16 10:07 144次阅读

    品英Pickering将于2024年4月9日到10日参加2024年电子设计创新大会

    易部署、高性能电子测试/验证系统的领先制造商与服务商,品英Pickering将于2024年4月9日到10日参加2024年电子设计创新大会(EDICON China),并展示用于电子
    的头像 发表于 04-01 16:51 484次阅读
    品英Pickering将于2024年4月9日到10日参加2024年<b class='flag-5'>电子设计</b>创新大会

    品英Pickering将在2024年电子设计创新大会展示最新用于电子测试与验证的模块化信号开关与仿真产品

    2024年电子设计创新大会将于2024年4月9-10日在北京国家会议中心举行   易开发、易部署、高性能电子测试/验证系统的领先制造商与服务商,品英Pickering将于2024年4月9日到10
    发表于 04-01 09:32 69次阅读
    品英Pickering将在2024年<b class='flag-5'>电子设计</b>创新大会展示最新用于<b class='flag-5'>电子</b>测试与验证的模块化信号开关与仿真产品

    开放式高实时高性能PLC控制器解决方案-基于米尔电子STM32MP135

    Knowhow,从而实现独特的PLC控制器产品,核心架构图如下: 开放式硬件生态开放式高实时高性能PLC控制器产品的硬件生态,可以加速客户开发产品进度以及降低研发难度和风险。通过与米尔电子深入合作
    发表于 03-07 20:06

    半导体放电管TSS:原理及电子领域的应用?|深圳比创达电子EMC a

    的放大和捕获。五、半导体放电管TSS的优势和发展趋势TSS具有响应速度快、噪声低、功耗小等优势,不仅可以提高系统的性能和效率,而且可以减少系统成本和维护成本。未来,随着电子技术的不断发展,TSS更多
    发表于 03-06 10:07

    半导体放电管TSS:原理及电子领域的应用?|深圳比创达电子EMC

    快、噪声低、功耗小等优势,不仅可以提高系统的性能和效率,而且可以减少系统成本和维护成本。未来,随着电子技术的不断发展,TSS更多领域的应用将会得到拓展和提高,同时也将迎来更大的机遇和
    发表于 03-06 10:03

    要画好PCB,先学好信号完整性!

    要画好PCB,先学好信号完整性! 电子设计领域高性能计有
    发表于 02-19 08:57

    电子设计中的两个不同概念:pcb与pcb封装

    电子设计中的两个不同概念:pcb与pcb封装
    的头像 发表于 12-11 15:49 289次阅读

    高性能磁力计

    。 以下是本周新品情报,请及时查收: 面向消费电子应用 Bosch BMM350 高性能磁力计 贸泽电子即日起开售Bosch 的 BMM350高性能磁力计 。 BMM350为超小型、
    的头像 发表于 09-20 08:10 421次阅读
    <b class='flag-5'>高性能</b>磁力计

    基于LSM303AGR的超紧凑高性能电子罗盘模块

    电子发烧友网站提供《基于LSM303AGR的超紧凑高性能电子罗盘模块.pdf》资料免费下载
    发表于 07-29 16:17 15次下载
    基于LSM303AGR的超紧凑<b class='flag-5'>高性能</b><b class='flag-5'>电子</b>罗盘模块

    智能网卡简介及其高性能计算中的作用

    的缩写,可以从主机CPU卸载与网络相关的任务,从而为其他关键操作释放宝贵的处理能力。高性能计算 (HPC) 领域,智能网卡获得了巨大的吸引力。HPC 环境需要高处理能力、高效的数据移动和高速互连,以实现
    发表于 07-28 10:10

    长电科技:高性能封装稳步建设,持续发力HPC、汽车电子

    长电科技近几年加速从消费类产品,向市场需求快速增长的高算力芯片、车规级产品、5G通信等领域布局,今年在市场整体低迷的情况下,持续聚焦关键领域,在技术、产能、产品升级等方面,取得积极进展。 强化高性能
    的头像 发表于 07-03 11:48 355次阅读

    智能充电桩电子设计

    汽车用电子充电桩电子设计方案,包括4G、WIFI、电流测量、用电量计量等。用于充电装设计参考,完整的电子设计电路图。
    发表于 05-30 14:30 11次下载

    PCB设计面临的挑战

    电子设计领域高性能计有独特挑战。 1 高速设计的诞生 近些年,日益增多的高频信号设计与稳
    的头像 发表于 05-30 09:21 325次阅读
    PCB设计面临的<b class='flag-5'>挑战</b>