0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

pcb等长设计为什么会出现时延差异?

PCB线路板打样 来源:一博科技 作者:王锐 2021-04-13 10:21 次阅读

下面我们来看看,为什么会出现此类时延差异?

o4YBAGB0_5aAQNivAAC_Ah3ME5s875.png

Case1:过孔带来的时延差值为11ps,这个就很好理解了,过孔有一定的物理长度,该过孔长1mm,过孔本身还具有寄生电容和寄生电感,所以实际带给信号的传输线延会比普通传输线要大,本例中是11ps,而且这个延时跟频率有一定关系。使用软件单独提取该过孔的模型,如下图,过孔的延时为10ps,与仿真得到的11ps差不多。

jdcbds2-2.jpg

Case2:1倍线宽的蛇形绕线带来的延时差异是-10ps,比参考线快了10ps,造成延时差异的主要原因是信号的自耦合现象。在绕蛇形线的时候,期望的信号传输路径是沿着下图红色箭头传输,可是由于蛇形线之间的距离太近,导致信号实际传输路径是下图绿色箭头所指示的那样(当然,实际上信号也不会以绿色箭头那样传输,在这里这么标注只为了大家更形象的理解记忆,后期会有详细解释)。所以就导致了信号提前到达接收端。

jdcbds2-3.jpg

如果把蛇形线之间的间距拉开,比如从1倍线宽拉到3倍线宽,信号的延时差异立刻缩小到-2ps,差异就没有那么大了。所以在使用蛇形线匹配长度时,要注意蛇形线之间的间距一定要拉开,拉开多远可参考下图

jdcbds2-4.jpg

Case3:当参考线跨过50mil的分割线时,带来的延时为14ps。在PCB设计中,同一层的平面常常会因为不同的用途而分割开来,由此就会导致很多分割线。众所周知,传输线由信号路径和返回路径组成,信号的返回路径通常在距离信号路径最近的参考层上,且在信号路径正下方(如下图红色圆圈)。如果跨过分割线,信号的返回路径被切断,信号就要寻找其他的返回路径回流,因此信号的回路面积就增大(如下图蓝色圆圈),传输线延时就会增大。

jdcbds2-5.jpg

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4221

    文章

    22472

    浏览量

    385801
  • 寄生电容
    +关注

    关注

    1

    文章

    279

    浏览量

    18958
  • 传输线
    +关注

    关注

    0

    文章

    354

    浏览量

    23768
  • 寄生电感
    +关注

    关注

    1

    文章

    146

    浏览量

    14462
  • 信号传输
    +关注

    关注

    4

    文章

    333

    浏览量

    19807
收藏 人收藏

    评论

    相关推荐

    信号在PCB走线中传输时(下)

    ,减小绕线间平行走线长度。 4.小结 在PCB设计时候要将等长的设计观念逐步向等时设计转变,在对时序或者等长要求高的设计尤其需要注意串扰,绕线方式,不同层走线,过孔时等方面对时序的
    发表于 10-21 09:51

    信号在PCB走线中传输时 (上)

    绕线方式等有关。随着PCB走线信号速率越来越高,对时序要求较高的源同步信号的时序裕量越来越少,因此在PCB设计阶段准确知道PCB走线对信号时的影响变的尤为重要。本文基于仿真分析DK,
    发表于 10-21 09:54

    PCB设计规则——等长 的体会

    等长PCB设计的时候经常遇到的问题。存储芯片总线要等长,差分信号要等长。什么时候需要做等长等长
    发表于 12-01 11:00

    信号在PCB走线中关于串扰 , 奇偶模式的传输时

    为消费类电子的主要设计,随着DDR信号速率的不断提高,在DDR4设计中特别是DQ和DQS之间传输时对设计者提出更高的挑战。在PCB设计的时候为了时序的要求需要对源同步信号做一些等长,一些设计工程师忽略
    发表于 01-05 11:02

    DDR布线等长问题

    最近在学习cadence,练习PCB时,发现等长条件不满足时,也没出现DRC报错,刚开始会出现ED错误的!求高手指教
    发表于 01-09 20:44

    Altium designer 等长布线

    同组信号之间的相对延时,避免出现时序问题。特别是像大型的LED屏,一个屏的大小就能达到上百平方,其刷新速率是非常高的,输入信号的频率达到几百兆赫兹甚至上千兆赫兹,而且信号的时序要求非常高,如果走线不等长
    发表于 03-09 09:54

    PCB设计中绕等长线的方法和技巧

    等长走线的目的就是为了尽可能的减少所有相关信号在 PCB 上的传输延迟的差异。至于 USB/SATA/PCIE 等串行信号,并没有上述并行总线的时钟概念,其时钟是隐含在串行数据中的。数据发送方将时钟
    发表于 04-26 15:27 1.1w次阅读
    <b class='flag-5'>PCB</b>设计中绕<b class='flag-5'>等长</b>线的方法和技巧

    为什么pcb上锡会出现不良

    出现上锡不良一般和PCB空板表面的洁净度相关,没有污染的话基本上不会有上锡不良,二是, 上锡时本身的助焊剂不良,温度等。
    的头像 发表于 11-04 17:50 3230次阅读

    PCB设计中的蛇形等长设计有何作用

    ,信号传输延迟对时序的影响的比重越来越大,为了保证在数据采样点(时钟的上升沿或者下降沿)能正确采集所有信号的值,就必须对信号传输的延迟进行控制。等长走线的目的就是为了尽可能的减少所有相关信号在PCB上的传输延迟的差异。 高速信号
    的头像 发表于 09-27 14:08 2551次阅读
    <b class='flag-5'>PCB</b>设计中的蛇形<b class='flag-5'>等长</b>设计有何作用

    PCB设计做等长走线的目的是什么

    ,信号传输延迟对时序的影响的比重越来越大,为了保证在数据采样点(时钟的上升沿或者下降沿)能正确采集所有信号的值,就必须对信号传输的延迟进行控制。等长走线的目的就是为了尽可能的减少所有相关信号在PCB上的传输延迟的差异。 高速信号
    的头像 发表于 10-24 09:29 8721次阅读

    PCB技术:如何解决蛇形等长直角锐角

    如图所示很多用户在进行等长的时候回出现直角或者锐角的等长走线。 那么怎么解决呢: 1)在直接快捷键TR进行蛇形等长的时候,可以按字母键盘上方的数字1 或者2来调整
    的头像 发表于 10-18 09:36 2728次阅读
    <b class='flag-5'>PCB</b>技术:如何解决蛇形<b class='flag-5'>等长</b>直角锐角

    PCB设计工程师浅谈绕等长的概念

    1.关于等长 第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。 不知道从什么时候起,绕等长成了一种时尚,也成了PCB
    的头像 发表于 01-20 12:11 5234次阅读
    <b class='flag-5'>PCB</b>设计工程师浅谈绕<b class='flag-5'>等长</b>的概念

    PCB设计中如何实现等长走线

    频率的提高,信号传输延迟对时序的影响的比重越来越大,为了保证在数据采样点(时钟的上升沿或者下降沿)能正确采集所有信号的值,就必须对信号传输的延迟进行控制。等长走线的目的就是为了尽可能的减少所有相关信号在 PCB 上的传输延迟的差异
    的头像 发表于 11-22 11:54 1.9w次阅读

    PCB设计最容易出现的错误有哪些?

    放置在铜上的参考标记会出现PCB 布局软件中,但不会出现在物理 PCB 上。如果您的参考指示符放置在布局中的焊盘上,那么当您拿到 PCB
    发表于 06-02 09:10 330次阅读
    <b class='flag-5'>PCB</b>设计最容易<b class='flag-5'>出现</b>的错误有哪些?

    PCB设计中常见的走线等长要求

    PCB设计中常见的走线等长要求
    的头像 发表于 11-24 14:25 1009次阅读
    <b class='flag-5'>PCB</b>设计中常见的走线<b class='flag-5'>等长</b>要求