0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

国微思尔芯推出VU19P原型验证系统

工程师 来源:芯思想 作者:芯思想 2020-10-23 15:02 次阅读

国微思尔芯推出VU19P原型验证系统,加速十亿门级芯片设计

新分割引擎显著提升性能和效率

· 模块化、可扩展的单、双、四核VU19P原型系统,单系统支持高达1亿9600万门ASIC设计

· 增强的分割引擎,加速超大规模设计验证,提升设计性能

· 完整的原型验证解决方案包括多FPGA深度调试,系统级协同建模及 90 多种应用接口子板库

2020年10月22日,国微思尔芯,一站式EDA验证解决方案专家,正式推出面向超大规模SoC原型市场的ProdigyTM S7-19P原型验证系统。 S7-19P提供单、双、四核Xilinx UltraScale+ VU19P FPGA配置,搭配同时发布的Player Pro编译软件可以轻松满足如5G、数据中心AI/ML和自动驾驶等大规模SoC设计中不断增加的复杂性和性能等验证需求。

Virtex UltraScale+ VU19P是赛灵思密度最高的FPGA,是ASIC和SOC原型验证的最佳选择。采用台积电16nm制程的VU19P,设计规模比上一代广受欢迎的20nm制程Virtex UltraScale 440大1.6倍,速度快30%。四核Prodigy S7-19PQ提供:

· 高达196M等效ASIC门的逻辑规模

· 5,288高性能I/Os用于外设扩展和多系统互连

· 176路高速收发器,运行速率高达 16Gbps

· 8个板载 DDR4 SO-DIMM 卡插槽,每个支持最高 72 位 16GB 的 DDR4

自动化的设计分割软件和高密度原型验证硬件在验证超大模型设计时是密不可分。国微思尔芯发布新版本Player Pro编译软件强化以下功能:

· 更快的分割引擎支持十亿门等级设计

· 增强Pin-Multiplexing模块使系统性能提高50%

· 灵活支持多Pin-Multiplexing比率

· 通过优化的Black-Box技术节省多达70%的时间

· 全自动TCL脚本支持

多套 Prodigy S7-VU19P 逻辑系统可轻松地互连,配上Player Pro软件增强的设计分割功能,可提供高效的原型验证解决方案,以实现更大容量的设计。连同Prodigy™ 的其他工具如Prodigy™ MDM 和 Prodigy™ ProtoBridge 等,均能无缝对接,提供强大深度调试、协同建模以及实时管理与控制能力。

国微思尔芯首席执行官林俊雄表示:“我们一直在与客户密切合作以提供满足其未来原型验证需求的解决方案。通过持续的投资和技术创新,不断为我们的客户带来更高效率和更具价值的产品。我很高兴Prodigy S7-19P原型系统和Player Pro软件的面世,期待来自国微思尔芯更多令人瞩目的新品发布,帮助软件开发与系统验证人员提高生产力,加速产品上市。”

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1602

    文章

    21320

    浏览量

    593179
  • 芯片
    +关注

    关注

    447

    文章

    47788

    浏览量

    409113
  • 硬件
    +关注

    关注

    11

    文章

    2922

    浏览量

    64764
收藏 人收藏

    评论

    相关推荐

    fpga原型验证平台与硬件仿真器的区别

    FPGA原型验证平台与硬件仿真器在芯片设计和验证过程中各自发挥着独特的作用,它们之间存在明显的区别。
    的头像 发表于 03-15 15:07 290次阅读

    fpga原型验证流程

    FPGA原型验证流程是确保FPGA(现场可编程门阵列)设计正确性和功能性的关键步骤。它涵盖了从设计实现到功能验证的整个过程,是FPGA开发流程中不可或缺的一环。
    的头像 发表于 03-15 15:05 372次阅读

    什么是FPGA原型验证?FPGA原型设计的好处是什么?

    FPGA原型设计是一种成熟的技术,用于通过将RTL移植到现场可编程门阵列(FPGA)来验证专门应用的集成电路(ASIC),专用标准产品(ASSP)和片上系统(SoC)的功能和性能。
    发表于 01-12 16:13 382次阅读

    思尔芯原型验证助力香山RISC-V处理器迭代加速

    2023年10月19日,思尔芯(S2C)宣布北京开源芯片研究院(简称“开芯院”)在其历代“香山”RISC-V处理器开发中采用了思尔芯的芯神瞳VU19P原型验证
    的头像 发表于 10-25 08:24 337次阅读
    思尔芯<b class='flag-5'>原型</b><b class='flag-5'>验证</b>助力香山RISC-V处理器迭代加速

    思尔芯原型验证助力香山RISC-V处理器迭代加速

    2023年10月19日, 思尔芯(S2C) 宣布 北京开源芯片研究院(简称“开芯院”) 在其历代“香山” RISC-V 处理器开发中采用了思尔芯的 芯神瞳 VU19P 原型验证
    的头像 发表于 10-24 16:28 347次阅读

    Cadence 推出新的系统原型验证流程,将支持范围扩展到 3Dblox 2.0 标准

    多芯粒设计周转时间 中国上海,2023 年 10 月 8 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出新的系统原型验证流程,该流程基于 Cade
    的头像 发表于 10-08 15:55 268次阅读

    软件仿真、硬件仿真、原型验证是如何工作的?

    面对复杂的设计代码,我们如何确保其准确性?功能验证就是这场战斗的关键过程。工程师们通常使用的验证方法包括软件仿真、硬件仿真和原型验证等。这些不同的
    的头像 发表于 06-11 14:24 533次阅读
    软件仿真、硬件仿真、<b class='flag-5'>原型</b><b class='flag-5'>验证</b>是如何工作的?

    思尔芯系统验证原型解决方案助力BLE Audio领域的IP/蓝牙SoC快速设计

    思尔芯(S2C)近日宣布,公司的系统验证原型验证解决方案获得了较为全面的正向市场反馈,成功协助多家设计企业完成低功耗蓝牙音频(BLE Audio)领域的IP/蓝牙SoC定制方案设计。
    的头像 发表于 05-30 15:52 429次阅读

    为什么SoC验证一定需要FPGA原型验证呢?

    在现代SoC芯片验证过程中,不可避免的都会使用FPGA原型验证,或许原型验证一词对你而言非常新鲜,但是FPGA上板
    发表于 05-30 15:04 986次阅读
    为什么SoC<b class='flag-5'>验证</b>一定需要FPGA<b class='flag-5'>原型</b><b class='flag-5'>验证</b>呢?

    从SoC仿真验证到FPGA原型验证的时机

    我们当然希望在项目中尽快准备好基于FPGA原型验证的代码,以便最大限度地为软件团队和RTL验证人员带来更客观的收益。
    发表于 05-30 11:10 804次阅读
    从SoC仿真<b class='flag-5'>验证</b>到FPGA<b class='flag-5'>原型</b><b class='flag-5'>验证</b>的时机

    多片FPGA原型验证系统互连拓扑分析

    多片FPGA的原型验证系统的性能和容量通常受到FPGA间连接的限制。FPGA中有大量的资源,但IO引脚的数量受封装技术的限制,通常只有1000个左右的用户IO引脚。
    发表于 05-23 17:12 1239次阅读
    多片FPGA<b class='flag-5'>原型</b><b class='flag-5'>验证</b><b class='flag-5'>系统</b>互连拓扑分析

    SoC设计的IO PAD怎么移植到FPGA原型验证

    FPGA原型验证系统要尽可能多的复用SoC相关的模块,这样才是复刻SoC原型的意义所在。
    发表于 05-23 16:50 414次阅读
    SoC设计的IO PAD怎么移植到FPGA<b class='flag-5'>原型</b><b class='flag-5'>验证</b>

    正确认识原型验证多片FPGA自动分割工具

    当SoC的规模在一片FPGA中装不下的时候,我们通常选择多片FPGA原型验证的平台来承载整个SoC系统
    发表于 05-23 15:31 344次阅读

    FPGA原型系统装配文件:Assign Traces介绍

    多片FPGA原型验证系统的拓扑连接方式各不相同,理想的多片FPGA原型验证系统应该可以灵活配置,
    发表于 05-08 11:51 367次阅读
    FPGA<b class='flag-5'>原型</b><b class='flag-5'>系统</b>装配文件:Assign Traces介绍

    FPGA原型验证系统中复制功能模块的作用

    在进行FPGA原型验证的过程中,当要把大型的SoC进行FPGA原型验证时,有时候会遇到一种情况,同样的接口分两组出去到不同的模块,而这两个模块规模较大,又需要分割在两片FPGA中,这时
    的头像 发表于 05-04 16:21 453次阅读
    FPGA<b class='flag-5'>原型</b><b class='flag-5'>验证</b><b class='flag-5'>系统</b>中复制功能模块的作用