0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

显卡的核心频率,时钟周期和DDR以及超频都是什么意思

独爱72H 来源:网络整理 作者:佚名 2020-04-05 19:31 次阅读

(文章来源:网络整理)
作为广大的游戏玩家想要组装一台属于自己的游戏主机,那么显卡肯定是重中之重了。毕竟像《刺客信条奥德赛》那样吃cpu的奇葩游戏还是很少的。目前市面大多的游戏主要的还是依赖电脑的显卡。所以今天就带大家详细了解一下电脑显卡中的重要指标!首先给大家常说一下显卡的核心频率,也就是显卡芯片的工作频率。

说起芯片就不得不提布尔代数了。布尔代数是一个用于集合运算和逻辑运算的公式。如果把计算机拟人化的话,那么其本质就是一堆开关,而灵魂就是布尔代数了。

因为机械并不会思考,所以只能表达有或没有的逻辑关系。就比如开关开了,灯亮了就有了光,若是开关关了就没了。所以18世纪一位叫布尔的科学家便用1代表有,0代表没有,他这一里程碑的壮举,就此开创了数字与逻辑的关系,也为物理中的电路注入了灵魂。两者相结合变诞生了芯片的基础组成单位逻辑电路。

如果玩过我的世界的玩家就肯定会知道与门,非门,或门。也就是表达逻辑与或非的3种电路,这三种电路通过集成电路板与纳米工艺就形成了现在的芯片,无论是显卡芯片还是cpu其原理都是如此。其实显卡也就是一个单片机而已嘛!那么话说回来,显卡芯片的工作频率就是显卡在一个周期内芯片内部电路计算数据!

所以如果你拆开显卡你会发现显卡中间有一块像cpu一样的东西那就是显卡芯片了。别看这是一个黑麻麻的小方块其实内部包含着数以亿记的逻辑电路,无数的开关一开一合,将电能转化为动能,动能消耗又释放成热能。这就导致显卡工作时温度急剧上升当一块显卡满功率工作时甚至可达上百度!

这时就需要一个合理的工作周期来控制他把温度控制在一个合理的区间,不至于伤害到内部主件!这个工作周期就是时钟周期了!时钟周期和频率互相制约两者成倒数的关系。也就是显卡评率=1/显卡时钟周期。这个时钟周期都是工程师根据硬件的体质设置的,所以导致显卡频率实际上也是由厂商设定的其目的是为了让显卡更稳定,故障率更低使用时间能更长久。这个频率并不一定就等于显卡最大的工作评率。例如常见的650MH的显存一般被厂家设定为550MH此时显存就存在一定的超频空间。那么我们就可以通过一系列的超频软件提高主板供电,解除显卡束缚让其以最大的工作频率去工作这就是所谓的超频了!
(责任编辑:fqj)

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 计算机
    +关注

    关注

    19

    文章

    6649

    浏览量

    84521
  • 显卡
    +关注

    关注

    16

    文章

    2357

    浏览量

    65852
收藏 人收藏

    评论

    相关推荐

    正弦交流电的周期与角频率的关系为

    正弦交流电的周期与角频率的关系是一种基本的物理关系,涉及到电学和物理学的一些基本概念和原理。在这篇文章中将详细介绍周期和角频率的概念、它们的数学定义和计算方法,
    的头像 发表于 02-26 09:43 921次阅读

    晶振频率时钟频率本质上有何区别呢?时钟频率有什么作用?

    晶振频率时钟频率本质上有何区别呢?时钟频率有什么作用? 晶振频率
    的头像 发表于 01-24 16:11 626次阅读

    USB设备之间是怎么同步时钟的?所有USB设备的时钟频率都是一致的吗?

    USB设备之间是怎么同步时钟的?是所有USB设备的时钟频率都是一致的吗? USB设备之间的时钟同步是通过USB协议中的帧同步机制实现的。US
    的头像 发表于 01-16 14:42 704次阅读

    DDR1/2/3数据预取技术原理详解

    时钟频率:可通过倍频技术升级的核心频率时钟频率可以理解为IO Buffer的实际工作
    的头像 发表于 12-25 18:18 1598次阅读
    <b class='flag-5'>DDR</b>1/2/3数据预取技术原理详解

    多片DDR菊花链拓扑连接时末端的电阻都是起什么作用的呢?

    大家如果做过DDR的设计可能会发现在进行多片DDR连线时,通常在信号的末端会放置很多的电阻(如下图所示),那么这些电阻都是起什么作用的呢?
    的头像 发表于 12-18 15:58 346次阅读
    多片<b class='flag-5'>DDR</b>菊花链拓扑连接时末端的电阻<b class='flag-5'>都是</b>起什么作用的呢?

    占空比什么是频率,什么是周期

    内完成一次完整的波形。频率通常用赫兹(Hz)表示,即每秒发生的周期次数。 周期是指一个信号完成一个完整的波形所经过的时间。周期频率之间存在
    的头像 发表于 12-18 14:41 1207次阅读

    AD9629的2路输出数据和时钟都是周期性的有无是怎么回事?

    AD9629的2路输出数据和时钟都是周期性的有无,真是见鬼了。 这个可能是哪方面的问题?硬件和SP配置也查了很长时间了,这个错误是哪方面的错误引起的?多谢。
    发表于 12-01 07:22

    什么是超频_怎么给CPU超频

    电子发烧友网站提供《什么是超频_怎么给CPU超频.pdf》资料免费下载
    发表于 10-09 16:17 0次下载
    什么是<b class='flag-5'>超频</b>_怎么给CPU<b class='flag-5'>超频</b>

    STC12的时钟主频如何进行超频

    STC12的时钟主频如何进行超频
    发表于 10-09 06:55

    金泰克超频DDR5 SODIMM 内存强势登场,可稳定超频至6400MT/s

    金泰克在存储领域不断追求创新和突破,致力于提高产品性能、效能和用户体验。9月6日,金泰克新品超频DDR5 SODIMM内存正式发布上市,该内存基频为5600MT/s,容量为16GB,并支持Intel
    的头像 发表于 09-07 09:50 671次阅读
    金泰克<b class='flag-5'>超频</b><b class='flag-5'>DDR</b>5 SODIMM 内存强势登场,可稳定<b class='flag-5'>超频</b>至6400MT/s

    174更改ARM1136JF-S核心模块上的时钟

    ·AHB时钟是固定的,并且您有多个主机,每个主机具有不同的核心频率·AHB时钟是固定的,您想要将核心时钟
    发表于 08-30 07:02

    FPGA时钟周期约束讲解

    时钟周期约束是用于对时钟周期的约束,属于时序约束中最重要的约束之一。
    发表于 08-14 18:25 516次阅读

    可制造性案例│DDR内存芯片的PCB设计

    DDR是运行内存芯片,其运行频率主要有100MHz、133MHz、166MHz三种,由于DDR内存具有双倍速率传输数据的特性,因此在DDR内存的标识上采用了工作
    的头像 发表于 07-28 13:12 2186次阅读
    可制造性案例│<b class='flag-5'>DDR</b>内存芯片的PCB设计

    DS3112发送时钟时钟速率和频率容差

    的特性,因此时钟将成对描述为DS3(E3)、DS2(E2)和DS1(E1)。本应用笔记阐明了发送时钟频率容差、发送和接收时钟速率能力以及D
    的头像 发表于 06-13 15:39 351次阅读
    DS3112发送<b class='flag-5'>时钟</b>的<b class='flag-5'>时钟</b>速率和<b class='flag-5'>频率</b>容差

    Imx6ul ddr时钟如何修改?

    我们使用 mx6ul 14x14_evk 板和 DDR3L。 通过在 u-boot 中设置 mx6ul_14x14_evk_defconfig,DDR3L 时钟运行在 400MHZ。 我们想将
    发表于 05-08 08:44