《信号质量测试规范》PDF版的详细资料合集免费下载

资料大小: 1.67 MB

所需积分: 0

下载次数:

用户评论: 0条评论,查看

上传日期: 2019-01-16

上 传 者: 巨一动力他上传的所有资料

资料介绍

标签:信号测试(13)emc(907)cpld(731)fpga(8112)

本文档的主要内容详细介绍的是信号质量测试规范主要内容包括了:本规范详细说明了单板信号质量测试的方法。其中包括各类信号波形参数的定义,进行信号质量测试的条件,覆盖范围,合格标准,信号分类,各类信号波形参数的指标,测试点的选择以及测试结果分析重点。

  《信号质量测试规范》是为了规范和指导硬件调试、硬件测试以及生产测试时信号质量测试方法及手段,在总结长期实际工作经验的基础上制定的。

  由于某些原因的限制,本规范难免会存在着一些纰漏。我们实际使用、遵循规范的过程,也是一个检验和完善规范的过程。希望大家能积极的提出宝贵意见及见解,以保持该规范的的可操作性,推动我司规范性文档的建设进程。

  本规范作为研发、中试进行信号质量测试的共同标准。本规范适用所有数字信号的调试、测试过程。测试时应覆盖各个功能模块,包括电源、 时钟、复位电路、CPU 最小系统、外部接口(E1、网口、串口等等)、逻辑芯片(CPLD/FPGA)、专用电路等等。模拟电路由于其信号的连续变化性,不能直接应用本规范,可择情参考。

  本文档不包括的内容:非信号质量测试内容。例如不适用于部分硬件接口指标测试,系统硬件规格测试、环境测试、EMC 测试、安规测试、防护测试、振动测试等。

  信号完整性

  现在的高速数字系统的时钟频率可能高达数百兆 Hz,其快斜率瞬变和极高的工作频率,以及很大的电路密集度,必将使得系统表现出与低速设计截然不同的行为,出现了信号完整性问题。破坏了信号完整性将直接导致信号失真、定时错误,以及产生不正确数据、地址和控制信号,从而造成系统误工作甚至导致系统崩溃。因此,信号完整性问题已经越来越引起高速数字电路设计人员的关注。

  如果电路中信号能够以要求的时序、持续时间和电压幅度到达 IC,则该电路具有较好的信号完整性。反之,当信号不能正常响应时,就出现了信号完整性问题。SI(Signal Integrity)决的是信号传输过程中的质量问题,尤其是在高速领域,数字信号的传输不能只考虑逻辑上的实现,物理实现中数字器件开关行为的模拟效果往往成为设计成败的关键。

  建立保持时间是一个时序的概念。通常把单板的数字信号分为控制信号、时钟信号、地址信号、数据信号等,时序关系就是这些信号间的相互关系。判断时序关系主要有两个指标:建立时间和保持时间。如下图,建立时间就是指在触发器的采样信号(这个采样信号通常是指时钟)有效之前,数据已经稳定不变的时间;而保持时间是指采样信号有效之后数据保持稳定不变的时间。

用户评论

查看全部 条评论

发表评论请先 , 还没有账号?免费注册

发表评论

用户评论
技术交流、我要发言! 发表评论可获取积分! 请遵守相关规定。
上传电子资料