0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

CDCM7005-SP 3.3V 高性能抗辐射 V 类时钟同步器和抖动消除器

数据:

描述

CDCM7005-SP是一款高性能,低相位噪声和低偏移时钟同步器,可同步VCXO(压控晶体振荡器)或VCO(电压)受控振荡器)频率到两个参考时钟之一。可编程预分频器M和反馈分频器N和P为参考时钟与VC(X)O的频率比提供高度灵活性,如VC(X)O_IN /PRI_REF =(N×P)/M或VC (X)O_IN /SEC_REF =(N×P)/M。

VC(X)O_IN时钟工作频率高达2 GHz。通过选择外部VC(X)O和环路滤波器组件,可以调整PLL环路带宽和阻尼系数,以满足不同的系统要求。

CDCM7005-SP可以锁定两个参考时钟之一输入(PRI_REF和SEC_REF),支持频率保持模式和快速频率锁定,可实现故障安全和增加系统冗余。 CDCM7005-SP的输出是用户可定义的,可以是最多五个LVPECL输出或多达10个LVCMOS输出的任意组合。 LVCMOS输出成对排列(Y0A:Y0B,Y1A:Y1B,Ω),因此每对具有相同的频率。但每个输出可以单独反转和禁用。内置同步锁存器确保所有输出均为低输出偏移同步。

所有器件设置,如输出信号,分频器值,输入选择等等,均可通过SPI(3线串行)进行编程外围接口)。 SPI允许单独控制器件设置。

器件工作在3.3 V环境中,工作温度范围为-55°C至125°C(T case ) 。

特性

  • 高性能LVPECL和LVCMOS PLL
    时钟同步器
  • 两个参考时钟输入(主要和辅助次级)时钟)用于冗余支持
    手动或自动选择
  • 接受LVCMOS输入频率高达200 MHz
  • VCXO_IN时钟同步到其中一个参考时钟
  • VCXO_IN频率高达2 GHz(LVPECL)
  • 输出可以是LVPECL和LVCMOS的组合(最多五个差分LVPECL输出或高达10个LVCMOS输出)
  • 输出频率可通过x1,/2,/3,/4,
    /6,/8,/16在每个输出上选择

  • < li>从低PLL环路清除高效抖动
    带宽
  • 低相位噪声PLL内核
  • 可编程相位偏移(PRI_REF和
    SEC_REF到输出)
  • < li>宽电荷泵电流范围从200μA到3 mA
  • 模拟和数字PLL锁定指示
  • 为单个< - 提供VBB偏置电压输出br>结束输入信号(VCXO_IN)
  • 频率保持过模式改善故障保护操作
  • 上电控制强制LVPECL输出为三态 - V状态 CC &lt; 1.5 V
  • SPI可控设备设置
  • 3.3 V电源
  • 高性能52针陶瓷四方扁平封装(HFG)
  • 耐辐射:50 kRad(Si)TID
  • QML-V合格,SMD 5962-07230
  • 军用温度范围:?? 55°C至125°CT case
  • 工程评估(/EM)样品可用(1)

参数 与其它产品相比 时钟抖动清除器

 
Number of Outputs
Output Level
Output Frequency (Min) (MHz)
Output Frequency (Max) (MHz)
Input Level
Supply Voltage (Min) (V)
Supply Voltage (Max) (V)
Features
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
CDCM7005-SP
5    
LVCMOS
LVPECL    
0    
1500    
LVCMOS (REF_CLK)
LVPECL (VCXO_CLK)    
3    
3.6    
Programmable Delay    
Space    
-55 to 125
25 Only    
CFP    
See datasheet (CFP)    

方框图 (1)

技术文档

数据手册(1)
元器件购买 CDCM7005-SP 相关库存