电子发烧友网 > 接口/总线/驱动 > 正文

基于FPGA与W3150A+的以太网接口设计

2019年08月19日 14:41 次阅读

虚拟仪器以其性价比高、开放性强等优势迅速占领了市场,并成为测控仪器新的经济增长点。步入信息化时代最显著的标志就是信息网络在各行业中的渗透和普及,其中以太网最为典型。以太网作为一种成本低廉、吞吐能力强、适应性好、网络管理能力日益提高的网络,它可以方便地将数据采集系统纳入局域网甚至Internet。而以太网总线则有可能代替现行的其他总线方式而成为虚拟仪器数据采集系统的首选接口

1 以太网接口的总体设计

1.1 以太网接口设计方案选择

以太网接口的设计通常有三种方案:其一是采用FPGA实现物理层、网络层、接入层和传输层等各层的描述,该方案要自行实现复杂的TCP /IP协议,难度较大;二是基于物理层网络控制器和微处理器来实现网络传输,该方案的优点是灵活性强,可以针对不同的系统采用不同的协议,可实现协议的精简:三是采用专用的协议处理芯片实现以太网数据传输,该方案的硬件电路相对简单,开发周期短,并有越来越多的芯片可供选择,且集成了多种协议,使用十分方便。

本设计采用第三种接口方案,即采用专用的TCP/IP协议集成芯片,并由FPGA实现对协议处理芯片的控制,从而实现以太网数据传输。协议处理芯片选用内部固化了TCP/IP协议的W3150A+并配合物理层芯片RTL8201,该方法硬件电路相对简单,并可利用逻辑硬件实现,从而使系统设计更加简单、紧凑。

1.2 以太网控制芯片W3150A+简介

W3150A+是WIZnet公司专门为以太网互联和嵌入式系统推出的TCP/IP协议栈芯片。W3150A+能够实现TCP、UDP、IP Ver.4、DHCP、ARP和ICMP等协议,同时,网络接口层(包括MAC子层和DLC子层)也可在该芯片中实现。同时还能提供四路网络连接,其内部有16KB的双口RAM可作为数据缓冲区,并可支持全双工模式,同时带有标准的MD接口,可方便连接物理层接口芯片。此外,WIZnet公司还提供了Socket API程序包,可以加速应用程序的开发。

基于FPGA与W3150A+的以太网接口设计

图1所示是W3150A+芯片的结构框图。由图1可见,W3150A+主要由4部分组成。其中第一部分是MCU接口。W3150A+提供有直接总线接口、间接总线接口和SPI总线接口。既适合与类似8051单片机的总线连接,也非常适合与只有IO口而没有总线接口的控制器连接;第二部分是TCP /IP协议栈。W3150A+已经完全固化了从MAC层、网络层到传输层所需要的协议,因此,用户无需了解这些协议的具体实现方法和实现代码;第三部分是接收和发送缓冲区,通过以太网进行通信的数据就是通过这些缓冲区来交换的;第四部分是以太网物理层接口(MII接口)。W3150A +可以与物理层芯片RTL8201无缝连接,从而实现10/100BaseT以太网物理接口。

W3150A+内部的寄存器分为两个存储器和两类寄存器。两个存储器分别用于数据传输的输入和输出,两类寄存器分别是通用寄存器和端口寄存器,每类寄存器都含有大量的状态字控制寄存器。下面简要介绍比较重要的状态字控制寄存器。

Sn_MR:端口n模式寄存器,该寄存器用于设置端口的选项或协议类型;

Sn_CR:端口n命令寄存器,该寄存器用来设置端口的初始化、关闭、建立连接、断开连接、数据传输以及命令接受等;

Sn_IR:端口n中断寄存器,该寄存器用于显示建立和中止连接、接收数据、发送完成以及时间溢出等信息;

Sn_PORT:端口n的端口号寄存器,该寄存器可在TCP或UDP模式下设定对应的端口号;

S_TX_FSR:端口n发送存储器剩余空间寄存器,该寄存器用于指示用户可以使用的发送数据空间的大小,在发送数据前,用户必须先检查剩余空间的大小,然后控制发送数据的字节数;

Sn_TX_RR:端口n发送存储器读指针寄存器,该寄存器用于指示端口在发送过程完成后发送存储器的当前位置。当端口n的命令寄存器收

到SEND命令后,可随即从当前Sn_TX_RR到Sn_TX_WR的数据中发送出去,发送完成后,Sn_TX_RR的值自动改变;

Sn_TX_WR:端口n传输写指针寄存器,该寄存器可指示向TX存储器写入数据时的地址;

Sn_RX_RSR:端口n接收数据字节数寄存器,该寄存器只是端口接收数据缓冲区接收数据的字节数,通常可由Sn_TX_RR到Sn_TX_WR的值计

算得出,向端口n命令寄存器写入RECV命令后,寄存器的值将自动改变,并可以接收远程对端的数据;

Sn_RX_RD:端口n接收缓冲区读指针寄存器,该寄存器只是端口接收过程完成后的读地址信息。

W3150A+内部有4个独立的端口(Socket),它们的状态、控制分别映射在第二到第五寄存器区。主要用于实现端口工作模式的控制(TCP服

务器、TCP客户端、UDP或PPPOE等)、设置该端口的端口号,设置该端口目的主机IP地址和端口号,以及端口接收和发送数据控制等。

2 以太网接口的硬件设计

本接口的硬件设计主要包括FPGA与W3150A+的接口设计,物理层芯片RTL8201与W3150A+的接口设计以及时钟模块和电源模块的设计。其硬件设计框图如图2所示。

2.1 W3150A+与FPGA的接口设计

随着半导体技术的飞速发展,FPGA(Field Programmable Gate Array)的计算能力、容量以及可靠性有了很大的提高。它正以高度灵活的用户现场编程功能、反复可改写功能、高可靠性等优点,成为数字电路、数字信号处理等领域的新宠。

考虑到成本、实用性以及功耗,本设计选用的FPGA芯片是Altera公司MAXII系列的EPM570GT100C4。MAXII系列器件是一种非易失性CPLD,采用0.18μm的制造工艺,并包含有240到2210个逻辑单元和8Kbits非易失性存储器,它相对于其他的CPLD可以提供快速、稳定、数量更多的I/O管脚。

W3150A+与微处理器芯片的接口方式有三种:直接总线接口模式、间接总线接口模式和SPI模式。其中直接总线接口模式适用于大数据量传输的情况;SPI模式的接口连线较少,适用于数据量不大,传输速率相对较低的情况;间接总线接口模式下的数据传输性能则介于它们两者之间。本系统采用直接总线接口模式,以便最大限度地提高数据的传输速率。其具体的接口电路如图3所示。

2.2 物理层芯片与W3150A+的接口设计

RTL8201BL是一个单端口的物理层收发器,它只有一个MII/SNI(媒体独立接口/串行网络接口)接口。可用于实现全部的10/100M以太网物理层功能,包括物理层编码子层(PCS)、物理层介质连接设备(PMA)、双绞线物理媒介相关子层(TP~PMD)、10Base-Tx编解码和双绞线媒介访问单元(TPMAU)。PECL接口可支持连接一个外部的100Base-FX光纤收发器。这款芯片使用先进的CMOS工艺制作,可以满足低压低功耗的需求。

RTL8201BL与W3150A+可通过标准MII接口相连,其中引脚RX_CLK、RXDV、RXD[0:3]以及COL用于数据的接收,而TX_CLK、TXE、TXD[0:3]用于数据的发送。其具体的电路图如图4所示。



 

基于FPGA与W3150A+的以太网接口设计

3 数据传输的实现过程

通过控制器对寄存器进行读写访问操作,W3150A+就可以进行网络连接。下面介绍具体的操作过程。

首先应进行初始化。初始化设置包括基本设置、网络信息设置,端口存储器信息设置等,设置完后就可进行数据传输。数据传输可以采用TCP、UDP、IP_RAW和MAC_RAW模式进行,并可在端口n模式寄存器(Sn_MR)的协议类型中选择通信模式。其中,基本设置包括模式寄存器(MR)、中断屏蔽寄存器(SIMR)、重发时间寄存器(RTR)、重发计数寄存器(RGR)等;设置网络信息包括设定网关(GAR)、设定源硬件地址(SHAR)、设定子网掩码(SUBR)、设定源IP地址(SIPR)等;而设置端口存储器信息则主要是设定发送缓冲区和接收缓冲区的大小分配,具体可通过设置RMSR、TMSR寄存器实现。

本系统在FPGA芯片EPM570GT100C4的基础上可利用软件Quartus II来开发逻辑控制功能,从而实现对W3150A+的控制。其主要端口如下:

nrst:复位输入键,低电平有效;

clk:时钟输入;

nwrst:复位输出,可复位W3150A+和RTL8201;

nwr:对W3150A+写使能信号,低电平有效;

nrd:对W3150A+读使能信号,低电平有效;

ncs:W3150A+片选信号,低电平有效;

address:15位地址信号;

data:8位数据信号;

本接口通信设计采用的是UDP通信方式,其通信流程图如图5所示。

基于FPGA与W3150A+的以太网接口设计

端口初始化主要是对端口进行初始化,包括设置UDP模式、设置端口号,设置OPEN命令;通过Sn_RX_RSR寄存器的值可检测是否收到数据,若非零,即进入数据接收处理;接收处理时,首先读取Sn_RX_RSR寄存器的值,即接收数据字节数,然后计算偏址和实际物理地址,再根据物理地址读取数据。在读取数据过程中,如果物理地址到达该端口设定的高限地址,则先读高限地址的数据,然后将物理地址改为基地址,然后再从基地址继续读取剩余的数据。读完所有的数据后,可将Sn_RX_RR的值加上读取的数据长度,然后写入sn_RX_BASE,最后再向端口n的指令寄存器写入RECV命令。

发送数据?/发送处理的实现过程是首先读取S_TX_FSR寄存器的值以便能使用发送数据空间的大小来计算偏址和实际物理地址,然后再从物理地址写入要发送的数据。在发送数据过程中,如果物理地址已到达该端口设定的高限地址,则先将数据写入高限地址,然后再将物理地址改为基地址,接着从基地址继续写入数据。写完所有的数据后,再将Sn_TX_WR的值加上发送的数据长度,然后写入Sn_TX_BASE,最后向端口n的指令寄存器写入SEND命令。发送完成的确定可在发送(SEND)命令后,通过检测Sn_CR的值来判断数据是否全部发送完成。

当远程对端不存在或数据传输不正常时,将产生超时错误。此次可以通过对Sn_IR(TIMEOUT bit)检测来判断是否超时。当操作全部完成时,应关闭窗口,即将Sn_CR寄存器置为CLOSE。

4 结束语

本文介绍了以太网接口的设计及其数据传输的实现过程。利用本文的方法可以使以太网接口正常运行,故可为后续的虚拟仪器开发奠定基础。事实上,本方法已经过多次试验证明:完全满足工程需要。

基于FPGA与W3150A+的以太网接口设计

下载发烧友APP

打造属于您的人脉电子圈

关注电子发烧友微信

有趣有料的资讯及技术干货

关注发烧友课堂

锁定最新课程活动及技术直播

电子发烧友观察

一线报道 · 深度观察 · 最新资讯
收藏 人收藏
分享:

评论

相关推荐

小梅哥FPGA设计思想与验证方法视频教程

刚刚录制了一个fpga开发流程的视频,该视频为投石问路,主要是想听听大家对于小梅哥在录制视频时需要注意的内容以及希望系列

发烧友学院 发表于 2016-03-24 00:00 37952次阅读
小梅哥FPGA设计思想与验证方法视频教程

同步slaveifo应用程序传输速度怎么提高?

发表于 2019-08-19 11:16 60次阅读
同步slaveifo应用程序传输速度怎么提高?

请问Web服务器演示适用于XUPV5的1000Mbps吗?

发表于 2019-08-19 10:39 22次阅读
请问Web服务器演示适用于XUPV5的1000Mbps吗?

为什么输出未显示在超级终端上?

发表于 2019-08-19 10:27 38次阅读
为什么输出未显示在超级终端上?

如何开发一个完整的通讯收发器?

发表于 2019-08-19 10:17 28次阅读
如何开发一个完整的通讯收发器?

为什么说TCP / IP不适用于从CF下载的软件?

发表于 2019-08-19 10:14 21次阅读
为什么说TCP / IP不适用于从CF下载的软件?

存储在L2Cache中的数据调整字节序之后没有效果

发表于 2019-08-19 09:36 4次阅读
存储在L2Cache中的数据调整字节序之后没有效果

VGA显示图片

发表于 2019-08-19 08:48 97次阅读
VGA显示图片

如何获得免费的xilinx开发板?

发表于 2019-08-19 06:39 25次阅读
如何获得免费的xilinx开发板?

FPGA的独立部署怎么实现

FPGA最大的优势就是处理速度快,因为引脚比较多,而且其逻辑单元可以根据算法需求重组而产生定制化的数...

发表于 2019-08-18 11:13 28次阅读
FPGA的独立部署怎么实现

RJ45以太网接口电路设计

RJ45以太网接口是目前应用最广泛的通讯设备接口,以太网口的电磁兼容性能关系到通讯设备的稳定运行。

发表于 2019-08-18 10:39 53次阅读
RJ45以太网接口电路设计

东芝和三星的以太网固态硬盘

在实现上,虽然三星跟东芝都在做以太网固态硬盘,但是三星用的是key:value的方式,而东芝则不这么...

发表于 2019-08-18 10:28 73次阅读
东芝和三星的以太网固态硬盘

基于FPGA实现多种小波变换

基于提升框架的小波变换方法,利用FPGA 可编程特性可实现多种小波变换。提升框架(LS :Lifti...

发表于 2019-08-18 09:47 57次阅读
基于FPGA实现多种小波变换

FPGA在计算加速应用中与GPU有什么区别

FPGA 是一堆晶体管,你可以把它们连接(wire up)起来做出任何你想要的电路。它就像一个纳米级...

发表于 2019-08-17 11:29 328次阅读
FPGA在计算加速应用中与GPU有什么区别

MIPI项目成果分享

发表于 2019-08-17 09:25 127次阅读
MIPI项目成果分享

信号发生器和DA转换 FPGA案例教程

发表于 2019-08-17 09:01 197次阅读
信号发生器和DA转换 FPGA案例教程

菲数科技以FPGA布局运算加速产业发展

FPGA(Field Programmable Gate Array)即“现场可编程门阵列”,是指一...

发表于 2019-08-16 17:57 95次阅读
菲数科技以FPGA布局运算加速产业发展

赛灵思将如何携FPGA突围车载集成电路市场

在“血肉横飞”的自动驾驶之战中,车载集成电路也是一股不可忽视的力量。不过,眼下这个市场上最受投资者关...

发表于 2019-08-16 17:53 31次阅读
赛灵思将如何携FPGA突围车载集成电路市场

紫光同创将大幅增资加速发展FPGA的研发

作为紫光集团从“芯”到“云”战略中芯片板块的重点发展方向,深圳市紫光同创电子有限公司的发展得到了紫光...

发表于 2019-08-16 17:49 39次阅读
紫光同创将大幅增资加速发展FPGA的研发

AT89C52单片机实现以太网芯片RTL8019...

随着互联网的迅速发展,网络用户飞速增长,在使用计算机进行网络互联的同时,各种家电设备、仪表设备及工业...

发表于 2019-08-16 17:40 44次阅读
AT89C52单片机实现以太网芯片RTL8019...

用途单一但性能强劲的芯片FPGA将大有可为

与CPU相比,FPGA跟普通消费者的距离有点远,因为它不是面向消费级市场的,主要是给企业市场使用的。

发表于 2019-08-16 14:47 43次阅读
用途单一但性能强劲的芯片FPGA将大有可为

英特尔为加注FPGA产业而收购Omnitek

据了解,Omnitek的技术在 FPGA 上实现了定制的高性能视觉和人工智能 (AI) 推理功能,能...

发表于 2019-08-16 14:44 23次阅读
英特尔为加注FPGA产业而收购Omnitek

国产自主研发的FPGA芯片已经开始批量出货

据悉,紫光同创的FPGA产品可以广泛应用于通信领域,对于华为、中兴等通信设备企业来说,是非常不错的可...

发表于 2019-08-16 14:40 54次阅读
国产自主研发的FPGA芯片已经开始批量出货

使用 Python 和 Jupyter 笔记本快...

ADUM3211 使用磁性耦合机制,以高达 1000 kbps 的数据速率跨越隔离栅传输数据。因此,...

发表于 2019-08-16 10:23 728次阅读
使用 Python 和 Jupyter 笔记本快...

英特尔推新款FPGA芯片是i7-8700K性能的...

Intel再次隆重介绍了自家的Stratix 10 TX FPGA芯片。这是地球上最快的FPGA芯片...

发表于 2019-08-15 17:53 90次阅读
英特尔推新款FPGA芯片是i7-8700K性能的...

英特尔将大幅降低FPGA的使用门槛

随着数据中心市场的快速增长,围绕着数据中心领域的芯片竞争也变得愈发激烈。为了将数据转化成有对用户价值...

发表于 2019-08-15 17:49 418次阅读
英特尔将大幅降低FPGA的使用门槛

英特尔Gold 6138P处理器将要整合Arri...

Intel正式宣布,以现在准备开始量产Xeon Scalable处理器——Xeon Gold 613...

发表于 2019-08-15 17:46 32次阅读
英特尔Gold 6138P处理器将要整合Arri...

基于FPGA平台推出车规级前装视觉ADAS解决方...

智能驾驶辅助技术供应商极目智能(下称“极目”)正式对外发布旗下最新车规级视觉 ADAS 解决方案 J...

发表于 2019-08-15 15:01 51次阅读
基于FPGA平台推出车规级前装视觉ADAS解决方...

英特尔新出AI工具包将全面提升FPGA能力

在终端侧部署人工智能,还有着数据处理的实时性更高、低延时,更低的带宽需求的优势。比如在自动驾驶领域,...

发表于 2019-08-15 14:57 22次阅读
英特尔新出AI工具包将全面提升FPGA能力

FPGA供应商Omnitek被英特尔重金收购

英特尔在全球的业务范围还是非常广泛的,在前几年,英特尔花了167亿美元收购了FPGA市场巨头Alte...

发表于 2019-08-15 14:53 30次阅读
FPGA供应商Omnitek被英特尔重金收购

CAN总线隔离接地的原理解析

总线增加隔离固然可以保证总线稳定可靠地通信,但是带隔离通信接口的设备,在复杂的环境或安装状态下,接口...

发表于 2019-08-15 08:59 78次阅读
CAN总线隔离接地的原理解析

FPGA封装不良会导致PCB什么问题

技术的进步使得设计CMOS部件变得容易,其速度与任何ECL一样快设备。

发表于 2019-08-14 12:30 119次阅读
FPGA封装不良会导致PCB什么问题

Arduino环境中的FPGA:模块支持预配置和...

现在,全球成千上万的设计人员、工程师、开发人员、DIY 爱好者和创客都在使用 Arduino 开发板...

发表于 2019-08-14 10:44 1348次阅读
Arduino环境中的FPGA:模块支持预配置和...

FPGA,PCB工具为什么必须协同工作

为了确保正常的性能,必须执行高速验证,其中包括PCB。

发表于 2019-08-14 06:52 82次阅读
FPGA,PCB工具为什么必须协同工作

百度发布基于FPGA的256核心AI云计算加速芯...

百度发布XPU,这是一款256核、基于FPGA的云计算加速芯片。合作伙伴是赛思灵(Xilinx)。百...

发表于 2019-08-13 17:52 377次阅读
百度发布基于FPGA的256核心AI云计算加速芯...

滕旭云推出我国第一个高功用异构FPGA云效能器

滕旭云宣告推出FPGA云效能器,这是我国第一个高功用异构核算基础设施,以云效能的办法将FPGA扩展到...

发表于 2019-08-13 17:49 39次阅读
滕旭云推出我国第一个高功用异构FPGA云效能器

Efinix将与三星合作开发Quantum eF...

Efinix是一家专注于可编程产品平台和技术的公司,据外媒报道,三星电子宣布将与Efinix公司合作...

发表于 2019-08-13 17:46 56次阅读
Efinix将与三星合作开发Quantum eF...

赛灵思、Solarflare正式合并!

赛灵思今年四月公开宣布的 Solarflare 收购案已经正式完成。

发表于 2019-08-13 16:59 234次阅读
赛灵思、Solarflare正式合并!

用于FPGA的EDA工具打破了复杂性的僵局

半导体制造业的进步是主要原因因为FPGA越来越受欢迎。只要工程师只使用PLD或FPGA来实现相对简单...

发表于 2019-08-13 16:26 324次阅读
用于FPGA的EDA工具打破了复杂性的僵局

基于MecGo平台的触摸屏驱动设计方案

电容式触摸屏是利用人体的电流感应工作的,分为表面电容式和投射电容式,前者不能识别多点,后者可以识别多...

发表于 2019-08-13 15:11 51次阅读
基于MecGo平台的触摸屏驱动设计方案

英特尔发布面向5G网络运营商的FPGA网卡

移动世界大会(MWC 2019)期间,英特尔推出了一款名叫 FPGA PAC N3000 的特殊网卡...

发表于 2019-08-13 14:49 43次阅读
英特尔发布面向5G网络运营商的FPGA网卡

英特尔推出FPGA网卡以拉开5G竞赛大幕

巴塞罗那通信展最大的亮点就是5G的落地,如果说前两年大家更多的还只是憧憬,那么今年就是实实在在的面向...

发表于 2019-08-13 14:45 31次阅读
英特尔推出FPGA网卡以拉开5G竞赛大幕

芯片领域两大主角 FPGA和GPU

电子元器件大家接触的会比较多,这一块民用、军用的技术基本都是通用的,但在芯片这个领域有两种比较独特的...

发表于 2019-08-13 14:41 80次阅读
芯片领域两大主角 FPGA和GPU

FPGA加速卡从芯片到系统的发展历程

在2019年MWC大会的第一天,英特尔又推出了一款针对5G应用的FPGA加速卡PAC N3000。这...

发表于 2019-08-12 17:51 66次阅读
FPGA加速卡从芯片到系统的发展历程

设计基于FPGA的串行通用异步收发器

UART(Universal Asynchronous Receiver Transmitter通用...

发表于 2019-08-12 17:46 57次阅读
设计基于FPGA的串行通用异步收发器

FPGA芯片可攻破微软BitLocker的驱动器...

据外媒报道,安全研究人员发现,他们能够使用简单的30美元FPGA(现场可编程门阵列)芯片攻破微软的B...

发表于 2019-08-12 17:42 55次阅读
FPGA芯片可攻破微软BitLocker的驱动器...

学会这些,用FPGA开发板制作音乐盒就是这么简单...

今天,我们为大家整理了一位手工大神的DIY心得

发表于 2019-08-12 17:11 225次阅读
学会这些,用FPGA开发板制作音乐盒就是这么简单...

物联网碎片化使得开发FPGA芯片成本高

近年,国内不少AI初创企业纷纷推出了自己的AI专用芯片,物联网少量多样,是一个非常碎片化的市场。在各...

发表于 2019-08-12 14:39 167次阅读
物联网碎片化使得开发FPGA芯片成本高

国内FPGA市场发展迅速年均增长10%

FPGA是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物,它由输入/输出块、可配置逻...

发表于 2019-08-12 14:34 55次阅读
国内FPGA市场发展迅速年均增长10%

Aupera携手赛灵思构建FPGA视频云处理平台

Aupera官方消息显示,该公司致力于开发全球领先的视频编解码、内容识别及存储的超融合创新架构,目标...

发表于 2019-08-12 14:26 35次阅读
Aupera携手赛灵思构建FPGA视频云处理平台

英特尔收购Omnitek为FPGA实现高性能视觉...

英特尔公司近日宣布收购Omnitek,后者是一家领先的优化视频和视觉FPGA IP解决方案提供商。O...

发表于 2019-08-11 11:46 34次阅读
英特尔收购Omnitek为FPGA实现高性能视觉...

AD采样后数据如何在FPGA中转化为有符号数

输入系统的有正有负的模拟信号在AD采样前,会加上了直流偏置变成全正信号才输入AD的,所以在AD采样后...

发表于 2019-08-11 11:43 65次阅读
AD采样后数据如何在FPGA中转化为有符号数

FPGA技术在自动驾驶的应用

本篇文章,我们将从与自动驾驶的关系、加速中遇到的挑战、量化计算、节约资源和带宽五个方面,介绍 ACU...

发表于 2019-08-10 11:05 117次阅读
 FPGA技术在自动驾驶的应用

FPGA配置状态字寄存器失败的解决方法

以前在学生时代的时候对于MCU退耦电容的作用理解的并不是很透彻,导致不是很关心退耦电容的放置位置,退...

发表于 2019-08-10 10:59 62次阅读
FPGA配置状态字寄存器失败的解决方法

在FPGA上如何实现双线性插值的计算

双线性插值顾名思义是线性插值Pro,为了说明白什么是双线性插值,首先得先从线性插值说起。那么什么又是...

发表于 2019-08-09 17:33 85次阅读
在FPGA上如何实现双线性插值的计算

基于1553B总线和ARINC429总线的数据格...

GJB1553B数据总线采用Manchester编码解码协议,以异步、命令/响应方式执行数据传输,通...

发表于 2019-08-09 15:50 104次阅读
基于1553B总线和ARINC429总线的数据格...

基于FPGA的ARM并行总线和端口设计

在数字系统的设计中,FPGA+ARM 的系统架构得到了越来越广泛的应用,FPGA主要实现高速数据的处...

发表于 2019-08-08 15:37 113次阅读
基于FPGA的ARM并行总线和端口设计

FPGA是什么以及它的市场情况

FPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL...

发表于 2019-08-08 14:50 141次阅读
FPGA是什么以及它的市场情况

微芯低功耗FPGA视频、图像处理解决方案

助力客户加速智能嵌入式视觉设计

发表于 2019-08-08 09:58 314次阅读
微芯低功耗FPGA视频、图像处理解决方案

CPU、GPU、MCU、FPGA都该如何区分

现代社会芯片是一个大概念,几乎无处不芯片,就连家里照明的LED等都需要外延芯片才能激发二极管发光。所...

发表于 2019-08-07 17:53 222次阅读
CPU、GPU、MCU、FPGA都该如何区分

关于FPGA面积换速度的实例讲解

在FPGA中,如果要将一个采样率为480MHz,中频频率为302.5MHz的信号变频到零中频的基带信...

发表于 2019-08-07 17:50 99次阅读
关于FPGA面积换速度的实例讲解

英特尔推出FPGA加速卡助力高性能计算

现在随着GPU通用计算能力增强,一些计算任务已经可以交由GPU去处理了。除了GPU外,现在还有一类芯...

发表于 2019-08-07 17:48 48次阅读
英特尔推出FPGA加速卡助力高性能计算

从Ethernet到TSN,曝光一条工业实时领域...

实时以太网在过去几年中经历了巨大的增长,虽然经典的现场总线仍大量存在,但它们已经过了巅峰期。

发表于 2019-08-07 17:42 336次阅读
从Ethernet到TSN,曝光一条工业实时领域...

Intel即将推出Stratix FPGA芯片

Intel又次隆重介绍了自家的Stratix 10 TX FPGA芯片。浮点性能达到10TFLOPS...

发表于 2019-08-07 14:42 66次阅读
Intel即将推出Stratix FPGA芯片

英特尔推出基于FPGA的全新可编程加速卡

英特尔推出基于Stratix 10 SX FPGA的全新可编程加速卡(PAC),以扩充其FPGA加速...

发表于 2019-08-07 14:35 60次阅读
英特尔推出基于FPGA的全新可编程加速卡

Xilinx推出业界首款支持第四代PCIe轻量级...

支持第四代 PCIe的赛灵思首款轻量级加速卡,面向数据中心关键工作负载,在更大吞吐量,更低时延和更高...

发表于 2019-08-07 09:33 114次阅读
Xilinx推出业界首款支持第四代PCIe轻量级...

英特尔推出FPGA加速卡D5005助力高性能计算

现在随着GPU通用计算能力增强,一些计算任务已经可以交由GPU去处理了。除了GPU外,现在还有一类芯...

发表于 2019-08-06 17:53 93次阅读
英特尔推出FPGA加速卡D5005助力高性能计算

单个自适应技术加速平台,提供了从框架到C到 RT...

近来涌现的技术挑战迫使业界跳出传统的通用(one-size-fits-all)型CPU标量处理解决方...

发表于 2019-08-06 16:42 247次阅读
单个自适应技术加速平台,提供了从框架到C到 RT...

T级以太网PHY应对边缘数据中心流量剧增

帮你解决好多设计难题!

发表于 2019-08-06 11:47 380次阅读
T级以太网PHY应对边缘数据中心流量剧增

MKR Vidor 4000一款拇指型的FPGA...

MKR Vidor 4000作为一款拇指型的开发板,小巧精致是它固有的特性,这是优点,同时也是缺点。...

发表于 2019-08-05 17:56 102次阅读
MKR Vidor 4000一款拇指型的FPGA...

阿里巴巴背后的芯片Xilinx FPGAs

大多数美国人认为黑色星期五是一年中最大的购物盛会。毫无疑问,这个数字是巨大的,据估计,2017年黑色...

发表于 2019-08-05 17:54 117次阅读
阿里巴巴背后的芯片Xilinx FPGAs

NB4N7132 用于光纤通道,千兆以太网,HD...

信息 NB4N7132是一款高性能3.3V串行链路复制器,提供光纤通道,GbE,HDTV和SATA应用中常见的串行环路复制和串行环回控制功能。其他流行的应用包括用于在内部和外部连接器之间进行路由的主机总线适配器,以及冗余交换矩阵卡之间的热插拔链路。 IN被发送到OUT0和OUT1;当HIGH为高电平时,每个输出由OE0和OE1使能。 OUT0可以通过MUX0引脚选择IN或IN1。同样,OUT1可以通过MUX1引脚在IN或IN0之间进行选择。 Out可以在IN0和IN1之间进行选择。在Link Replicator应用程序中,例如Line Card到Switch Card链接,IN被传输到OUT0和OUT1,在OUT中选择IN0或IN1。在主机适配器应用程序中,IN转到OUT0(内部连接器),它返回IN0上的数据。 IN0循环到OUT1(外部连接器),它在IN1上返回数据,然后返回到OUT上的SerDes。 NB4N7132采用4.7 mm x 9.7 mm TSSOP-28封装。 工作范围:VCC = 3.135 V至3.465 V 复制光纤通道,千兆以太网,HDTV和Serial ATA( SATA)链接 无需外部组件...

发表于 2019-04-18 20:58 47次阅读
NB4N7132 用于光纤通道,千兆以太网,HD...

AD9571 以太网时钟发生器,10路时钟输出

和特点 完全集成VCO/PLL内核  156.25 MHz时,抖动值:0.17 ps均方根值(1.875 MHz至20 MHz)  125 MHz时,抖动值:0.41 ps均方根值(12 kHz至20 MHz)  输入晶振或时钟频率:25 MHz 针对156.25 MHz、33.33 MHz、100 MHz和125 MHz预设分频比 可选LVPECL或LVDS输出格式 集成环路滤波器 6路基准时钟输出 速率通过绑定引脚配置 节省空间的6 mm × 6 mm、40引脚LFCSP封装 功耗:0.48 W(LVDS工作模式) 欲了解更多特性,请参考数据手册产品详情 AD9571具有多路输出时钟发生器功能,内置专用PLL内核,针对以太网线路卡应用进行了优化。整数N PLL设计基于ADI公司成熟的高性能、低抖动频率合成器产品系列,确保实现最高的网络性能。这款器件也适合相位噪声和抖动要求严格的其它应用。PLL部分由低噪声鉴频鉴相器(PFD)、精密电荷泵(CP)、低相位噪声电压控制振荡器(VCO)和预编程反馈分频器与输出分频器组成。通过将外部晶振或基准时钟连接至REFCLK引脚,可将最高达156.25 MHz的频率锁定至输入基准。每个输出分频器和反馈分频器分频比都针对要求的输出速率进行预编程。无需外部环路滤波器...

发表于 2019-02-22 15:52 47次阅读
AD9571 以太网时钟发生器,10路时钟输出

AD9553 灵活的时钟转换器,适合GPON、基...

和特点 输入频率范围:8 kHz至710 MHz 输出频率最高达810 MHz 预设的引脚可编程频率转换比支持常见的有线和无线频率应用,包括xDSL、T1/E1、BITS、SONET和以太网。 通过SPI端口设置任意频率转换比 片内VCO 接受适合保持应用的晶振输入 两路单端(或一路差分)参考输入 两路时钟输出(可独立编程为LVDS、LVPECL或CMOS) 三线式SPI兼容型编程接口 3.3 V单电源 极低功耗:<450 mW(大部分条件下) 欲了解更多特性,请参考数据手册产品详情 AD9553是一款基于锁相环(PLL)的时钟转换器,针对无源光纤网络(PON)和基站的需要而设计。该器件采用整数N分频PLL来支持适用的频率转换要求。用户通过REFA和REFB输入提供最多两路单端输入参考信号或一路差分输入参考信号。该器件允许用户将一个25 MHz晶振连接到XTAL输入,因而支持保持应用。                                    AD9553是引脚可编程器件,提供从15个可能的输入频率到51个可能的输出频率对(OUT1和OUT2)的标准输入/输出频率转换矩阵。该器件还有一个三线式SPI接口,用户可以通过该接口自定义...

发表于 2019-02-22 15:52 16次阅读
AD9553 灵活的时钟转换器,适合GPON、基...

ADSP-SC589 双核SHARC+和ARM ...

和特点 双核SHARC+基础架构: 每个内核450 MHz (2.7GFLOPS) 支持奇偶校验的5Mb/640KB L1存储器/内核 可选缓存/SRAM模式 支持32、40和64位浮点ARM内核基础架构: 450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/数据缓存 256kByte L2缓存共享的系统存储空间 256KB L2 SRAM,带ECC保护功能最多两个高速存储控制器 DDR3-900、DDR2-800和LPDDR(16位)高级硬件加速器 FFT/iFFT(18 GFLOPS,每个1K-pt FFT 5usec) FIR/IIR和SINC滤波器、ASRC 带OTP的安全加密引擎封装 19mm x 19mm BGA(0.8mm间距) 商用、工业和汽车主要连接和接口: 2个以太网MAC 一个千兆(RGMII)和一个10/100 (RMII) 支持IEEE-1588和AVB(QoS和时钟恢复) 2个USB2.0 HS OTG/设备控制器(MAC/PHY) 2个CAN2.0 SD/SDIO/MMC/eMMC(支持SDXC) PCIe2.0(1通道)(仅SC589) 最多8个全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8个ASRC对、PCG 2个双通道SPI和1个四通道SPI(提供直接执行功...

发表于 2019-02-22 15:04 76次阅读
ADSP-SC589 双核SHARC+和ARM ...

ADSP-SC584 双核SHARC+和ARM ...

和特点 双核SHARC+基础架构: 每个内核450 MHz (2.7GFLOPS) 支持奇偶校验的5Mb/640KB L1存储器/内核 可选缓存/SRAM模式 支持32、40和64位浮点 ARM内核基础架构: 450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/数据缓存 256kByte L2缓存 共享的系统存储器 256KB L2 SRAM,带ECC保护功能 最多两个高速存储控制器 DDR3-900、DDR2-800和LPDDR(16位) 高级硬件加速器 FFT/iFFT(18 GFLOPS,每个1K-pt FFT 5usec) FIR/IIR和SINC滤波器、ASRC 带OTP的安全加密引擎 封装 19mm x 19mm BGA(0.8mm间距) 商用、工业和汽车 主要连接和接口: 千兆以太网MAC (RGMII) 支持IEEE-1588和AVB(QoS和时钟恢复) USB2.0 HS OTG/设备控制器(MAC/PHY) ) 2个CAN2.0 MLB 3/6引脚(仅限于自动器件) 最多8个全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8个ASRC对、PCG 2个双通道SPI和1个四通道SPI(提供直接执行功能) 3个I2C 和3个UART(提供流量控制功能) 增强型...

发表于 2019-02-22 14:49 29次阅读
ADSP-SC584 双核SHARC+和ARM ...

ADSP-SC583 双核SHARC+和ARM ...

和特点 双核SHARC+基础架构: 每个内核最高450 MHz (2.7GFLOPS) 支持奇偶校验的3Mb/384KB L1存储器/内核 可选缓存/SRAM模式 支持32、40和64位浮点 ARM内核基础架构: 最高450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/数据缓存 256kByte L2缓存共享的系统存储器 256KB L2 SRAM,带ECC保护功能 一个速度存储控制器 DDR3-900、DDR2-800和LPDDR(16位) 高级硬件加速器 FFT/iFFT(18 GFLOPS,每个1K-pt FFT 5usec) FIR/IIR和SINC滤波器、ASRC 带OTP的安全加密引擎 封装 19mm x 19mm BGA(0.8mm间距) 商用、工业和汽车 主要连接和接口: 千兆以太网MAC (RGMII) 支持IEEE-1588和AVB(QoS和时钟恢复) 2个USB2.0 HS OTG/设备控制器(MAC/PHY) 2个CAN2.0 MLB 3/6引脚(仅限于自动器件) 最多8个全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8个ASRC对、PCG 2个双通道SPI和1个四通道SPI(提供直接执行功能) 3个 I2C 和3个UART(提供流量控制功能) ...

发表于 2019-02-22 14:48 14次阅读
ADSP-SC583 双核SHARC+和ARM ...

ADSP-SC582 单核SHARC+和ARM ...

和特点 双核SHARC+基础架构: 每个内核450 MHz (2.7GFLOPS) 支持奇偶校验的5Mb/640KB L1存储器/内核 可选缓存/SRAM模式 支持32、40和64位浮点 ARM内核基础架构: 450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/数据缓存 256kByte L2缓存 共享的系统存储器 256KB L2 SRAM,带ECC保护功能 一个速度存储控制器 DDR3-900、DDR2-800和LPDDR(16位) 高级硬件加速器 FFT/iFFT(18 GFLOPS,每个1K-pt FFT 5usec) FIR/IIR和SINC滤波器、ASRC 带OTP的安全加密引擎 封装 19mm x 19mm BGA(0.8mm间距) 商用、工业 主要连接和接口: 千兆以太网MAC (RGMII) 支持IEEE-1588和AVB(QoS和时钟恢复) USB2.0 HS OTG/设备控制器(MAC/PHY) 2个CAN2.0 最多8个全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8个ASRC对、PCG 2个双通道SPI和1个四通道SPI(提供直接执行功能) 3个 I2C 和 3个UART(提供流量控制功能) 增强型并行外设接口 用于视频I/O或并行转换器接口...

发表于 2019-02-22 14:48 16次阅读
ADSP-SC582 单核SHARC+和ARM ...

ADSP-SC573 双核SHARC+(带768...

和特点 系统特性 两个增强型SHARC+高性能浮点内核 ARM Cortex-A5内核 强大的DMA系统 片内存储器保护 集成安全特性 17 mm × 17 mm 400引脚CSP_BGA和176引脚LQFP_EP封装,符合RoHS标准 系统功耗低,汽车应用温度范围存储器 最多1 MB的大容量片内L2 SRAM,具有ECC保护功能 一个针对低系统功耗而优化的L3接口,提供与DDR3(支持1.5 V DDR3L器件)、DDR2或LPDDR1 SDRAM器件相连的16位接口其他特性 安全和保护 加密硬件加速器 快速安全引导,支持IP保护 支持ARM TrustZone 加速器 FIR、IIR加速引擎 产品详情 ADSP-SC57x/ADSP-2157x处理器属于SHARC®系列产品。ADSP-SC57x处理器基于SHARC+®双核和ARM®Cortex®-A5内核。ADSP-SC57x/ADSP-2157x SHARC处理器属于单指令多数据(SIMD) SHARC系列数字信号处理器(DSP),采用ADI公司的Super Harvard架构。这些32/40/64位浮点处理器针对高性能音频/浮点应用进行了优化,具有大容量片内静态随机存取存储器(SRAM),可消除输入/输出(I/O)瓶颈的多条内部总线,并且提供创新的数字音...

发表于 2019-02-22 14:47 10次阅读
ADSP-SC573 双核SHARC+(带768...

ADSP-SC571 双核SHARC+(带768...

和特点 系统特性   两个增强型SHARC+高性能浮点内核 ARM Cortex-A5内核 强大的DMA系统 片内存储器保护 集成安全特性 17 mm × 17 mm 400引脚CSP_BGA和176引脚LQFP_EP封装,符合RoHS标准 系统功耗低,汽车应用温度范围存储器 最多1 MB的大容量片内L2 SRAM,具有ECC保护功能 一个针对低系统功耗而优化的L3接口,提供与DDR3(支持1.5 V DDR3L器件)、DDR2或LPDDR1 SDRAM器件相连的16位接口其他特性 安全和保护 加密硬件加速器 快速安全引导,支持IP保护 支持ARM TrustZone 加速器 FIR、IIR加速引擎 产品详情 ADSP-SC57x/ADSP-2157x处理器属于SHARC®系列产品。ADSP-SC57x处理器基于SHARC+®双核和ARM®Cortex®-A5内核。ADSP-SC57x/ADSP-2157x SHARC处理器属于单指令多数据(SIMD) SHARC系列数字信号处理器(DSP),采用ADI公司的Super Harvard架构。这些32/40/64位浮点处理器针对高性能音频/浮点应用进行了优化,具有大容量片内静态随机存取存储器(SRAM),可消除输入/输出(I/O)瓶颈的多条内部总线,并且提供创新的...

发表于 2019-02-22 14:47 30次阅读
ADSP-SC571 双核SHARC+(带768...

ADSP-SC572 单核SHARC+(带384...

和特点 两个增强型SHARC+高性能浮点内核 每个SHARC+内核最高达500 MHz 每个内核最多有3 Mb (384 kB) L1 SRAM存储器,支持奇偶校验,可配置为缓存(可选功能) 支持32位、40位和64位浮点 32位定点 字节、短字、字、长字寻址 ARM Cortex-A5内核500 MHz/800 DMIPS,支持NEON/VFPv4-D16/Jazelle支持奇偶校验的32 kB L1指令缓存/支持奇偶校验的32 kB L1数据缓存支持奇偶校验的256 kB L2缓存强大的DMA系统片内存储器保护集成安全特性17 mm × 17 mm 400引脚CSP_BGA和176引脚LQFP_EP封装,符合RoHS标准在汽车应用温度范围内的系统功耗低存储器 最多1 MB的大容量片内L2 SRAM,具有ECC保护功能 一个针对低系统功耗而优化的L3接口,提供与DDR3(支持1.5 V DDR3L器件)、DDR2或LPDDR1 SDRAM器件相连的16位接口 其他特性 安全和保护 加密硬件加速器 快速安全引导,支持IP保护 支持ARM TrustZone 加速器 FIR、IIR加速引擎 产品详情 ADSP-SC57x/ADSP-2157x处理器属于SHARC®系列产品。ADSP-SC57x处理器基于SHARC+®双核和ARM®...

发表于 2019-02-22 14:47 4次阅读
ADSP-SC572 单核SHARC+(带384...

ADSP-SC570 单核SHARC+(带384...

和特点 系统特性 两个增强型SHARC+高性能浮点内核 ARM Cortex-A5内核 强大的DMA系统 片内存储器保护 集成安全特性 17 mm × 17 mm 400引脚CSP_BGA和176引脚LQFP_EP封装,符合RoHS标准 系统功耗低,汽车应用温度范围存储器 最多1 MB的大容量片内L2 SRAM,具有ECC保护功能 一个针对低系统功耗而优化的L3接口,提供与DDR3(支持1.5 V DDR3L器件)、DDR2或LPDDR1 SDRAM器件相连的16位接口其他特性 安全和保护 加密硬件加速器 快速安全引导,支持IP保护 支持ARM TrustZone 加速器 FIR、IIR加速引擎 产品详情 ADSP-SC57x/ADSP-2157x处理器属于SHARC®系列产品。ADSP-SC57x处理器基于SHARC+®双核和ARM®Cortex®-A5内核。ADSP-SC57x/ADSP-2157x SHARC处理器属于单指令多数据(SIMD) SHARC系列数字信号处理器(DSP),采用ADI公司的Super Harvard架构。这些32/40/64位浮点处理器针对高性能音频/浮点应用进行了优化,具有大容量片内静态随机存取存储器(SRAM),可消除输入/输出(I/O)瓶颈的多条内部总线,并且提供创新的数...

发表于 2019-02-22 14:47 10次阅读
ADSP-SC570 单核SHARC+(带384...

LTC4267 具集成型开关稳压器的以太网供电 ...

和特点 用于 IEEE 802®.3af 受电设备 (PD) 的完整电源接口端口内置 100V、400mA UVLO 开关精准的双级浪涌电流限值集成型电流模式开关稳压器具停用功能的内置 25kΩ 特征电阻器可编程分级电流 (Class 0 至 4)热过载保护电源良好信号集成型误差放大器和电压基准扁平 16 引脚 SSOP 封装和 3mm x 5mm DFN封装 产品详情 LTC®4267 整合了一个符合 IEEE 802.3af 标准的受电设备 (PD) 接口和一个电流模式开关稳压器,从而提供了一款面向 PD 应用的完整电源解决方案。LTC4267 集成了 25kΩ 特征电阻器、分级电流源、热过载保护、签名停用和电源良好信号、以及专为与 IEEE 标准所要求的二极管电桥配合使用而优化的欠压闭锁电路。精准的双级输入电流限值允许 LTC4267 为大的负载电容器充电并与老式的 PoE 系统相接。电流模式开关稳压器设计用于驱动一个 6V 额定电压的 N 沟道 MOSFET,并具有可编程斜坡补偿、软起动和恒定频率运作功能,即使在轻负载条件下亦可最大限度地降低噪声。LTC4267 包括一个内置误差放大器和电压基准,因而可在隔离式及非隔离式配置中使用。LTC4267 采用节省空间的扁平 16 引脚 SSOP 封装或 ...

发表于 2019-02-22 14:40 6次阅读
LTC4267 具集成型开关稳压器的以太网供电 ...

LTC4267-1 具集成型开关稳压器的以太网供...

和特点 用于 IEEE 802®.3af 受电设备 (PD) 的完整电源接口端口内置 100V、UVLO 开关精准的双级浪涌电流限值集成型电流模式开关稳压器具停用功能的内置 25kΩ 特征电阻器可编程分级电流 (Class 0 至 4)热过载保护电源良好信号集成型误差放大器和电压基准扁平 16 引脚 SSOP 封装 产品详情 LTC®4267-1 整合了一个符合 IEEE 802.3af 标准的受电设备 (PD) 接口和一个电流模式开关稳压器,从而提供了一款面向 PD 应用的完整电源解决方案。LTC4267-1 集成了 25kΩ 特征电阻器、分级电流源、热过载保护、签名停用和电源良好信号、以及专为与 IEEE 标准所要求的二极管电桥配合使用而优化的欠压闭锁电路。LTC4267-1 提供了一个加大的工作电流限值,可为 Class 3 应用提供最大的可用功率。电流模式开关稳压器设计用于驱动一个 6V 额定电压的 N 沟道 MOSFET,并具有可编程斜坡补偿、软起动和恒定频率运作功能,即使在轻负载条件下亦可最大限度地降低噪声。LTC4267-1 包括一个内置误差放大器和电压基准,因而可在隔离式及非隔离式配置中使用。LTC4267-1 采用节省空间的扁平 16 引脚 SSOP 封装。应用IP 电话的电源管理无线...

发表于 2019-02-22 14:39 2次阅读
LTC4267-1 具集成型开关稳压器的以太网供...

LTC4257 IEEE 802.3af PD ...

和特点 用于 IEEE 802.3af® 受电设备 (PD) 的完整电源接口端口片内 100V、400mA 功率 MOSFET精准的输入电流限值片内 25k 特征电阻器可编程分级电流 (Class 0 至 4)欠压闭锁智能型热保护电源良好信号采用 8 引脚 SO 封装和扁平 (3mm x 3mm) DFN封装 产品详情 LTC®4257 为在 IEEE 802.3af 以太网供电 (PoE) 系统中工作的器件提供了完整的签名和电源接口功能。LTC4257 通过将 25k 特征电阻器、分级电流源、具热折返的输入电流限制电路、欠压闭锁以及电源良好信号传输功能全部集成在一个 8 引脚封装中而使受电设备 (PD) 设计得以简化。通过采用一个片内高电压功率 MOSFET,LTC4257 不仅能够为系统设计师降低成本,还可节省电路板的占用空间。 LTC4257 能够直接与凌力尔特的各种 DC/DC 转换器产品相连,以便为 IP 电话、无线接入点及其他 PD 提供一种具成本效益的电源解决方案。另外,凌力尔特还凭借四通道网络电源控制器提供了面向供电设备 (PSE) 应用的解决方案。LTC4257 采用 8 引脚 SO 封装和扁平 (3mm x 3mm) DFN封装。应用IP 电话的电源管理无线接入点电信电源控制 方框图...

发表于 2019-02-22 14:39 8次阅读
LTC4257 IEEE 802.3af PD ...

LTC4257-1 具有双电流限值的IEEE 8...

和特点 用于 IEEE 802®.3af 受电设备 (PD) 的完整电源接口端口 片内 100V、400mA 功率 MOSFET 精准的双电平电流限值 带失效功能的 25k 片内特征电阻器 可编程分级电流 (第 1 至 4 级) 欠压闭锁 热过载保护 电源状态良好信号 采用 8 引脚 SO 封装 产品详情 LTC®4257-1为在 IEEE 802.3af 以太网供电 (PoE) 系统中工作的器件提供了完整的签名和电源接口功能。LTC4257-1 通过将 25k 特征电阻器、分级电流源、输入电流限值、欠压闭锁、热过载保护、特征电阻器失效以及电源状态良好信号指示全部集成在一个 8 引脚封装中而使受电设备 (PD) 设计得以简化。LTC4257-1采用了一个精准的双电平电流限值电路。这使得它能够在保持与当前的 IEEE 802.3af 规格的兼容性的同时对大负载电容器进行充电并与老式的以太网供电系统相连。通过采用一个片内高压功率 MOSFET,LTC4257-1不仅能够为系统设计师降低成本,还能够节省电路板的占用空间。LTC4257-1能够直接与凌特公司的各种 DC/DC 转换器产品相连,以便为 IP 电话、无线接入点及其它 PD 提供一个成本效益型的电源解决方案。凌特公司还可为供电设备 (PSE) 应用提供网络电源...

发表于 2019-02-22 14:39 8次阅读
LTC4257-1 具有双电流限值的IEEE 8...

LTC4267-3 具集成型开关稳压器的以太网供...

和特点 用于 IEEE 802®.3af 受电设备 (PD) 的完整电源接口端口内置 100V、UVLO 开关300kHz 恒定频率运作精准的双级浪涌电流限值集成型电流模式开关稳压器具停用功能的内置 25k 特征电阻器可编程分级电流 (Class 0 至 4)热过载保护电源良好信号集成型误差放大器和电压基准扁平 16 引脚 SSOP 封装或 DFN 封装 产品详情 LTC®4267-3 整合了一个符合 IEEE 802.3af 标准的受电设备 (PD) 接口和一个 300kHz 电流模式开关稳压器,从而提供了一款面向 PD 应用的完整电源解决方案。LTC4267-3 集成了 25k 特征电阻器、分级电流源、热过载保护、签名停用和电源良好信号、以及专为与 IEEE 标准所要求的二极管电桥配合使用而优化的欠压闭锁电路。LTC4267-3 提供了一个加大的工作电流限值,可为 Class 3 应用提供最大的可用功率。与其较低频率的同类器件相比,300kHz 电流模式开关稳压器可提供较高的输出功率或较小的外部组件尺寸。LTC4267-3 设计用于驱动一个额定电压为 6V 的 N 沟道 MOSFET,并具有可编程斜坡补偿、软起动和恒定频率运作功能,即使在轻负载条件下亦可最大限度地降低噪声。LTC4267-3 包括一个内置误差放大...

发表于 2019-02-22 14:37 58次阅读
LTC4267-3 具集成型开关稳压器的以太网供...

LTC4266 四通道 IEEE 802.3at...

和特点 4 个独立的 PSE 通道 符合 IEEE 802.at Type 1 和 Type 2 标准 0.34Ω 总通道电阻 每个端口的消耗功率为 130mW (在 600mA) 高级电源管理 8 位可编程电流限值 (ILIM) 7 位可编程过载电流 (ICUT) 预选端口的快速关断 14.5 位端口电流 / 电压监视 两事件分级 非常高可靠性的 4 点 PD 检测: 两点施加电压 两点施加电流 高电容老式设备检测 与 LTC4295A-1 和 LTC4258 的引脚与 SW 兼容 1MHz I2C 兼容型串行控制接口 中跨延时定时器 支持专有的功率高达 25W 采用 38 引脚 5mm x 7mm QFN 和 36 引脚 SSOP 封装 产品详情 LTC®4266 是一款四通道供电设备 (PSE) 控制器,专为在符合 IEEE 802.3 Type 1 和 Type 2 标准 (高功率) 的以太网供电 (PoE) 系统中使用而设计。外部功率 MOSFET 增强了系统可靠性并最大限度地减小了通道电阻,从而削减了功耗并免除增设散热器的需要,即使在 Type 2 功率级条件下也不例外。外部功率元件还允许在非常高的功率级上使用,同时在其他方面依然保持与 IEEE 标准的兼容性。额定电压为 80V 的端口引脚提供了针对外部故障的坚固型保护。LTC4266 所拥有的高级...

发表于 2019-02-22 14:34 34次阅读
LTC4266 四通道 IEEE 802.3at...

ADSP-SC587 双核SHARC+和ARM ...

和特点 双核SHARC+基础架构: 每个内核450 MHz (2.7GFLOPS) 支持奇偶校验的5Mb/640KB L1存储器/内核 可选缓存/SRAM模式 支持32、40和64位浮点 ARM内核基础架构: 450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/数据缓存 256kByte L2缓存 共享的系统存储器 256KB L2 SRAM,带ECC保护功能 最多两个高速存储控制器 DDR3-900、DDR2-800和LPDDR(16位) 高级硬件加速器 FFT/iFFT(18 GFLOPS,每个1K-pt FFT 5usec) FIR/IIR和SINC滤波器、ASRC 带OTP的安全加密引擎 封装 19mm x 19mm BGA(0.8mm间距) 商用、工业和汽车 主要连接和接口: 2个以太网MAC 一个千兆(RGMII)和一个10/100 (RMII) 支持IEEE-1588和AVB(QoS和时钟恢复) 2个USB2.0 HS OTG/设备控制器(MAC/PHY) 2个CAN2.0 SD/SDIO/MMC/eMMC(支持SDXC) 最多8个全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8个ASRC对、PCG 2个双通道SPI和1个四通道SPI(提供直接执行功能) 3个I...

发表于 2019-02-22 12:18 65次阅读
ADSP-SC587 双核SHARC+和ARM ...

AD9574 以太网/千兆以太网时钟发生器

和特点 冗余输入参考时钟功能 参考监控功能 全集成式VCO/PLL内核 抖动(rms)0.234 ps rms抖动(10 kHz至10 MHz,156.25 MHz时)0.243 ps rms抖动(12 kHz至20 MHz,156.25 MHz时) 输入频率: 19.44 MHz或25 MHz 预设频率转换 采用19.44 MHz输入参考19.44 MHz、38.88 MHz、77.76 MHz、155.52 MHz 采用25 MHz输入参考25 MHz、33.33 MHz、50 MHz、66.67 MHz、80 MHz、100 MHz、125 MHz、133.3 MHz、156.25 MHz、160 MHz、312.5 MHz 欲了解更多特性,请参考数据手册 产品详情 AD9574具有多路输出时钟发生器功能,内置专用锁相环(PLL)内核,针对以太网和千兆以太网线路卡应用进行了优化。 整数N PLL设计基于ADI公司成熟的高性能、低抖动频率合成器产品系列,确保实现最高的网络性能。 AD9574还适合要求低相位噪声和抖动性能的其他应用。 配置AD9574以用于特定应用时,只需将外部上拉或下拉电阻连接到适当的引脚编程读取器引脚(PPRx)即可。 通过这些引脚可以控制内部分频器,以建立所需的频率转换、时钟输出功能和输入参考功能。 将外部19.44 MHz或25 MHz振荡器连接到参考输入REF0_P...

发表于 2019-02-15 18:39 44次阅读
AD9574 以太网/千兆以太网时钟发生器

AD9572 光纤通道/以太网时钟发生器IC,P...

和特点 完全集成的双VCO/PLL内核均方根抖动:167 fs(0.637 MHz至10 MHz,106.25 MHz)均方根抖动:178 fs(1.875 MHz至20 MHz,156.25 MHz) 均方根抖动:418 fs(12 kHz至20 MHz,125 MHz输入晶振或25 MHz时钟频率)针对106.25 MHz、156.25 MHz、33.33 MHz、100 MHz、125 MHz提供预设分频比可选择LVPECL或LVDS输出格式集成环路滤波器参考时钟输出副本通过绑定引脚配置速率节省空间的6 mm × 6 mm、40引脚LFCSP封装功耗:0.71 W(LVDS工作方式)功耗:1.07 W(LVPECL工作方式)3.3 V 工作电压 产品详情 AD9572是一款多输出时钟发生器,具有两个片内PLL内核,针对包括以太网接口的光纤通道线路卡应用进行了优化。整数N分频PLL设计基于ADI公司成熟的高性能、低抖动频率合成器系列,可实现网络的最高性能。这款器件也适合相位噪声和抖动要求严格的其它应用。PLL部分由低噪声鉴频鉴相器(PFD)、精密电荷泵(CP)、低相位噪声压控振荡器(VCO)、预编程的反馈分频器和输出分频器组成。通过将一个外部晶振或参考时钟连接到REFCLK引脚,可以将最高156.25 MHz的频率锁定至输入参考。每...

发表于 2019-02-15 18:39 94次阅读
AD9572 光纤通道/以太网时钟发生器IC,P...

ADN2905 具有614.4 Mbps至10....

和特点 串行CPRI数据速率 614.4 Mbps、1.2288 Gbps、2.4576 Gbps、3.072 Gbps、4.9152 Gbps、6.144 Gbps和9.8304 Gbps 以太网数据速率:1.25 Gbps和10.3125 Gbps 无需参考时钟 抖动性能优于SFF-8431抖动规格 可选均衡器或0 dB EQ输入模式 量化器灵敏度:200 mV p-p(典型值,均衡器模式) 采样相位调整(5.65 Gbps或更高) 输出极性反转 通过I2C访问可选特性 失锁(LOL)指示器 PRBS发生器和检测器 欲了解更多特性,请参考数据手册 产品详情 ADN2905可提供下列速率的量化和多速率数据恢复接收器功能:614.4 Mbps、1.2288 Gbps、1.25 Gbps、2.4576 Gbps、3.072 Gbps、4.9152 Gbps、6.144 Gbps、9.8304 Gbps和10.3125 Gbps,适合通用公共无线电接口(CPRI)和千兆以太网应用。 ADN2905可自动锁定至所有指定的CPRI和以太网数据速率,而无需外部参考时钟或编程。 ADN2905抖动性能超过SFF-8431规定的抖动要求。 ADN2905提供手动采样相位调整。 此外,用户还可选择均衡器或0 dB EQ作为输入。 均衡器为自适应或可手动设置。 ADN2905还支持伪随机二进制序列(PRBS)生成、位错误检测和输入数据速率...

发表于 2019-02-15 18:39 60次阅读
ADN2905 具有614.4 Mbps至10....

DP83825I 低功耗 10/100Mbps ...

DP83825I是最小的外形,功耗最低的以太网物理层收发器,集成了PMD子层,支持10BASE-Te,100BASE-TX以太网协议。 DP83825I通过外部变压器直接连接成对的介质。它在主模式和从模式下通过Reduced MII(RMII)连接到MAC层。 RMII主模式下的50 MHz时钟与MDI衍生时钟同步,以减少系统中的抖动。 DP83825I提供集成的电缆诊断工具,内置自检和环回功能,易于使用。它支持多个工业总线及其快速链路断开时序。 DP83825I还支持节能以太网,LAN唤醒和MAC隔离,以进一步降低系统功耗.DP83825I可以在非管理重载模式下运行。在此模式下,DP83825I可用作没有寄存器配置的转发器。 特性 最小的10/100 Mbps PHY:QFN 3x3 mm2 MAC接口:RMII(主机和从机模式) 电缆到达&gt; 150米 电压模式线路驱动器 极低功耗&lt; 135 mW 最小的系统解决方案:集成MDI和MAC终端电阻器 可编程节能模式 具有极低功耗的主动休眠&lt; 40 mW 深度掉电模式&lt; 9 mW 节能以太网(EEE)IEEE 802.3az 局域网唤醒(WoL) 单3.3V电源 I /O电压:1.8V,3.3V 中继器模式:非管理模式下的RM...

发表于 2019-01-08 17:50 96次阅读
DP83825I 低功耗 10/100Mbps ...

DP83869HM 配备铜缆和光纤接口的高抗扰性...

DP83869HM器件是一款稳健耐用型全功能物理层(PHY)收发器,它集成了PMD子层以支持10BASE-Te,100BASE- TX和1000BASE-T以太网协议.DP83869还支持1000BASE-X和100BASE-FX光纤协议.DP83869HM经优化可提供ESD保护,超过了8kV IEC 61000-4-2标准(直接接触)。该器件通过简化GMII (RGMII)和SGMII连接到MAC层。在100M模式中,该器件允许设计人员使用MII以实现低延迟.RGMII /MII上的可编程集成终端阻抗有助于降低系统BOM。 DP83869HM支持托管模式下的媒介转换。在此模式下,DP83869HM可以运行1000BASE-X至1000BASE-T和100BASE-FX至100BASE-TX转换。 DP83869HM还支持从RGMII到SGMII和从SGMII到RGMII的桥接转换.DP83869HM符合TSN标准,可实现低延迟。 DP83869HM还可为MAC生成IEEE 1588同步帧检测指示。这样可以减少时间同步中的抖动,并帮助系统RGMII到SGMII桥接应用以及SGMII-RGMII桥接应用中使用DP83869。 特性 多种工作模式 支持媒介:铜缆和光纤 可在铜缆和光纤之间进行切换...

发表于 2019-01-08 17:49 193次阅读
DP83869HM 配备铜缆和光纤接口的高抗扰性...

DS250DF230 25Gbps 多速率 2 ...

DS250DF230是一款具有集成信号调节功能的双通道多速率重定时器。该器件用于扩展有损耗且存在串扰的远距离高速串行链路的延伸长度并提升稳定性,同时实现10 -15 或更低的比特误码率(BER)。 DS250DF230各通道的串行数据速率均可独立锁定在19.6Gbps至25.8Gbps的连续范围内或者支持的任何子速率,包括12.16512Gbps,9.8304Gbps,6.144Gbps等关键数据速率。 DS250DF230具有单电源,且可将对外部组件的需求降至最低。这些功能可降低PCB布线的复杂程度并节省BOM成本。 DS250DF230的高级均衡特性包括一个低抖动3抽头发送有限脉冲响应(FIR)滤波器,一个自适应连续时间线性均衡器(CTLE)以及一个自适应判决反馈均衡器(DFE)。支持针对具有多个连接器且存在串扰的有损耗互连和背板进行扩展集成CDR功能可用于前端口光学模块应用,以重置抖动容许量并重定时高速串行数据.DS250DF230提供2x2交叉点,可提供主机通道交叉,扇出和多路复用选项。 < p> DS250DF230可通过SMBus或外部EEPROM进行配置。最多16个器件可使用“公共通道”配置共享一个EEPROM。非破坏性片上眼图监视器和PRBS发生器及校验器可用...

发表于 2019-01-08 17:49 161次阅读
DS250DF230 25Gbps 多速率 2 ...

DP83822HF 支持扩展温度和光纤的稳健型低...

DP83822是一款低功耗单端口10 /100Mbps以太网PHY。它提供通过标准双绞线电缆发送和接收数据或者连接到外部光纤收发器所需的所有物理层功能。此外,DP83822还可通过标准MII,RMII或RGMII接口灵活地连接到MAC。 为了便于使用,DP83822提供了集成电缆诊断工具,内置自检和环回功能。它能够凭借自身的快速下行链路时序和强制模式下的自动MDIX功能支持多条工业总线。 DP83822提供了一种创新型可靠方案来降低功能耗,具体将通过EEE,WoL和其他可编程节能模式来实现。 DP83822是一个功能丰富的引脚到引脚可升级的选项,适用于TLK105,TLK106,TLK105L和TLK106L 10 /100 Mbps以太网PHY。 DP83822采用32引脚5.00mm×5.00mm VQFN封装。 特性 符合IEEE 802.3u标准:100BASE-FX,100BASE-TX和10BASE-Te MII /RMII /RGMII MAC接口 低功耗单电源选项: 1.8V AVD&lt; 120mW 3.3V AVD&lt; 220mW ±16kV人体模型(HBM)静电放电(ESD)保护 ±8kV IEC 61000-4-2 ESD保护 IEEE1588时间偏帧检测 快速下行链路时序 在强制模式下自...

发表于 2018-10-16 11:10 118次阅读
DP83822HF 支持扩展温度和光纤的稳健型低...

DS280BR810 DS280BR810 低功...

DS280BR810是一款超低功耗,高性能八通道线性均衡器,支持数据传输速率高达28Gbps的多速率,多协议接口。器件可用于扩展长度范围并提高前端口,背板和芯片至芯片应用的高速串行链路的稳定性。 DS280BR810均衡器的线性特质保留了发射信号的特性,因此允许主机与链路合作伙伴ASIC自由协商发射均衡器系数(100G-CR4 /KR4)。这种链路协商协议的透明管理有助于在对延迟影响最小的情况下实现系统级互操作性。每个通道独立运行,允许DS280BR810进行独立信道前向纠错(FEC)。 DS280BR810将小型封装尺寸,经优化的高速信号退出和引脚兼容的重定时器相结合,使其成为凭借简化的均衡控制,低功耗和超低附加抖动特性,该器件适用于100G-SR4 /LR4 /CR4等前端接口.8mm x 13mm小型封装适用于多种标准前端连接器(如QSFP28,SFP28,CFP2 /CFP4和CDFP)并且无需散热器。 集成AC耦合电容(RX与TX)免拆了集成电路板(PCB)对于外部电容的需求DS280BR810具备一个单电源,能够最大限度地降低外部组件的数量。这些特性降低了PCB布局布线复杂度以及物料清单(BOM)成本。 引脚兼容的重定时器可用于距离较长的...

发表于 2018-10-16 11:10 20次阅读
DS280BR810 DS280BR810 低功...

TLK1102E 11.3Gbps 双通道电缆和...

TLK1102E是一款多功能,灵活的高速双通道均衡器,适用于数字高速链路,数据速率高达11.3Gbps。 TLK1102E可通过其双线串行接口(通过SDA和SCL引脚提供)以多种方式进行配置,以优化其性能。可配置参数包括输出去加权可设置为0至7dB,输出差分电压摆幅可设置为225至1200mV pp ,输入均衡电平可设置为0至20米的24-AWG双轴电缆,0至40英寸FR-4 PCB互连或等效互连,输入滤波器带宽可设置为4.5至11GHz,LOS(信号丢失)断言电压电平。 或者,可以使用其配置引脚配置TLK1102E,使用MODE引脚可选择两种模式。在引脚控制模式1中,可以分别使用DE引脚和LN0,LN1引脚为输出去加重级别和互连长度设置两个通道的通用设置。在引脚控制模式2中,可以使用DEA,DEB,LNA和LNB引脚为两个通道单独设置这些参数。在两种模式下,只有一个通用设置可用于使用SWG引脚的输出电压摆幅。对于引脚控制模式2,典型的LOS置位和置低电压电平分别固定在90mV pp 和150mV pp ,具有4.0dB的滞后。 可以使用DISA和DISB引脚禁用输出。 DISA /DISB引脚和LOSA /LOSB引脚可以连接在一起,以实现外部输出静噪...

发表于 2018-10-16 11:10 41次阅读
TLK1102E 11.3Gbps 双通道电缆和...

SN65LVCP1412 14.2GBPS 双通...

SN65LVCP1412是一款异步,协议无关,低延迟,两通道线性均衡器,此均衡器针对高达14.2Gbps的数据速率和为背板或有源线缆应用中损耗的补偿进行了优化.SN65LVCP1412的架构设计用于与一个特定用途集成电路(ASIC)或者一个现场可编程栅极阵列(FPGA)(采用判决反馈均衡器(DFE)来SN65LVCP1412线性均衡器保持已发送信号的形状以确保最优DFE性能。 SN65LVCP1412可经由I 2 C或者GPIO接口进行配置.SN65LVCP1412的I 2 C接口使得用户能够针对每个独立通道独立地控制均衡,路径增益和输出动态范围。在GPIO模式下,通过使用GPIO输入引脚,可为所有通道设置均衡,路径增益,和输出动态范围。 SN65LVCP1412输出可由I 2 C单独禁用。 SN65LVCP1412在一个2.5V或者3.3V单电源下运行。 SN65LVCP1412采用24引脚4mm x 5mm x 0.75mm QFN(四方扁平无引线)无铅0.5mm焊球间距封装,额定运行温度-40°C至85°C。 特性 背板和线缆连接串行数据速率高达14.2Gbps的双通道,单向,多速率,双模线性均衡器< /li> 线性均衡增加了系统执行判决反馈均衡器(DFE)时的链路裕量 针对...

发表于 2018-10-16 11:10 20次阅读
SN65LVCP1412 14.2GBPS 双通...

DP83TC811S-Q1 低功耗汽车类 PHY...

DP83TC811S-Q1器件是符合IEEE 802.3bw标准的automotivePHYTER™以太网物理层收发器。它提供了通过非屏蔽单双绞线传输和接收数据所需的所有物理层功能。该器件提供xMII灵活性,支持标准MII,RMII,RGMII和SGMIIMAC接口。 该器件包括诊断工具套件,提供了大量的实时监控工具,调试工具和测试模式。工具包内是第一个集成静电放电(ESD)监测工具。它能够计算xMII和MDI上的ESD事件,并通过使用可编程中断提供实时监控。此外,DP83TC811S-Q1还包括一个伪随机二进制序列(PRBS)帧生成工具,它完全兼容具有内部环回,无需使用MAC即可传输和接收数据。 DP83TC811S-Q1采用6.00 mm×6.00 mm,36引脚VQFN可湿性侧面封装。 特性 100BASE-T1 - 符合IEEE 802.3bw OPEN Alliance Qualified 可与BroadR-Reachand互操作100BASE-T1 PHY AEC-Q100符合汽车应用要求: 器件温度等级1:-40°C至+ 125°C环境温度< /li> 设备HBM ESD分类级别3A 设备CDM ESD分类级别C5适用于所有引脚,除了引脚5 设备CDM ESD分类级别C3 forPin 5 器件...

发表于 2018-10-16 11:10 148次阅读
DP83TC811S-Q1 低功耗汽车类 PHY...

DP83TC811R-Q1 低功耗汽车类 PHY...

DP83TC811R-Q1器件是一款符合IEEE 802.3bw标准的汽车PHYTER™以太网物理层收发器。它提供通过单一屏蔽双绞线电缆发送和接收数据所需的所有物理层功能。该器件具有xMII灵活性,支持标准MII,RMII和RGMII MAC接口。 该器件包含诊断工具套件,从而提供广泛的实时监控工具,调试工具和测试模式。该工具套件中包含首款集成式静电放电(ESD)监控工具。它能够对xMII和MDI上的ESD事件进行计数,并且能够通过使用可编程中断提供实时监控。此外, DP83TC811R-Q1还包含一个假随机二进制序列(PRBS)帧生成工具,该工具与内部回送完全兼容,能够在不使用MAC的情况下发送和接收数据.DP83TC811R-Q1采用6.00mm×6.00mm,36引脚VQFN可湿侧面封装。 特性 符合100BASE-T1 - IEEE 802.3bw标准 符合OPEN Alliance标准 能够与BroadR -Reach和100BASE-T1 PHY进行互操作 符合面向汽车应用的AEC-Q100标准: 器件温度等级1:环境工作温度范围为-40°C至+ 125°C 器件HBM ESD分类等级3A 除引脚5之外,其他所有引脚的器件CDM ESD分类等级均为C5 引脚5的器件...

发表于 2018-10-16 11:10 99次阅读
DP83TC811R-Q1 低功耗汽车类 PHY...