0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

瞻博网络凭借Fusion技术的IC Compiler II将ECO周转时间缩短近一半

新思科技 来源:yxw 2019-06-14 08:42 次阅读

新思科技近日宣布采用先进Fusion技术的创新型IC Compiler™ II布局布线解决方案已在瞻博网络(Juniper Networks)部署,为瞻博网络实现了更好的功耗和面积结果。此外,在IC Compiler II布局布线解决方案内执行时,工程变更指令(ECO)周转时间可缩短40%以上。

新思科技Fusion Design Platform™的关键组成部分IC Compiler II和先进Fusion技术通过执行过程中的金牌signoff精确度实现独特的优化能力,从而带来更好的结果质量。采用先进Fusion技术的设计大大提高了功耗、时序和电源网格signoff引擎之间的相关性,同时尽量减少设计收敛所需的ECO迭代次数。

瞻博网络正在拓展对采用先进Fusion技术的IC Compiler II的使用,为其由数十亿个晶体管组成的新一代7纳米网络系统级芯片(SoC)设计提供所需的额外功耗和可靠性。为了节约6%的面积和14%的功耗,瞻博网络部署了数项IC Compiler II技术,如多位寄存器、低功耗布局、时钟数据同步优化(CCD)和基于网格的时钟树综合等。瞻博网络部署的具体的先进Fusion技术包括使设计面积缩小了多达3%,而且不影响时序的逻辑重构,以及提高可靠性的电源网格增强功能(PGA)。在7纳米流片设计的局部使用了PGA,动态压降改善了22.5%。瞻博还评估了在有挑战性的设计模块上使用ECO Fusion的情况,其得出结果的速度提高了43%,同时还节省了2%的功耗。

“芯片是瞻博网络所有高性能网络产品的核心,这些产品的耗电量往往超过100瓦,因此我们的主要目标是显著降低设计功耗。基于最新IC Compiler II和先进Fusion技术的部署,帮助我们实现了最佳PPA,降低了面积和功耗,且不影响7纳米流片的时序。此外,“开箱即用”清除signoff时序违例是我们的又一个主要目标,ECO Fusion有助于进一步缩短得到结果的时间,同时带来更多结果质量的改进。”

——Narayan Subramaniam

大约一年前发布的先进Fusion技术最近得到了提升,包含了更多的优化功能,如为实现最优功耗、性能和面积(PPA)而进行的逻辑重构、IR电压降驱动的布局和优化、基于穷举路径分析(PBA)的PrimeTime®时延计算以及signoff精度的ECO。在IC Compiler II环境内使用,先进Fusion技术带来了无与伦比的结果质量和设计收敛。

“采用先进Fusion技术的IC Compiler II提供了最好的PPA,同时证明了ECO迭代和周转时间可以减少40%。瞻博网络是提供先进网络解决方案方面的领导者,对采用先进Fusion技术的IC Compiler II的部署是帮助其以更低成本提供对环境更有利的低功耗芯片的关键。”

——Sanjay Bali

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47788

    浏览量

    409113
  • 新思科技
    +关注

    关注

    5

    文章

    716

    浏览量

    50065
  • 瞻博网络
    +关注

    关注

    0

    文章

    14

    浏览量

    7560

原文标题:瞻博网络凭借Fusion技术的IC Compiler II将ECO周转时间缩短近一半

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    STM32L496 DMA收集到数据一半产生中断,但是仿真时发现并不是数据的一半,为什么?

    在使用定时器触发ADC+DMA,做数据采集发现,DMA收集到数据一半产生中断,但是仿真时发现并不是数据的一半
    发表于 04-12 06:46

    cubemx在配置的时候加上freertos,freertos配置为时间轮换,会在驱动调用一半切换到另个任务吗?

    我想咨询下贵司的cubemx在配置的时候加上freertos。freertos配置为时间轮换,会在驱动调用一半切换到另个任务吗?另外驱动会有竞争,贵司cubemx生成的HAL层会加
    发表于 03-29 07:14

    分享一种大型SOC设计中功能ECO加速的解决方案

    大型SOC项目的综合非常耗时间,常常花费好几天。当需要做功能ECO时,代码的改动限定在某些子模块里,设计人员并不想重跑一次完整的综合,这种方法缩短了一轮ECO
    的头像 发表于 03-11 10:41 152次阅读
    分享一种大型SOC设计中功能<b class='flag-5'>ECO</b>加速的解决方案

    L432ADC量程一半的数值异常是什么原因造成的?

    用ADC采集的正余弦电压可以很明显的看到在固定位置会有数据异常,放大之后如下图标记下发现固定出现在2048位置,正好是量程的一半 使用的芯片是L432,相同的布局使用F103没这个问题,想问下是L432有这个问题吗
    发表于 03-11 07:34

    请问如何ECO输出分配给PSoC6的GPIO?

    如何ECO输出分配给PSoC6的GPIO
    发表于 01-16 07:56

    AD7606的量程只有设定值的一半是为什么?

    AD7606的测量范围只有预期的一半
    发表于 12-04 06:46

    电机启动时间般是多久?怎么缩短启动时间呢?

    电机启动时间般是多久?我这个电机是132KW的,还有就是怎么缩短启动时间,1S内能启动吗?请高手解答 说了那么多,我还是没明白启动时间是多
    发表于 11-16 08:19

    AD9854产生的频率总是我想要频率的一半是为什么?

    最近我在调试AD9854ASTZ,发现它产生的频率总是我想要的频率的一半.比如说我输入的是10MHZ,却产生5MHZ的频率.我计算频率的公式是依照手册上的. FTW=(想要的频率*2^48
    发表于 11-13 06:28

    用Serial.println输出长串字符串但是实际输出的只有一半是为什么?

    请问下我想用Serial.println 输出长串字符串 但是实际输出的只有一半,这种问题是我需要定义输出长度吗?
    发表于 11-03 07:55

    JLINK在调试STM32的时候,程序下载到一半会自动断开的原因?

    程序下载到一半会自动断开,出现这种情况是什么原因
    发表于 10-11 07:18

    怎么缩短STLINK对STM8烧录固件的时间

    怎么缩短STlink对STM8烧录固件的时间
    发表于 10-09 07:02

    如何项目从Arm Compiler 5迁移到Arm Compiler 6

    按照本教程中的步骤,现有的Arm Compiler 5裸机项目迁移到Arm Compiler 6裸机项目。完成迁移后,就可以重新构建您的可执行并在DS-5提供的固定虚拟平台(FVP)模型上运行。
    发表于 08-02 14:42

    电容器负载电阻降低放电时间缩短的原因

    当电容器受到负载电阻的影响时,它的放电时间缩短。本文将详细探讨电容器负载电阻降低放电时间缩短的原因,并分析其中的关键因素。
    的头像 发表于 06-30 16:16 1009次阅读

    基于ESP12定制ESP8266EX板,使用板载串口适配器上传代码只有一半的板工作是为什么?

    我检查了焊接,发现完全没有问题,我更换了 ESP8266EX 芯片(从工作板到死板),切正常-> PCB 和其他组件都很好 我不认为回流工艺会杀死一半IC 请告诉我如何检查我的“全新死机”ESP8266EX 是否仍然
    发表于 05-30 06:32

    为什么推挽电路输出的电压只有原来的一半电压呢?

    为什么推挽电路输出的电压只有原来的一半电压呢?
    发表于 04-28 15:45