0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

在密集PCB布局中,最大限度降低多个isoPower器件辐射的要点

analog_devices 来源:互联网 作者:佚名 2017-10-19 14:13 次阅读

集成隔离电源isoPower®的iCoupler®数字隔离器采用隔离式DC-DC转换器,能够在125 MHz至200 MHz的频率范围内切换相对较大的电流。在这些高频率下工作可能会增加对电磁辐射和传导噪声的担心。

虽然,咱们官网上的应用笔记《isoPower器件的辐射控制建议》提供了最大限度降低辐射的电路和布局指南。实践证明,通过电路优化(降低负载电流和电源电压)和使用跨隔离栅拼接电容(通过PCB内层电容实现),可把峰值辐射降低25 dB以上。(ps.欲查看《isoPower器件的辐射控制建议》,点击“阅读原文”即可)

但是,倘若设计中具有多个isoPower器件并且布局非常密集,情况又将如何? 是否仍然能够明显降低辐射?这里,我们将针对此类情况提供一些一般指导原则。

由于内层拼接电容能够构建低电感结构,因此最具优势。在整体PCB区域受限的情况下,采用多层PCB就是很好的方式。采用尽可能多的层数切实可行,同时尽可能多的交叠电源层和接地层(参考层)。图1为一个堆叠示例。

图1.PCB层堆叠示例

埋层(原边3、4层,副边2至5层)可承载电力和接地电流。跨越隔离栅的交叠(例如原边上的第4层GND和副边上的第3层 V Iso)可形成理想的拼接电容。通过多层PCB堆叠可形成多个交叠,从而提高整体电容。为使电容最大,还必须减小参考层之间PCB电介质材料的厚度。

另一个布局技巧就是交叠相邻的isoPower通道的各层。图2显示了一个具有四条相邻通道的示例。

图2.具有交叠拼接电容的四个相邻通道

本示例中,每个输出域与其他域隔离,但是我们仍能利用一些交叠电容。图3显示了这种堆叠,可看到每个isoPower器件可增加电容以及相邻隔离区连接的情况。

图3.具有交叠拼接电容的四个相邻通道

必须确保内部和外部间隙要求符合最终应用。还可使用铁氧体磁珠在任意电缆连接上提供过滤,从而减少可能产生辐射的天线效应。

总结

如何在密集PCB布局中,最大限度降低多个isoPower器件的辐射?请参考以下几个要点↓

  • 最大程度降低每个通道的电源要求

  • 在多个PCB层上构建拼接

  • 采用尽可能多的PCB层切实可行

  • 在各参考层间使用最薄的电介质

  • 在相邻域之间进行连接

  • 确保内部和外部爬电距离仍然符合要求

  • 电缆连接上提供过滤

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22472

    浏览量

    385747
  • isoPower
    +关注

    关注

    0

    文章

    8

    浏览量

    8428

原文标题:如何在密集PCB布局中,最大限度降低多个isoPower器件的辐射

文章出处:【微信号:analog_devices,微信公众号:analog_devices】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    用于并行采样的EVADC同步转换,如何在最大化采样率的同时最大限度地减少抖动?

    我的应用程序,HSPDM 触发 EVADC 同时对两个通道进行采样。 我应该如何配置 EVADC 以最大限度地减少采样抖动并最大限度地提高采样率? 在用户手册
    发表于 01-18 07:59

    如何最大限度减小电源设计中输出电容的数量和尺寸?

    如何最大限度减小电源设计中输出电容的数量和尺寸?
    的头像 发表于 12-15 09:47 210次阅读
    如何<b class='flag-5'>最大限度</b>减小电源设计中输出电容的数量和尺寸?

    isoPower器件辐射控制应用笔记

    电子发烧友网站提供《isoPower器件辐射控制应用笔记.pdf》资料免费下载
    发表于 11-30 09:24 0次下载
    <b class='flag-5'>isoPower</b><b class='flag-5'>器件</b>的<b class='flag-5'>辐射</b>控制应用笔记

    最大限度保持系统低噪声

    最大限度保持系统低噪声
    的头像 发表于 11-27 16:58 188次阅读
    <b class='flag-5'>最大限度</b>保持系统低噪声

    最大限度提高∑-∆ ADC驱动器的性能

    电子发烧友网站提供《最大限度提高∑-∆ ADC驱动器的性能.pdf》资料免费下载
    发表于 11-22 09:19 0次下载
    <b class='flag-5'>最大限度</b>提高∑-∆ ADC驱动器的性能

    干货!电源设计器件布局和布线要点

    干货!电源设计器件布局和布线要点
    的头像 发表于 10-18 17:03 396次阅读
    干货!电源设计<b class='flag-5'>器件</b><b class='flag-5'>布局</b>和布线<b class='flag-5'>要点</b>

    最大限度地减少SIC FETs EMI和转换损失

    最大限度地减少SIC FETs EMI和转换损失
    的头像 发表于 09-27 15:06 255次阅读
    <b class='flag-5'>最大限度</b>地减少SIC FETs EMI和转换损失

    PCB布局布线设计要点

    电子发烧友网站提供《PCB布局布线设计要点.pdf》资料免费下载
    发表于 09-19 15:41 8次下载
    <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布线设计<b class='flag-5'>要点</b>

    切换以最大限度地利用SAN

    电子发烧友网站提供《切换以最大限度地利用SAN.pdf》资料免费下载
    发表于 09-01 11:23 0次下载
    切换以<b class='flag-5'>最大限度</b>地利用SAN

    TI电机驱动电路布局参考

    指南,确保电机驱动应用 实现一种能够降低热应力、提高效率并最大限度降低噪声的高性能解决方案。 目录 1 接地优化
    发表于 08-11 17:16

    Cortex-M如何最大限度地提高SoC设计的能效端点

    随着现代微控制器和SoC变得越来越复杂,设计者面临着最大化能源效率,同时实现更高水平的集成。最大限度地提高能量低功耗SoC市场多个功率
    发表于 08-02 06:34

    如果降低USB通信的辐射发射?

    的使用:USB接口的电路添加滤波器,如电感、电容器和滤波器网络。这些滤波器可以帮助减少高频噪声和EMI(电磁干扰),从而降低辐射发射。 · 系统地面平面和屏蔽:USB通信系统
    发表于 06-14 09:30

    最大限度地利用太阳能让您的家保持温暖

    电子发烧友网站提供《最大限度地利用太阳能让您的家保持温暖.zip》资料免费下载
    发表于 06-13 15:20 0次下载
    <b class='flag-5'>最大限度</b>地利用太阳能让您的家保持温暖

    如何降低dc to dc电路的辐射发射?

    回路面积和环路面积,从而降低辐射发射。 · 滤波器的使用:DC到DC电路的输入和输出端之间添加合适的滤波器,如电感、电容器和滤波器网络。这些滤波器可以降低电路的高频噪声,并减少
    发表于 06-12 14:26

    如何降低dc to dc电路的辐射发射?

    回路面积和环路面积,从而降低辐射发射。 · 滤波器的使用:DC到DC电路的输入和输出端之间添加合适的滤波器,如电感、电容器和滤波器网络。这些滤波器可以降低电路的高频噪声,并减少
    发表于 06-06 09:21