0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何防止频率混叠以及Delta-Sigma (Σ-Δ) ADC抗混叠模拟前端设计

得捷电子DigiKey 来源:得捷电子DigiKey 作者:得捷电子DigiKey 2022-05-12 11:45 次阅读

有时我们会发现,通过ADC测出来的信号,在实际PCB电路上找不到源头。这有可能是你的ADC抗混叠模拟前段设计出了问题。

本文从频率混叠的发生机制出发,总结出如何防止频率混叠以及Delta-Sigma (Σ-Δ) ADC抗混叠模拟前端设计上需要注意的要点。

频率混叠

我们举一个实例来看什么是频率混叠: 如下图,fs为采样频率,fin为信号频率。当fs<2fin,fs=1.3fin时,黑色虚线是实际的信号波形,红色实线为采样得到的波形。我们可以看到采样得到的波形已经脱离实际波形。这就发生了混叠现象。  

c51b1bbc-d1a5-11ec-bce3-dac502259ad0.png

图1:当fs<2fin, 频率混叠发生

假定信号频率fin=900kHz,采样频率fs=1MHz。下图红色正弦波是实际信号,蓝色正弦波是通过ADC采样之后的信号。我们实际看到的混叠频率falias=100kHz。

c5384142-d1a5-11ec-bce3-dac502259ad0.png

图2:时域中,信号频率与混叠频率的关系 (图片来源:TI

根据奈奎斯特采样定律,采样频率至少是信号频率的两倍以上。如果采样频率小于信号频率的两倍就会发生混叠现象。 我们切换到频域,更容易看清这个问题。

c555314e-d1a5-11ec-bce3-dac502259ad0.png

图3:频域中,信号频率与混叠频率的关系 (图片来源于TI)

在频域图里,根据奈奎斯特采样定律,任何大于fs/2的频率信号将会镜像折叠到0到fs/2的频率范围内。当采样频率fs=1MHz时,所有大于500kHz(fs/2)的信号,将会折叠到0到500kHz频率范围内。当信号频率fin=900kHz,这时读取到的混叠信号fa=fs-fin=1MHz-900kHz=100kHz。

如何防止频率混叠?

加一些外围电路(滤波器),可以把产生频率混叠的一些频率滤除,从而防止频率混叠。

c5a5c30c-d1a5-11ec-bce3-dac502259ad0.png

图4:频域中的目标信号与噪声信号 (图片来源:TI)

如上图,在频域范围内,蓝色是我们想要采集的信号频率,绿色和红色都是我们不希望的噪声信号频率。 我们以Σ-Δ ADC举例,Σ-Δ ADC是一种目前使用最为普遍的高精度ADC结构。(什么是Σ-Δ ADC?请参考下面文章:浅谈Delta-Sigma(Σ-Δ) ADC原理) 一般Σ-Δ ADC会自带数字滤波。理论上讲,数字滤波器可以滤除截止频率到fs/2内的噪声。如下图灰色部分的频率,将会被数字滤波器滤除。因此,下图绿色部分的噪声信号将被滤除。 根据奈奎斯特采样定律,任何大于fs/2的频率信号将会镜像折叠到0到fs/2的频率范围内。如下图红色部分的噪声会避开数字滤波器,折叠到信号频率附件。

c5c53af2-d1a5-11ec-bce3-dac502259ad0.png

图5:设计数字滤波,滤除不希望的噪声信号 (图片来源:TI)

所以,还要在实际电路中,我们还需要一个外部模拟防混叠滤波器(比如简单的RC滤波器)。如下图红色部分的频率,将会被外部模拟滤波器滤除。当模拟滤波器截止频率=采样频率fs减去数字滤波器截止频率时,那么后面红色部分的噪音信号也会被滤除。

c5e70be6-d1a5-11ec-bce3-dac502259ad0.png

图6:设计外部模拟防混叠滤波器,滤除不希望的噪声信号 (图片来源:TI)

经过数字滤波和模拟滤波双重过滤,在检测范围内,只剩下我们要的目标信号。 对于Σ-Δ ADC,内部有数字滤波器。这个数字滤波器有助于降低外部模拟滤波器的设计要求。在Digi-Key网站上查找Σ-Δ ADC产品,请点击这里>>。

Σ-Δ ADC抗混叠模拟前端设计

真正考虑Σ-Δ ADC抗混叠模拟前端设计的时候,我们不仅要考虑滤波器带宽的问题,还要考虑实际电路中的各种噪声,以及噪声源的特性。比如共模噪声,差模噪声等。

滤除共模噪声与差模噪声

如下图,每根差分线上我们都会有一个一摸一样的RC滤波器结构,用来滤除共模噪声的干扰。

c60a53bc-d1a5-11ec-bce3-dac502259ad0.png

图7:滤除共模噪声与差模噪声 (图片来源于TI)

两个差分线不可能完全一致,电容电阻会有微小的差异,从而引入差模噪声。为了解决这个差模干扰,我们一般会在两路差分信号中跨接一个电容Cdiff。一般Cdiff的容值时Cdm的10倍以上,来降低差模噪声。

差分输入Δ-Σ ADC,抗混叠滤波器如何设计?

低速Δ-Σ ADC通常需要一个简单的单滤波器来减少混叠效应。对于差分信号,滤波器结构通常由两个滤波路径组成:一个差分滤波器(源自两个滤波器电阻RFILTER和差分电容器CDIFF的组合);和一个共模滤波器(源自一个滤波器电阻RFILTER和共模电容器CCM的组合)

c64183a0-d1a5-11ec-bce3-dac502259ad0.png

图8:Delta-Sigma ADC的抗混叠滤波器结构

注意:如果您有一个单端输入,其中 AINN 是接地参考,则滤波器将由RFILTER和CCM组成。但是,设计指南将与下面描述的差分滤波器的设计指南相同。 为了确定上图中每个组件的值,我们将分析分为三个部分会有所帮助:

差分滤波器截止频率应该是多少?

我应该选择多大阻值的滤波电阻器

我应该选择多大容值的差分和共模电容器?

这里不多展开,更详细的资料可以查看下面这篇帖子:

Δ-Σ ADC抗混叠滤波器组件选择

更多ADC模拟前端设计的技术资料,可参考:

模拟基知识 - 第 5 部分:处理SAR ADC输入驱动难题

本文小结

抗混叠设计是ADC模拟前端设计里非常重要的一部分。抗混叠设计,并不能孤立去考虑,而是应该结合ADC类型、实际电路中的各种噪声,系统地去设计。了解频率混叠的发生机制,掌握防止频率混叠方法,才能设计出良好的ADC抗混叠模拟前端。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adc
    adc
    +关注

    关注

    95

    文章

    5651

    浏览量

    539454
  • PCB电路
    +关注

    关注

    1

    文章

    37

    浏览量

    11039

原文标题:Σ-Δ ADC模拟前端抗混叠设计:应该注意的要点,本文总结全了!

文章出处:【微信号:得捷电子DigiKey,微信公众号:得捷电子DigiKey】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Q值恒定、可同时输出:低通、高通、带通的滤波器电路

    由于传感器、传输路径等因素的影响,使得视频信号噪声信号,由于这些噪声信号的类型相当复杂,目前采用数字滤波方式,这需要大量的DSP芯片。Q值恒定、可同时输出:低通、高通、带通的
    发表于 04-24 22:51

    RZ MPU Delta-sigma的工作原理 Delta-Sigma的应用简介

    目前隔离式Delta-Sigma模数转换器在伺服驱动的相电流检测中得到越来越广泛的应用。
    的头像 发表于 03-22 13:55 1126次阅读

    高速ADC模拟输入架构类型介绍

    )网络。 图1. 开关电容ADC 这种方法有两个缺点 输入阻抗随着时间和模式而变化; 第二是电荷注入会反射回ADC模拟输入端,可能导致滤波器建立问题。 当模拟输入
    发表于 12-18 07:42

    AD7606能够处理信号的频率范围是多少?

    为20KHZ,如果使用AD7606,那么此滤波器会不会把我的信号部分损坏,造成信息丢失呢? 也就是说,AD7606能够处理的信号的频率范围是不是为10KHZ 忘不吝赐教
    发表于 12-18 06:22

    AD7606前端如果添加电阻的话,电阻值应该怎么计算呢?

    明确。 再添加电容的话,会对信号进行滤波吧。内置的滤波器已经能满足我的要求了,还有必要添加电容吗? 望不吝赐教!谢谢!
    发表于 12-18 06:17

    求问AD7961模拟输入电容是多少?

    求问AD7961模拟输入电容是多少?在评估板电路中,滤波器只有两个56pF对地电容C48、C49,C47未安装,要想安装在5MSPS,5V基准时,C47值取多少?
    发表于 12-12 06:45

    在使用AD9625的开发板时需要在前端加驱动电路或者驱动放大器吗?

    在使用AD9625的开发板时,还需不需要在前端加驱动电路或者驱动放大器?还有有没有合适的滤波器适合AD9625开发板的,可以推荐一下吗?
    发表于 12-11 08:29

    连续时间Σ-Δ型ADC的优势介绍

    ,狭窄通带内的动态范围将突出为CTSD ADC的性能指标。 主要亮点: 过采样提供内在的能力,因为谐波落在CTSD带宽之外。失真产物要
    发表于 12-11 08:14

    想用AD9467进行射频信号的欠采样处理,如何设计前端的调理电路来保证其和阻抗匹配呢?

    我想用AD9467进行射频信号的欠采样处理,如何设计前端的调理电路来保证其和阻抗匹配呢?前端射频信号是500MHz±5MHz的信号,经
    发表于 12-11 06:14

    ADL5562解决方案的注意事项

    使用环境: 之前使用ADL5565设计过通信系统中的滤波器。接收机通道中假信号为ADC基带信号中的高频噪声,如果不能有效的阻止,将在ADC
    发表于 11-23 06:01

    12位ADC采样保持器里面的电容量级是多少?

    有大神知道12位ADC采样保持器里面的电容量级是多少吗?因为设计电路的时候要使用滤波器,需要考虑采样保持器电容与
    发表于 11-02 06:27

    MAX11214: 24-Bit, 5mW, 140dB SNR, 32ksps Delta-Sigma ADC with Integrated PGA Data Sheet MAX11214: 24-Bit, 5mW, 140dB SNR, 32ksps Delta-Sigma

    电子发烧友网为你提供ADI(ADI)MAX11214: 24-Bit, 5mW, 140dB SNR, 32ksps Delta-Sigma ADC with Integrated PGA Data
    发表于 10-17 18:35
    MAX11214: 24-Bit, 5mW, 140dB SNR, 32ksps <b class='flag-5'>Delta-Sigma</b> <b class='flag-5'>ADC</b> with Integrated PGA Data Sheet MAX11214: 24-Bit, 5mW, 140dB SNR, 32ksps <b class='flag-5'>Delta-Sigma</b>

    MAX11208: 20-Bit, Single-Channel, Ultra-Low-Power, Delta-Sigma ADC with 2-Wire Serial Interface Data Sheet MAX11208: 20-Bit, Single-Channel,

    电子发烧友网为你提供ADI(ADI)MAX11208: 20-Bit, Single-Channel, Ultra-Low-Power, Delta-Sigma ADC with 2-Wire
    发表于 10-13 19:21
    MAX11208: 20-Bit, Single-Channel, Ultra-Low-Power, <b class='flag-5'>Delta-Sigma</b> <b class='flag-5'>ADC</b> with 2-Wire Serial Interface Data Sheet MAX11208: 20-Bit, Single-Channel,

    增量式Sigma-Delta ADC与传统结构的区别在哪?

    Sigma-Delta ADC设计中,应用于高精度窄带信号,例如生物医疗,仪表测量等领域的Sigma-Delta ADC通常被称为增量式(Incremental)
    的头像 发表于 07-03 16:54 1522次阅读
    增量式<b class='flag-5'>Sigma-Delta</b> <b class='flag-5'>ADC</b>与传统结构的区别在哪?

    delta-sigma调制过后的高频噪声是怎么去掉的?

    有没人了解或研究过delta-sigma DPWM,问下这里的delta-sigma 调制有没有应用类似delta-sigma ADC里面的过采样? 另外,说是
    发表于 05-06 17:43