这就要根据信号的特征来确定了,差分走线一般用于高速信号传输当中,可以有效减少干扰。差分走线是在需要进行差分阻抗匹配的时候才能够使用,此外,等长匹配的时候也可以用,但仅仅只是用于等长而已。
差分走线有哪些优势呢
1、能有效抑制EMI;
2、抗干扰能力强;
3、时序定位精确。
本文综合整理自青青河边草er、百度网友3a080c612、瀛洲烟雨
责任编辑:lq6
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
pcb
+关注
关注
4220文章
22472浏览量
385748 -
阻抗
+关注
关注
17文章
893浏览量
45360 -
高速信号
+关注
关注
1文章
192浏览量
17628 -
差分走线
+关注
关注
0文章
32浏览量
12669
发布评论请先 登录
相关推荐
差分线走线两个原则 PCB中使用差分走线有什么好处?
在PCB设计中,差分走线是一种常见的信号传输方式,它具有一系列的优点,使得设计师在处理高速信号时更倾向于使用差分信号而非单端信号。
差分走线的原理和作用 差分走线是射频走线的一种吗
差分走线是一种在高速PCB设计中常用的信号传输方式,它与射频走线有一定的关联,但也有其独特的特点和应用场景。
PCB设计(二):汉化及设计
形状。
板子形状有了之后,我们需要在Keep-out layer中,将边框复制粘贴一下,这是为了我们在布线的时候,避免出现线路超出板子范围。粘贴完之后,一定要确认者两层边框
发表于 01-16 09:14
PCB设计(二):汉化及设计
新的工程,选择PCB工程。然后,选中工程,右键添加原理图文件。
接下来我们就以一个简单的电路为例,来介绍绘制步骤。
首先,我们在绘制原理图之前,要做好准备工作,我们需要将图纸右下角的信息做一
发表于 01-10 15:34
可制造性案例│DDR内存芯片的PCB设计
完整的地和电源平面。
3、为了防止串扰,本组内信号不能和数据信号在同一个电阻排内。
DDR信号等长约束,由于DDR工作频率高,对信号等长有更严格的要求,实际的PCB设计中,对所有信号都
发表于 12-25 14:02
EMC之PCB设计技巧
和设计工程师头痛。
EMC与电磁能的产生、传播和接收密切相关,PCB设计中不希望出现EMC。电磁能来自多个源头,它们混合在一起,因此必须特别小心,确保不同的电路、走线、过孔和
发表于 12-19 09:53
AD9446 LVDS信号线的PCB走线的差分对间等长有没有要求?
我的AD9446的工作在LVDS模式下,请问对于AD9446(100MHz),LVDS信号线的PCB走线的
发表于 12-18 06:26
ADC/DAC/仪表放大的输入参考电压需不需通过放大器隔离一下在送入?
麻烦各位啦,想问一下ADC/DAC/仪表放大等的输入参考电压需不需通过放大器隔离一下在送入。
隔离的目的是不是解决阻抗问题?
发表于 11-21 08:00
8个PCB设计和布局技巧
PCB周围无处不在,我们可能一直都离PCB不超过一米。您的smartwatch /健身追踪器,笔记本电脑或手机。我们不能一天不依靠某处的PCB!结果,PCB设计比以往任何时候都更加重要
PCB设计中线宽线距的重要性
想要做好PCB设计,除了整体的布线布局外,线宽线距的规则也非常重要,因为线宽线距决定着电路板的性能和稳定性。所以本篇以RK3588为例,详细为大家介绍一下
发表于 09-01 10:51
高频高速PCB设计中的阻抗匹配,你了解多少?
挑战。
在高速PCB设计中,阻抗匹配显得尤为重要,为减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗的匹配。
发表于 05-26 11:30
《PADS PCB设计指南》从实战出发快速掌握PADS
出发的,欢迎大家关注作者的公众号“电子制作站”了解更多的硬件工程师的一线分享。 言归正传,聊一聊这本书籍,本书约定了一些基本描述和操作,看了一下基本上都是
发表于 05-15 15:56
评论