0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计:“电源加磁珠”的设计方法

PCB线路板打样 来源:一博科技 作者:吴均 2021-01-19 10:13 次阅读

承前:讨论滤波电容的位置与PDN阻抗的关系,提出“全局电容”与“局部电容”的概念。能看到当电容呈现“全局特性”的时候,电容的位置其实没有想象中那么重要。

本节:多层板设计的时候,电容倾向于呈现“全局特性”,“电源加磁珠”的设计方法,会影响电容在全局范围内起作用。同时电源种类太多,还会带来其他设计问题。

通过上一篇文章,我们知道电容在不同的使用条件,会呈现“全局特性”与“局部特性”。

避免研究公式的繁琐,我们来看看实际仿真结果。为了便于研究,设计了一个仿真案例,如图1所示:Case1是电容放在芯片管脚附近,Case1b是电容远离芯片管脚放置。这时候Case1b比Case1多出一对电源地过孔,为了同等条件下只比较电容的位置影响,我们增加Case1a案例,在和Case1b电容Fan out同样的位置上增加一对电源地过孔。

图1

图1的4、5两层为电源地耦合的平面。先来看看电源地距离为3mil时的情况:当电源地紧耦合时,a和b两个Case的PDN曲线基本重合,说明电容的谐振频率没有变化。也就是说,电容位置好像几乎没有任何影响,反而是Case1的谐振频率偏向于低频,说明Case1的安装电感反而更大一些。这个容易理解,主要是多出来的一对电源地过孔导致的。

o4YBAGAGP8mAYS_GAAHOJws3fO0500.png

图2

电源地距离在10mil以内时,以上结论都类似。但是当电源地距离在20mil甚至50mil时,情况稍有变化。如图3所示,电源地距离变大时,a和b两个Case的PDN曲线开始偏离,Case1b的谐振频率向低频偏移,说明电容远离芯片管脚的时候,电容的安装电感明显变大。

图3

所以,我们可以得出简单的结论:

典型的8层以上单板,或者6层板采用3个电源地平面,电源地相对紧耦合的设计,这时候板上的滤波电容呈现“全局特性”,也就是说电容的位置不是很“重要”,电容在全局起作用。双面板四层板,以及6层板电源地距离比较远,相对松耦合的时候,板上的滤波电容倾向于“局部特性”,电容的位置比较重要,最好能靠近芯片管脚放置。

当电源供电网络不使用电源地平面来设计的时候,电容更倾向于“局部特性”。如PLL电源的电容,如DDR3设计中Vref电源的电容,都希望严格把相应的电容靠近芯片的管脚,甚至最好能做到设计时指定电源必须从滤波电容进入芯片管脚。

同样的,对于常规数字电源,如3.3V,2.5V等IO电源,如果我们对每一个芯片都使用磁珠隔离之后单独供电,那么电容就失去了“全局”作用。最直接的一个负面作用就是导致设计需要增加更多的滤波电容。或者某个芯片的电容数量与种类不够,导致电源轨道噪声变大。

就算是电容的数量不是问题,电源噪声可控,“滥用”磁珠还会造成其他设计问题。图4中的方案三是现在非常流行的12层板层叠设计。大家选择这样的层叠最主要的原因就是电源的分割太破碎,这样的电源层如果作为参考平面的话,会比较难避免“跨分割”问题(单面跨电源分割问题,我们会另外有专题讨论)。方案三的层叠避免了电源分割多的问题,却带来更加恶劣的层间串扰等其他问题。

电源种类多是设计的现状,“滥用”磁珠会“雪上加霜”的让电源种类更多。加大电源地平面设计的难度。而增加的磁珠,其实并没有给电源噪声带来好处。

pIYBAGAGP--AcUftAAM5oGSf2PE312.png

图4

总结:常规的数字电源,在采用多层板设计,电源地平面紧耦合的情况下,不建议“滥用”磁珠,保持电容的“全局”特性起作用。

需要使用磁珠的场合大致分为两种

1、“特别”保护自己,如PLL电源等

2、“关爱”他人,自身的干扰性比较强,避免EMI问题,如强驱动的时钟芯片等

每次一个话题结束的时候,总觉得没什么问题可以问,因为觉得都讲清楚了。不过每次编辑都会强调“你的问题”呢?那就找一个问题,作为下一个话题的铺垫吧!

作者:吴均 一博科技高速先生团队队长
编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22472

    浏览量

    385747
  • 数字电源
    +关注

    关注

    27

    文章

    469

    浏览量

    109115
  • 磁珠
    +关注

    关注

    6

    文章

    249

    浏览量

    43898
收藏 人收藏

    评论

    相关推荐

    与电感的区别

    ,振荡电路,含超高频存储器电路(DDR SDRAM,RAMBUS等)都需要在电源输入部分,而电感是一种蓄能元件,用在LC振荡电路,中低频的滤波电路等,其应用频率范围很少超过错50
    发表于 07-07 22:14

    PCB设计正确使用

    电路,PLL,振荡电路,含超高频存储器电路(DDR SDRAM,RAMBUS等)都需要在电源输入部分,而电感是一种蓄能元件,用在LC振荡电路,中低频的滤波电路等,其应用频率范围很
    发表于 12-08 10:37

    电感和有什么区别?

    ,含超高频存储器电路都需要在电源输入部分,而电感是一种蓄能元件,用在LC振荡电路,中低频的滤波电路等,其应用频率范围很少超过50MHZ;5、电感一般用于电路的匹配和信号质量的控制
    发表于 01-09 18:28

    PCB生产之的作用极其工作原理

    兼容、噪音、干扰等问题,是电子行业极其产品所不可避免的问题,在PCB样板中,解决这类问题,主要是使用专用于抑制信号线、
    发表于 01-03 17:30

    环的失效与选型

    `环的主要失效机理是机械应力和热应力。作为导材料,
    发表于 01-19 11:49

    PCB设计的选用你真会吗?

    PCB设计中是使用贴片还是使用贴片电感主要取决于应用场景。如:在谐振电路中需要使用贴片电感;在消除不需要的EMI噪声时,使用贴片则是
    发表于 04-12 10:22

    PCB设计的使用

    ,RAMBUS等)都需要在电源输入部分,而电感是一种蓄能元件,用在LC振荡电路,中低频的滤波电路等,其应用频率范围很少超过错50MHZ.
    发表于 08-30 16:22

    和电感的区别

    ,振荡电路,含超高频存储器电路(DDR,SDRAM,RAMBUS等)都需要在电源输入部分,而电感是一种储能元件,用在LC振荡电路、中低频的滤波电路等,其应用频率范围很少超过50M
    发表于 11-27 09:43

    PCB电路设计中的选用技巧

    EMI控制中得到了广泛地应用。用于EMI吸收的环/可制成各种的形状,广泛 应用于各种场合。如在PCB板上,可加在DC/DC模块、数据线、电源
    发表于 11-28 16:52

    什么是

    (DDR,SDRAM,RAMBUS等)都需要在电源输入部分,而电感是一种储能元件,用在LC振荡电路、中低频的滤波电路等,其应用频率范围很少超过50MHz。1、片式电感:在电子设备
    发表于 05-15 06:22

    PCB电路设计选择的注意点

    了广泛地应用。用于EMI吸收的环/可制成各种的形状,广泛 应用于各种场合。如在PCB板上,可加在DC/DC模块、数据线、电源线等处。它
    发表于 05-16 21:15

    简介

    广泛应用于印制电路板.在电源线和数据线上,如在印制板的电源线入口端铁氧体抑制元件.就可以滤除高频干扰。铁氧体环或
    发表于 06-28 04:20

    电源纹波可能会存在的影响?

    `PCB设计会存在各种大大小小的误区,有的误区很容易用简单的理论进行解释,有的却显得神秘而难懂。高速先生最近和粉丝们的互动中惊讶的发现,电源纹波可能会存在反面影响这个误区原来一直
    发表于 08-28 11:57

    怎样去使用电源系统中铁氧体

    过滤高频电源噪声并干净地分享相似电源供电轨(即混合信号IC的模拟和数字供电轨),同时在共享的供电轨之间保持高频隔离的一种有效方法是使用铁氧体
    发表于 02-15 07:22

    PCB设计电源加磁珠”的设计方法

    多层板设计的时候,电容倾向于呈现“全局特性”,“电源加磁珠”的设计方法,会影响电容在全局范围内起作用。
    的头像 发表于 01-21 11:15 2047次阅读
    <b class='flag-5'>PCB设计</b>“<b class='flag-5'>电源</b>加磁珠”的设计<b class='flag-5'>方法</b>