0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于高频电路设计布线技巧的分析和应用介绍

发烧友研习社 来源:djl 2019-10-25 14:38 次阅读

如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要!

【第一招】多层板布线

高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。

【第二招】高速电子器件管脚间的引线弯折越少越好

关于高频电路设计布线技巧的分析和应用介绍

高频电路布线的引线最好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合

【第三招】高频电路器件管脚间的引线越短越好

信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。

【第四招】高频电路器件管脚间的引线层间交替越少越好

所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。据侧,一个过孔可带来约0.5pF的分布电容,减少过孔数能显著提高速度和减少数据出错的可能性。

【第五招】注意信号线近距离平行走线引入的“串扰”

高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点:

在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。

在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行。如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直。

数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性。

闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。

【第六招】集成电路块的电源引脚增加高频退藕电容

每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。

【第七招】高频数字信号的地线和模拟信号地线做隔离

模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。

【第八招】避免走线形成的环路

各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。

【第九招】必须保证良好的信号阻抗匹配

信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。

消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则:

USB布线规则。要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。

HDMI布线规则。要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。

LVDS布线规则。要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆

DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。

【第十招】保持信号传输的完整性

保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。

PCB即印制电路板,是电子电路的承载体,同时,也是电路设计的最后一个环节。现在的电子产品中,内部构造都要使用到PCB。PCB如此重要,我们应该如何系统、完善地学习PCB印制板设计?

很多人想参加线下培训班,但动辄成千上万的培训费用让人望而怯步,转而通过自学的途径,想快速学会PCB设计,但基于PCB设计的特殊性,且网络上也很少、缺乏系统、全面的PCB设计系列课程,学习的内容一知半解、无法运用于具体实际项目中。

为帮助大家能够更好、更快速、系统化掌握PCB设计核心知识,电子发烧友学院联合林超文团队精心打造PCB设计快速入门系列课程,旨在为广大热衷于PCB制造的初学者、工程师们提供一个很好的系统化、科学学习PCB设计的机会!

林老师在硬件互联设计领域,拥有PCB一线十多年的管理经验。精通CadenceMentorPADSAD、HyperLynx等多种PCB设计仿真工具,长期带领团队攻关军工、通讯等多领域高精尖设计仿真项目。出版过多部EDA书籍,系列书籍被业界人士称为“高速PCB设计宝典”。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5320

    文章

    10732

    浏览量

    353354
  • 电路设计
    +关注

    关注

    6565

    文章

    2317

    浏览量

    195366
  • 信号传输
    +关注

    关注

    4

    文章

    333

    浏览量

    19804
收藏 人收藏

    评论

    相关推荐

    pads如何使用自动布线功能

    自动布线是现代电子设计中非常重要的一环,它可以帮助电路设计师快速完成PCB布局设计并提高产品性能。pads作为一款专业的电路设计软件,提供了强大的自动布线功能,能够以速度和效率较高的方
    的头像 发表于 12-21 16:06 1649次阅读

    高频电路设计布线技巧十项规则【转】

    如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路
    的头像 发表于 12-11 14:18 421次阅读

    高频电路设计布线技巧十项规则

    高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现
    发表于 12-06 15:31 184次阅读

    十招搞定恼人的高频电路布线

     高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实
    发表于 12-04 15:20 101次阅读

    关于PCB设计中的高频电路布线技巧

    信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。
    发表于 11-20 15:44 288次阅读

    高频RFID读写器部分电路设计

    电子发烧友网站提供《超高频RFID读写器部分电路设计.pdf》资料免费下载
    发表于 11-07 15:11 0次下载
    超<b class='flag-5'>高频</b>RFID读写器部分<b class='flag-5'>电路设计</b>

    PCB布线对模拟信号传输的影响如何分析

    、相位延迟等因素。不良的布线设计有可能会引入噪声或在信号传输过程中降低信号质量,从而影响电路的性能。为了分析噪声是布线导致还是运放器件导致,需要进行详细的
    的头像 发表于 10-31 14:34 503次阅读

    微波网络如何使用S参数来分析电路

    在进行射频、微波等高频电路设计时,节点电路理论已不再适用,需要采用分步参数电路分析方法,这是可以采用复杂的场
    发表于 10-31 09:40 209次阅读
    微波网络如何使用S参数来<b class='flag-5'>分析</b><b class='flag-5'>电路</b>

    高频电路布线技巧分享

    如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路
    的头像 发表于 07-24 15:23 411次阅读

    电源电路布局布线注意事项(下)

    在进行电路设计时,电源布局布线是一个非常重要的步骤,一个电子硬件主板,如果本身供电就不稳定,又谈何电子主板电路稳定呢?
    的头像 发表于 06-28 15:52 913次阅读
    电源<b class='flag-5'>电路</b>布局<b class='flag-5'>布线</b>注意事项(下)

    电源电路布局布线注意事项(上)

    在进行电路设计时,电源布局布线是一个非常重要的步骤,一个电子硬件主板,如果本身供电就不稳定,又谈何电子主板电路稳定呢?
    的头像 发表于 06-28 15:52 488次阅读
    电源<b class='flag-5'>电路</b>布局<b class='flag-5'>布线</b>注意事项(上)

    《基于OrCAD Carpture和PSpice的模拟电路设计与仿真》简介

    行业标志性软件Pspice的仿真功能、器件模型、电路仿真、层电路设计,以及高级仿真分析进行详细讲解,全书共27个章节,章节后还有对应的习题练习,感觉非常适合作为一本教科书了。 本书是丹尼斯.菲茨
    发表于 05-20 14:53

    如何解决模拟电路高频干扰问题?

    电路设计中,高频干扰是很常见的问题之一,因为高频信号的传输和处理需要更高的精度和敏感度,因此在模拟电路设计中,工程师必须采取措施来解决高频
    的头像 发表于 05-18 10:49 2798次阅读

    高频PCB电路板设计布线的技巧

    高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须的,也是降低干扰的有效手段。
    的头像 发表于 05-15 13:46 1107次阅读

    电子电路设计学习技巧

    电路设计流程包括电路需求分析电路设计电路仿真和电路测试等环节。初学者需要了解这些环节的作用,
    的头像 发表于 05-09 14:32 1099次阅读