八路抢答器电路设计

资料大小: 333

所需积分: 0

下载次数:

用户评论: 0条评论,查看

上传日期: 2008-12-01

上 传 者: 发烧友他上传的所有资料

资料介绍

标签:抢答器(87)

抢答器作为一种电子产品,早已广泛应用于各种智力和知识竞赛场合,但目前所使用的抢答器存在分立元件使用较多,造成每路的成本偏高,而现代电子技术的发展要求电子电路朝数字化、集成化方向发展,因此设计出数字化全集成电路的多路抢答器是现代电子技术发展的要求0 笔者按照这一要求,并根据74LS373八路锁存器的功能特点,用74LS373和其它几块常用的)#12 系列数字集成电路设计出了一数码显示八路抢答器电路,该电路具有成本低、元器件容易得到、路数多、数码直观显示、性能稳定等诸多优点,
而且该电路也可作数字集成电路应用的一个范例,来作为学习使用数字集成电路之用.

设计原理框图如图’ 所示,锁存器输入信号均为同一电平时,控制电路输出控制信号使锁存器打开,这时锁存器输入端的电平送往相应的输出端,当有一输入端电平发生跳变时,其对应输出端电平也随着变,此变化的输出电平送入控制电路,控制电路产生使锁存器锁存的控制信号,锁存器一旦进入锁存工作状态,无论哪个输入端电平发生变化,各输出端电平均保持不变,与其它输出端电平不同的那个输出端的电平经编码器编码后送入数码显示译码器,控制驱动器驱动七段数码管进行数码显示,

用户评论

查看全部 条评论

发表评论请先 , 还没有账号?免费注册

发表评论

用户评论
技术交流、我要发言! 发表评论可获取积分! 请遵守相关规定。
上传电子资料