资料介绍
标签:
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关"信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响。
下载地址
本月热点资料
最新资料
下载排行
本周
- 基于KSZ8091MNX-EVAL以太网卡的参考设计
- 基于EVB-LAN9500A-MII以太网卡的参考设计
- 基于EVAL-ADuM5411EBZDigital Isolators的参考设计
- 基于AN-75电压频率变换器的参考设计
- 基于EVAL-ADPD1081Z-PPG图像传感器的参考设计
- 基于KSZ8795-POE-EVAL以太网接口的参考设计
- 基于MD1822DB2的参考设计
- MIPI DSI接收网桥参考设计
- 基于AKD4220-A视频开关的参考设计
- 基于EVB-LAN9252-ADD-ON以太网卡的参考设计
本月
- 基于MCP2120/22红外通信的参考设计
- 基于SPC5-L9177A-K01微控制器的参考设计
- 基于EVB-LAN9500A-MII以太网卡的参考设计
- 基于EVAL-ADuM5411EBZDigital Isolators的参考设计
- 基于KSZ8091MNX-EVAL以太网卡的参考设计
- 基于KSZ8081MNX-EVAL以太网卡的参考设计
- 基于DN406F高功率发光二极管驱动器的参考设计1
- 基于STEVAL-CTM010V1AC Motor Control的参考设计
- 基于HFBR-0502Z光收发器的参考设计
- 基于AN-H53的参考设计12345
用户评论
查看全部 条评论
发表评论请先 登录, 还没有账号?免费注册。
发表评论