FPGA的经典面试题和解答方法合集

资料大小: 0.16 MB

所需积分: 0

下载次数:

用户评论: 0条评论,查看

上传日期: 2020-09-04

上 传 者: 易水寒他上传的所有资料

资料介绍

标签:触发器(830)逻辑电路(221)fpga(11464)

  1:什么是同步逻辑和异步逻辑?(汉王)

  同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。答案应该与上面问题一致

  〔补充〕:同步时序逻辑电路的特点:各触发器的时钟端全部连接在一起,并接在系统时钟端,只有当时钟脉冲到来时,电路的状态才能改变。改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x 有无变化,状态表中的每个状态都是稳定的。

  异步时序逻辑电路的特点:电路中除可以使用带时钟的触发器外,还可以使用不带时钟的触发器和延迟元件作为存储元件,电路中没有统一的时钟,电路状态的改变由外部输入的变化直接引起。

  2:同步电路和异步电路的区别:

  同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都

  与所加的时钟脉冲信号同步。异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。

  3:时序设计的实质:

  电路设计的难点在时序设计,时序设计的实质就是满足每一个触发器的建立/ 保持时间的而要求。

  4:建立时间与保持时间的概念?

  建立时间:触发器在时钟上升沿到来之前,其数据输入端的数据必须保持不变的时间。

  保持时间:触发器在时钟上升沿到来之后,其数据输入端的数据必须保持不变的时间。

用户评论

查看全部 条评论

发表评论请先 , 还没有账号?免费注册

发表评论

用户评论
技术交流、我要发言! 发表评论可获取积分! 请遵守相关规定。
上传电子资料