完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
数据: Asynchronous Communications Element With 64-Byte FIFOs And AutoFlow Control 数据表
TL16C750是TL16C550C异步通信元件(ACE)的功能升级,后者又是TL16C450的功能升级。功能上与TL16C450上电(字符或TL16C450模式)相同,TL16C750与TL16C550C一样,可以置于备用模式(FIFO模式)。这通过缓冲接收和传输的字符来减轻CPU过多的软件开销。接收器和发送器FIFO最多可存储64个字节,包括接收器FIFO每字节的三个附加错误状态位。用户可以选择16字节FIFO模式或扩展64字节FIFO模式。在FIFO模式下,有一个可选择的自动流控制功能,通过自动控制通过RTS \输出和CTS \输入信号的串行数据流,可以显着减少软件过载并提高系统效率(见图1)。
TL16C750对从外围设备或调制解调器接收的数据进行串并转换,并对从CPU接收的数据进行并行到串行转换。 CPU可以随时读取ACE状态。 ACE包括完整的调制解调器控制功能和处理器中断系统,可以对其进行定制以最大限度地减少通信链路的软件管理。
TL16C750 ACE包含一个可编程波特率发生器,能够将参考时钟除以1到(2 16 - 1)的除数,并为内部产生16倍参考时钟发射机逻辑。还包括使用该16×时钟作为接收器逻辑的规定。 ACE可容纳1 Mbaud串行速率(16 MHz输入时钟),因此位时间为1 us,典型字符时间为10 us(起始位,8位数据位,停止位)。
两个TL16C450终端功能已更改为TXRDY \和RXRDY \,它们为直接存储器访问(DMA)控制器提供信号。
< br>
SLLS191C - 1995年1月 - 修订1997年12月
Number of Channels (#) |
FIFOs (bytes) |
Rx FIFO Trigger Levels (#) |
Tx FIFO Trigger Levels (#) |
Programmable FIFO Trigger Levels |
CPU Interface |
Baud Rate (max) at Vcc = 1.8V and with 16X Sampling (Mbps) |
Baud Rate (max) at Vcc = 2.5V and with 16X Sampling (Mbps) |
Baud Rate (max) at Vcc = 3.3V and with 16X Sampling (Mbps) |
Baud Rate (max) at Vcc = 5.0V and with 16X Sampling (Mbps) |
Operating Voltage (V) |
Auto RTS/CTS |
Rating |
Operating Temperature Range (C) |
Package Group |
TL16C750 | TL16C2752 | TL16C752C | TL16C754C |
---|---|---|---|
1 | 2 | 2 | 4 |
64 | 64 | 64 | 64 |
4 | 4 | 16 | 16 |
N/A | 4 | 16 | 16 |
No | Yes | Yes | Yes |
X86 | X86 | X86 | X86 |
N/A | 1 | 1 | 1 |
N/A | 1.5 | 1.5 | 1.5 |
0.875 | 2 | 2 | 2 |
1 | 3 | 3 | 3 |
3.3 5 | 1.8 2.5 3.3 5 | 1.8 2.5 3.3 5 | 1.8 2.5 3.3 5 |
Yes | Yes | Yes | Yes |
Catalog | Catalog | Catalog | Catalog |
0 to 70 | -40 to 85 0 to 70 | 0 to 70 -40 to 85 | -40 to 85 0 to 70 |
LQFP PLCC | PLCC | TQFP VQFN | LQFP |