产品频道

SMJ320C40 军用浮点数字信号处理器

数据: SMJ320C40, TMP320C40 Digital Signal Processors 数据表

描述

C40数字信号处理器(DSP)是采用0.72-μm双层金属CMOS技术制造的32位浮点处理器。 320C40是德州仪器(TI)第四代DSP的一部分,主要用于并行处理。

有关设计低温操作时的其他信息,请参阅德州仪器应用报告 320C3x,320C4x和320MCM42x低温上电启动灵敏度,文献编号为SGUA001。

特性

  • SMJ:MIL-PRF-38535的QML处理
  • SM:标准处理
  • TMP :商业级处理TAB
  • 工作温度范围:
    • 军用(M)-55°C至125°C
    • 特殊(S)-55°C至100°C
    • 商业(C)-25°C至85°C
    • 商业(L)0°C至70°
  • 最高性能浮点数字信号处理器(DSP)
    • C40-60:
        33-ns指令周期时间:
        60 MFLOPS, 30 MIPS,330 MOPS,384 MBps
    • C40-50:
        40-ns指令周期时间:
        50 MFLOPS,25 MIPS,275 MOPS,320 MBps
    • C40-40:
        50-ns指令周期时间:
        40 MFLOPS,20 MIPS,220 MOPS,256 MBps
  • 六个通信端口
  • 6通道直接内存访问(DMA)协处理器
  • 单周期转换为IEEE-745浮点格式
  • 单周期1 /x,1 / x
  • 源代码与SMJ320C30兼容
  • 验证的Ada编译器
  • 单周期40位浮点,32-位整数乘法器
  • 12个40位寄存器,8个辅助寄存器,14个控制寄存器和2个定时器
  • IEEE标准1149.1 测试访问端口(JTAG)
  • 两个相同的外部数据和地址总线,支持共享存储器系统和高数据速率,单周期传输:
    • 高端口数据速率100 MBytes /s(每个总线)
    • 16G字节连续编程/数据/外设地址空间
    • 存储器访问请求快速,智能总线仲裁
    • 单独的地址,数据和控制使能引脚
    • 四组存储器控制信号支持硬件中不同的速度存储器
    • < /ul>
    • 包装:
      • 325针陶瓷网格阵列(GF后缀)
      • 352-Lead Ceramic Quad Flatpack(HFH Suffix)
      • < li> 324-Pad JE DEC标准TAB框架
    • 使用德州仪器(TI)的增强型高性能注入CMOS(EPIC ??)技术制造
    • 单独的内部程序,数据和DMA协处理器总线,用于支持程序和数据吞吐量的大规模并行输入/输出(I /O),最大化持续中央处理单元(CPU)性能
    • 片上程序高速缓存和双 - 访问/单周期RAM,提高内存访问性能
      • 512字节指令缓存
      • 8K字节的单周期双访问程序或数据RAM
      • 基于ROM的引导加载程序支持在任何一个通信端口上使用8位,16位或32位存储器进行程序启动

    IEEE标准1149.1-1990,IEEE标准测试访问端口和边界扫描架构。
    EPIC和TI是德州仪器公司的商标。

参数 与其它产品相比 其它高可靠性 DSP

 
Cycle Time (ns)
Data / Program Memory Space (Words)
DMA (Ch)
Frequency (MHz)
MIPS
MOPS
Operating Temperature Range (C)
Package Group
Pin/Package
Rating
SMJ320C40 SM320C40
33     33    
4G     4G    
6     6    
60     60    
30     30    
60     60    
-55 to 100
-55 to 125    
-55 to 100
-55 to 125    
CFP
CPGA    
CFP
CPGA    
325CPGA
352CFP    
325CPGA
352CFP    
Military     Military    

技术文档

数据手册(1)

相关阅读