0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

XC7Z015-2CLG485I 168个一包

深圳市国宇航芯科技有限公司 2021-11-29 10:29 次阅读

XC7Z015-2CLG485I 供应商 XC7Z015-2CLG485I怎么订货 XC7Z015-2CLG485I价格

XC7Z015-2CLG485I 芯片详细信息

poYBAGGkOiWARh42AAEY-1JM4Tg484.pngXilinx

Manufacturer: Xilinx

Product Category: Processors, Microprocessors

Manufacturer Part #: XC7Z015-2CLG485I

XC7Z015-2CLG485I Zynq®-7000系列基于Xilinx全可编程SoC体系结构。这些产品在单个设备中集成了功能丰富的基于ARM®Cortex-A9的双核处理系统(PS)和28 nm Xilinx可编程逻辑(PL)。ARM Cortex-A9 CPU是PS的核心,还包括片上内存、外部内存接口和丰富的外围连接接口。
XC7Z015-2CLG485I 主要特征
双核ARM®皮质™-基于A9的应用处理器单元(APU)
每个CPU 2.5 DMIPS/MHz
CPU频率:高达1 GHz
相干多处理器支持
ARMv7-A体系结构
TrustZone®安全
Thumb®-2指令集
Jazelle®RCT执行环境体系结构
霓虹的™ 媒体处理引擎
单精度和双精度矢量浮点单元(VFPU)
CoreSight™ 和程序跟踪宏单元(PTM)
定时器和中断
32 KB级别1 4路集合关联指令和数据缓存(每个CPU独立)
512 KB 8路集关联二级缓存(在CPU之间共享)
字节奇偶校验支持
片上启动ROM
256 KB片上RAM(OCM)
字节奇偶校验支持
多协议动态存储器控制器
DDR3、DDR3L、DDR2或LPDDR2存储器的16位或32位接口
16位模式下的ECC支持
1GB的地址空间,使用单列8、16或32位宽的存储器
XC7Z015-2CLG485I 静态内存接口
两个10/100/1000三速以太网MAC外设,支持IEEE标准802.3和IEEE标准1588修订版2.0
两个USB 2.0 OTG外设,每个外设最多支持12个端点
两个SD/SDIO 2.0/MMC3.31兼容控制器
两个全双工SPI端口和三个外围芯片选择
两个高速UART(高达1 Mb/s)
两个主和从I2C接口
具有四个32位组的GPIO,其中最多54位可与PS I/O(一组32b和一组22b)一起使用,最多64位(最多两组32b)可连接到可编程逻辑
多达54个灵活多路复用I/O(MIO),用于外围引脚分配
真双端口
高达72位宽
可配置为双18KB

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1602

    文章

    21320

    浏览量

    593173
  • 单片机
    +关注

    关注

    6001

    文章

    43973

    浏览量

    620821
  • 电子元器件
    +关注

    关注

    132

    文章

    3093

    浏览量

    103233
收藏 人收藏

    评论

    相关推荐

    485上位机软件?

    寻找485上位机通讯软件,能够实现多个发送区的自动轮流发送,最好是5以上的发送区,发送周期可调。
    发表于 04-13 19:49

    核芯互联发布支持PCIe Gen 6的时钟发生器芯片CLG0841/CLG0851

    CLG08x1是支持PCIe Gen1–6的3.3V的时钟发生器芯片。CLG08X1有8个输出,符合IntelDB800标准,每个差分输出都有一个专用的OE#引脚,支持PCIeCLKREQ#功能。
    的头像 发表于 03-29 10:46 189次阅读
    核芯互联发布支持PCIe Gen 6的时钟发生器芯片<b class='flag-5'>CLG</b>0841/<b class='flag-5'>CLG</b>0851

    STM32F407XX I2S DMA循环buffer播放DMA中断不致怎么解决?

    buffer写入,分包左右声道64字节(stero)一包次写入,启动后包间产生时间间隔2ms(总数据量8000x16x2/8=32000字节),产生的DMA中断大部分是
    发表于 03-28 07:19

    stm32f746g如何使用usb次性发送一包超过1.5M的数据?

    目前我正在用disco stm32f746g的板子通过高速usb给上位机传输数据,因为数据量比较大,所以一包数据就超过1.5M。上位机是很多年前写的成熟版本,无法更改。高速usb的缓存达不到1.5M,所以如何分包发送?有人遇
    发表于 03-13 08:29

    STM32H7接收数据异常,一包接收的数据出现两发送的内容怎么解决?

    );__HAL_UART_DISABLE_IT( huart1, DMA_IT_HT); 2、发送数据1
    发表于 03-08 08:05

    使用ADuC7023+USB-I2C/LIN-CONV-Z侦测MCU为什么会出现乱码?

    这是我的ADuC7023LAYOUT图 这是我使用USB-I2C/LIN-CONV-Z侦测MCU时的乱码 请问为什么会这样?? 当我换WIN7电脑时 使用I2CWSD会跑出
    发表于 01-12 06:12

    Evatronix R8051XC/R8051XC2 CPU核心的配置功能

    应用程序注释 告诉您如何配置 Evatronix R8051XC/ R8051XC 2 的 Keil 8051 开发工具 。 R8051XC/ R8051
    发表于 09-04 06:13

    NRP-Z51射频功率传感器相差5dbm 还能使用不

    NRP-Z51射频功率传感器相差5dbm 还能使用不 这是烧坏了吗? 功率都不准![NRP-Z21.jpg](//file1.elecfans.com/web2/M00/8F/86
    发表于 08-07 08:19

    9FGV1006C015数据表 Addendum

    9FGV1006C015 数据表 Addendum
    发表于 07-04 20:17 0次下载
    9FGV1006C<b class='flag-5'>015</b>数据表 Addendum

    M031 ISP—485烧录怎么设置?

    大佬您好,M031 ISP—485烧录怎么设置?谢谢您 1、将bsp中ISP\\ISP_RS485工程烧到板子的LDROM上 2、设置从LDROM中启动。 3、连接硬件 4、
    发表于 06-27 07:03

    【资料分享】Xilinx Zynq-7010/7020工业核心板规格书(双核ARM Cortex-A9 + FPGA,主频766MHz)

    XC7Z010/XC7Z020-2CLG400I 2x ARM Cortex-A9,主频766MHz,2.5DMIPS/MHz Per Core 1x Artix-7架构可编程逻辑资
    发表于 06-25 09:56

    【资料分享】Zynq-7010/7020工业评估板规格书(双核ARM Cortex-A9 + FPGA,主频766MHz)

    图解2 硬件参数 表 1 硬件参数CPUXilinx Zynq-7000 XC7Z010/XC7Z020-2CLG400I 2x ARM Cortex-A9,主频766MHz,2.5
    发表于 06-21 17:18

    【资料分享】Zynq-7010/7020工业核心板规格书(双核ARM Cortex-A9 + FPGA,主频766MHz)

    Zynq-7000 PL端特性参数 硬件参数 表 1 硬件参数CPUXilinx Zynq-7000 XC7Z010/XC7Z020-2CLG400I 2x ARM Cortex-A9,主频
    发表于 06-21 15:19

    1230-015D-3S压力传感器的应用领域

    1230-015D-3S压力传感器一般作为风速测量使用,下面讲讲1230-015D-3S在风速测量中的几种应用。
    的头像 发表于 06-02 14:53 416次阅读
    1230-<b class='flag-5'>015</b>D-3S压力传感器的应用领域

    socket UDP接收前数据被后来的数据覆盖了咋办?

    socket UDP 接收前数据被后来的数据覆盖了 :UDP接收高频率数据-大概50ms次每次50字节一包,接收的前一包数据的后10字
    发表于 05-05 14:12