0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

用于雷达和5G无线测试仪的JESD204B时钟生成参考设计

电子工程师 来源:陈翠 2019-05-11 10:13 次阅读

高速多通道应用需要低噪声、可扩展且可进行精确通道间偏差调节的时钟解决方案,以实现最佳系统 SNR、SFDR 和 ENOB。此参考设计使用一个主时钟器件和多个从时钟器件,支持高通道数 JESD204B 同步时钟。此设计可提供多通道 JESD204B 时钟,采用 TI LMK04828 时钟抖动清除器和带有集成式 VCO 的 LMX2594 宽带 PLL,能够实现低于 10ps 的时钟间偏差。此设计经过 TI ADC12DJ3200 EVM 在 3GSPS 环境中检测,具有改善的 SNR 性能,通道间偏差低于 50ps。本文对所有重要设计理论都进行了阐释说明,可指导用户完成器件选择流程和设计优化。最后,此设计还包含原理图、板布局、硬件测试和测试结果。

特性

·高频 (GSPS) 采样时钟生成

·符合 JESD204B 标准、高通道数、可扩展的时钟解决方案

·适用于射频采样 ADC/DAC 的低相位噪声时钟

·可配置的相位同步可在多通道系统中实现低偏差

·支持 TI 高速转换器和采集卡(ADC12DJ3200EVM、TSW14J56/TSW14J57)

TIDA-01023 High Channel Count JESD204B Clock Generation Reference Design for RADAR and 5G Wireless Testers Board Image

TIDA-01023 High Channel Count JESD204B Clock Generation Reference Design for RADAR and 5G Wireless Testers Board Setup Image

TIDA-01023 High Channel Count JESD204B Clock Generation Reference Design for RADAR and 5G Wireless Testers Block Diagram Image

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 雷达
    +关注

    关注

    48

    文章

    2674

    浏览量

    115529
  • 无线测试仪
    +关注

    关注

    0

    文章

    21

    浏览量

    8996
收藏 人收藏

    评论

    相关推荐

    JESD204B的系统级优势

    的路径更少。由于对畸变管理的需求降低,因此布局和布线可进一步简化。这是因为数据时钟嵌入在数据流中,并在接收器中与弹性缓冲器结合,无需通过“波形曲线”来匹配长度。图 1 是 JESD204B 接口对简化
    发表于 09-18 11:29

    5G无线测试仪高通道数JESD204B时钟生成参考设计

    和设计优化。最后,此设计还包含原理图、板布局、硬件测试测试结果。主要特色高频 (GSPS) 采样时钟生成符合 JESD204B 标准、高通
    发表于 10-15 15:09

    在Xilinx FPGA上快速实现JESD204B

    的串行协议,包括PCIe、SATA、SRIO、CPRI和JESD204B。因此,一个实现链路层的逻辑核和实现物理层的可配置SERDES 便构成了JESD204B 链路的基础。图4 和图5 显示
    发表于 10-16 06:02

    高通道数JESD204B菊链可扩展时钟解决方案

    原理图、板布局、硬件测试测试结果。主要特色高频 (GSPS) 采样时钟生成符合 JESD204B 标准、具有高通道数且可扩展的
    发表于 12-28 11:54

    串行LVDS和JESD204B的对比

    通道成为可能,并且对用于蜂窝基站的无线基础设施收发器尤为重要。JESD204A还提供多器件同步支持,这有利于医疗成像系统等使用大量ADC的应用。JESD204B是该规范的第三个修订版,
    发表于 05-29 05:00

    JESD204B串行接口时钟的优势

    时钟规范,以及利用TI 公司的芯片实现其时序要求。1. JESD204B 介绍1.1 JESD204B 规范及其优势 JESD204 是基于SerDes 的串行接口标准,主要
    发表于 06-19 05:00

    FPGA高速数据采集设计之JESD204B接口应用场景

    ,具有高速并串转换的作用。2、使用JESD204B接口的原因a.不用再使用数据接口时钟时钟嵌入在比特流中,利用恢复时钟技术CDR)b.不用
    发表于 12-03 17:32

    FPGA高速数据采集设计之JESD204B接口应用场景

    JESD204B协议支持的确定性延迟特性保证了设计实现。验证方案的测试电路采用XilinxK7系列FPGA控制两片AD9694(采样率320Msps)同步采集,证实设计方案满足应用需求。3、雷达
    发表于 12-04 10:11

    JESD204B是什么工作原理?控制字符是什么?

    JESD204B的工作原理JESD204B的控制字符
    发表于 04-06 06:01

    如何让JESD204B在FPGA上工作?FPGA对于JESD204B需要多少速度?

    的模数转换器(ADC)和数模转换器(DAC)支持最新的JESD204B串行接口标准,出现了FPGA与这些模拟产品的最佳接口方式问题。FPGA一直支持千兆串行/解串(SERDES)收发器。然而在过去,大多数ADC
    发表于 04-06 09:46

    JESD204B协议有什么特点?

    在使用最新模数转换器 (ADC) 和数模转换器 (DAC) 设计系统时,我已知道了很多有关 JESD204B 接口标准的信息,这些器件使用该协议与 FPGA 通信。那么在解决 ADC 至 FPGA
    发表于 04-06 06:53

    如何去实现JESD204B时钟

    JESD204B数模转换器的时钟规范是什么?JESD204B数模转换器有哪些优势?如何去实现JESD204B时钟
    发表于 05-18 06:06

    如何采用系统参考模式设计JESD204B时钟

    LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的双环路抖动清除器,可在具有器件和SYSREF时钟的子类1时钟方案里驱动多达七个JESD204B转换器或逻辑器件。图1是典型
    发表于 11-18 06:36

    JESD204B协议介绍

    的优势。有了 JESD204B,您无需再:使用数据接口时钟(嵌入在比特流中)担心信道偏移(信道对齐可修复该问题)使用大量 I/O(高速串行解串器实现高吞吐量)担心用于同步多种 IC 的复杂方法(子类…
    发表于 11-21 07:02

    JESD204B的优势

    如果您有接触使用 FPGA 的高速数据采集设计,没准听说过新术语“JESD204B”。我在工作中看到过很多工程师询问有关 JESD204B 接口的信息以及它如何同 FPGA 协作。他们特别感兴趣
    发表于 11-23 06:35