0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

输入信号消失 SR锁存器如何实现存储

电子设计 来源:feiyan 作者:电子设计 2018-12-03 11:19 次阅读

即解释当一端输入信号消失时,为什么SR还可以使原来的信号保持?

“信号消失”,我估计指的是将S、R均置为0的意思。我有时也会说给某个输入加个信号或者撤掉某个信号,指的是给这个输入置1或置0。所以题主想问的是,为什么SR锁存器S和R置为0时,输出能够保持不变。

正好前两周刚又回顾了下这些基础知识,在这里放上我的个人理解。

SR锁存器SR-Latch能够存储数据是因为它具有双稳态Bi-Stable的结构。而双稳态电路,是时序电路中锁存器Latch和寄存器Register(触发器Flip-Flop)的基础,几乎所有的锁存器和寄存器(触发器)都是由双稳态电路衍生而来。

双稳态电路

基本的双稳态电路由两个反向器形成环路,可以发现Vo1=Vi2=~Vo2=~Vi1,整个环路形成稳态,小噪声的干扰都无法破坏这个环路中两个器件的输入输出的状态。而如果改变(更强的驱动力强行改变或利用额外的电路结构)Vi1的电压,环路仍然会进入新的稳态,仍然满足Vo1=Vi2=~Vo2=~Vi1。这个电路因为存在两个稳定状态Vo1=Vi2=~Vo2=~Vi1=1和Vo1=Vi2=~Vo2=~Vi1=0,因此被称为双稳态电路。

下图是我随便画的一个形象表示,一个球在两个坑的某一个坑中,如果没有人为挪动这个球,这个球将始终在这个坑里。

双稳态的形象表示

然后接下来分析SR锁存器:

这是SR锁存器,因为一个2输入或非门在一个输入固定为0时就相当于一个反向器,因此在S、R都为0时,两个或非门等于两个反向器,又因为两个或非门环型连接,此时SR锁存器等同于基本双稳态电路。

而当R或S中某一个信号置为1时,例如S=1,此时S输入的这个反向器输出将会固定为0,此时双稳态电路被破坏,使得Q=1,Q反=0,而当S又从1变为0时,SR锁存器又变成了双稳态电路,从而能够保持住Q和Q反的输出。置R=1时也是同理。

置S或者R中某一个输入为1,相当于把两坑中间的高坡挖掉,同时把一个坑挖的更深,让球自然滚入其中。S、R恢复为0,相当于把两个坑恢复为原装。

而SR锁存器不正常的状态是SR一起置1,此时Q和Q反将输出为0,如果此时同时撤掉S、R信号,输出将随机进入到双稳态中某一个稳态。这相当于把球放到两个坑中间的坡顶上,球将受扰动而随机掉入某一个坑中间。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 锁存器
    +关注

    关注

    8

    文章

    744

    浏览量

    41035
  • 触发器
    +关注

    关注

    14

    文章

    1677

    浏览量

    60402
收藏 人收藏

    评论

    相关推荐

    51.2 SR (3)#

    元器件
    电路设计快学
    发布于 :2022年08月01日 11:28:13

    [7.3.1]--7.3.1SR工作原理

    SR数字逻辑
    李开鸿
    发布于 :2022年11月13日 01:28:53

    [7.3.2]--7.3.2SR的描述

    SR数字逻辑
    李开鸿
    发布于 :2022年11月13日 01:30:02

    [6.2.1]--5.2.1SR

    SR
    学习电子知识
    发布于 :2022年11月16日 22:04:18

    sr在库里怎么找?

    画图要用到SR,在库里怎么找呢?知道的指导下,谢谢!
    发表于 11-03 19:10

    、触发、寄存和缓冲的区别

    时钟脉冲的电平作用下改变状态是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)
    发表于 10-09 16:19

    凔海笔记之FPGA(六):触发

    逻辑可构成时序逻辑电路,简称时序电路。现在讨论实现存储功能的两种逻辑单元电路,即和触发。双稳态:电子电路中。其双稳态电路的特点是:在
    发表于 05-21 06:50

    寄存和触发的区别

    寄存:register:latch触发:flipflop 一、
    发表于 07-03 11:50

    触发、寄存三者的区别

    触发:能够存储一位二值信号的基本单元电路统称为“触发”。
    发表于 09-11 08:14

    RS输入信号消抖方法

    引起,并非真正的低电平,宽度约为1-2us,可以被RS器识别并,造成错误的输出指示,引起混淆。想请教各位大神,如何通过简单的硬件电路,实现
    发表于 09-12 06:45

    的缺点和优点

    (latch)---对脉冲电平敏感,在时钟脉冲的电平作用下改变状态是电平触发的
    发表于 04-23 03:35

    CD4013的异或门输出信号是什么

    LF是输入的低频PWM,CP2输入的是LF取反信号,CD4013是一个,不知道最后异或门输
    发表于 04-30 02:03

    的相关资料下载

    时,三态门导通 § /OE无效时,三态门高阻(任何数据或信息都不能通过)○ /LE为数据输入信号 § /LE有效时(低电平),数据存在
    发表于 12-13 08:23

    sr是如何消除脉冲抖动的?

    数电分析,电平从高到低再到高的过程,sr是如何消除脉冲抖动的?
    发表于 04-26 11:00

    请问sr是如何消除脉冲抖动的?

    数电分析,电平从高到低再到高的过程,sr是如何消除脉冲抖动的?
    发表于 05-10 15:03