0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

针对NMOS驱动电路做一个简单分析

工控维修那些事儿 来源:未知 作者:李倩 2018-04-25 15:35 次阅读

现在的MOS驱动,有几个特别的需求

1,低压应用

当使用5V电源,这时候如果使用传统的图腾柱结构,由于三极管的be有0.7V左右的压降,导致实际最终加在gate上的电压只有4.3V。这时候,我们选用标称gate电压4.5V的MOS管就存在一定的风险。

同样的问题也发生在使用3V或者其他低压电源的场合。

2,宽电压应用输入电压并不是一个固定值,它会随着时间或者其他因素而变动。这个变动导致PWM电路提供给MOS管的驱动电压是不稳定的。

为了让MOS管在高gate电压下安全,很多MOS管内置了稳压管强行限制gate电压的幅值。在这种情况下,当提供的驱动电压超过稳压管的电压,就会引起较大的静态功耗。

同时,如果简单的用电阻分压的原理降低gate电压,就会出现输入电压比较高的时候,MOS管工作良好,而输入电压降低的时候gate电压不足,引起导通不够彻底,从而增加功耗。

3,双电压应用在一些控制电路中,逻辑部分使用典型的5V或者3.3V数字电压,而功率部分使用12V甚至更高的电压。两个电压采用共地方式连接。

这就提出一个要求,需要使用一个电路,让低压侧能够有效的控制高压侧的MOS管,同时高压侧的MOS管也同样会面对1和2中提到的问题。

在这三种情况下,图腾柱结构无法满足输出要求,而很多现成的MOS驱动IC,似乎也没有包含gate电压限制的结构。

于是我设计了一个相对通用的电路来满足这三种需求。

针对NMOS驱动电路做一个简单分析:

Vl和Vh分别是低端和高端的电源,两个电压可以是相同的,但是Vl不应该超过Vh。Q1和Q2组成了一个反置的图腾柱,用来实现隔离,同时确保两只驱动管Q3和Q4不会同时导通。

R2和R3提供了PWM电压基准,通过改变这个基准,可以让电路工作在PWM信号波形比较陡直的位置。

Q3和Q4用来提供驱动电流,由于导通的时候,Q3和Q4相对Vh和GND最低都只有一个Vce的压降,这个压降通常只有0.3V左右,大大低于0.7V的Vce。R5和R6是反馈电阻,用于对gate电压进行采样,采样后的电压通过Q5对Q1和Q2的基极产生一个强烈的负反馈,从而把gate电压限制在一个有限的数值。这个数值可以通过R5和R6来调节。

最后,R1提供了对Q3和Q4的基极电流限制,R4提供了对MOS管的gate电流限制,也就是Q3和Q4的Ice的限制。必要的时候可以在R4上面并联加速电容

这个电路提供了如下的特性:

1,用低端电压和PWM驱动高端MOS管。

2,用小幅度的PWM信号驱动高gate电压需求的MOS管。

3,gate电压的峰值限制

4,输入和输出的电流限制

5,通过使用合适的电阻,可以达到很低的功耗。

6,PWM信号反相。NMOS并不需要这个特性,可以通过前置一个反相器来解决。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOS管
    +关注

    关注

    107

    文章

    2215

    浏览量

    64365
  • 驱动电路
    +关注

    关注

    151

    文章

    1470

    浏览量

    107664

原文标题:MOS管驱动电路经典讲解

文章出处:【微信号:pcb_repaired,微信公众号:工控维修那些事儿】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    NMOS管共源放大电路的仿真分析

    小川今天给大家介绍的是NMOS管共源放大电路的Multisim仿真及分析。希望大家能够多多支持。
    发表于 02-25 13:06 1234次阅读
    <b class='flag-5'>NMOS</b>管共源放大<b class='flag-5'>电路</b>的仿真<b class='flag-5'>分析</b>

    详细讲解MOSFET管驱动电路

    我只针对NMOS驱动电路做一个简单分析: Vl和V
    发表于 07-05 11:45

    MOS管的应用及导通特性和应用驱动电路的总结。

    针对NMOS驱动电路做一个简单分析:Vl和Vh分别是
    发表于 11-12 15:40

    MOS管的应用及导通特性和应用驱动电路的总结。

    图如下:图1 用于NMOS驱动电路图2 用于PMOS的驱动电路这里我只针对
    发表于 12-18 15:37

    MOS管驱动电路分析

    NMOS驱动电路图2 用于PMOS的驱动电路这里只针对NM
    发表于 07-09 17:24

    对MOS管驱动电路了解的不透彻?本文带你找到答案

    做一个简单分析:Vl和Vh分别是低端和高端的电源,两电压可以是相同的,但是Vl不应该超过Vh。Q1和Q2组成了
    发表于 05-28 08:30

    海飞乐技术现货替换IXFP90N20X3M场效应管

    场效应晶体管大多采用垂直导电结构,提高了器件的耐电压和耐电流的能力。按垂直导电结构的不同,又可分为2种:V形槽VVMOSFET和双扩散VDMOSFET。这里只针对NMOS驱动电路
    发表于 03-11 18:01

    海飞乐技术现货替换IXFP130N15X3场效应管

    : 25 ns 工厂包装数量: 50 子类别: MOSFETs 典型关闭延迟时间: 62 ns 典型接通延迟时间: 21 ns这里只针对NMOS驱动电路
    发表于 03-11 18:03

    NMOS与PMOS的驱动电路有什么区别?

    相对通用的电路NMOS驱动电路与PMOS的驱动电路区别】
    发表于 07-30 06:09

    NMOS驱动电路的特性有哪些呢

    NMOS驱动电路与PMOS的驱动电路有何区别?NMOS驱动
    发表于 11-03 08:07

    NMOS驱动电路

    NMOS 驱动电路 :
    发表于 04-01 15:29 9112次阅读
    <b class='flag-5'>NMOS</b><b class='flag-5'>驱动</b><b class='flag-5'>电路</b>

    4个NMOS组成的全桥驱动电路

    4个NMOS组成的全桥驱动电路我们常用的电机驱动有半桥驱动和全桥驱动,通常我们也会搭配我们的
    的头像 发表于 08-26 11:48 3.7w次阅读
    4个<b class='flag-5'>NMOS</b>组成的全桥<b class='flag-5'>驱动</b><b class='flag-5'>电路</b>

    一个简单NMOS 驱动电路设计

    在搭建一个测试电路,需要用到 NMOS 器件,同事设计了一个电路如下: 同事搭建的 NMOS 驱动电路
    的头像 发表于 01-29 11:57 1.5w次阅读
    一个<b class='flag-5'>简单</b>的<b class='flag-5'>NMOS</b> <b class='flag-5'>驱动</b><b class='flag-5'>电路</b>设计

    mos管高端驱动电路 高手才可以搞定的mos管调压电路

    满足输出要求,而很多现成的MOS驱动IC,似乎也没有包含gate电压限制的结构。 于是我设计了一个相对通用的电路来满足这三种需求。 电路图如下: 图1 用于NMOS
    发表于 12-30 14:44 2.5w次阅读
    mos管高端<b class='flag-5'>驱动</b><b class='flag-5'>电路</b> 高手才可以搞定的mos管调压<b class='flag-5'>电路</b>

    使用NMOS和升降压驱动IC实现防反保护电路设计

    设计具有 NMOS驱动IC 的防反保护电路时,NMOS 需放置在高边,驱动IC也从高边取电,这里将产生一个大于输入电压 (VIN) 的内
    的头像 发表于 06-14 09:04 1110次阅读
    使用<b class='flag-5'>NMOS</b>和升降压<b class='flag-5'>驱动</b>IC实现防反保护<b class='flag-5'>电路</b>设计