在集成运放的应用中,经过相位补偿的集成运放在大多数应用场合是能满足要求的。但在应用时,有时还会出现自激,这一般是由于下述原因所致。
一、没有按集成运放使用说明中推荐的相位校正电路和参数值进行校正
1说明书中推荐的补偿方法和参数是通过产品设计和大量实验得出的,对大多数应用是有效的,它考虑了温度、电源电压变化等因素引起的频响特性的变化,并保证具有一定的稳定裕度。二、电源退耦不好
2当电源退耦不好时,各放大级的信号电流内阻上的电压降将产生互耦作用,若耦合信号与某级输入信号是同相位时,电路将产生寄生振荡。为此必须重视电源退耦。退耦时除在电源端加接大电容外,还应并接瓷片小电容,因为大电容如电解电容,它本身的分布电感较大,影响退耦效果。三、电路连接时的分布电容影响
3由于电路存在分布电容,有时后级的信号会通过分布电容反馈到前级,当此反馈信号与该放大级原输入信号同相位时,也会形成寄生正反馈,从而使电路自激振荡。所以连接电路时,尽量减小分布电容是很重要的,尤其应注意使集成运放的“+”输人端远离它的输出端。四、集成运放负载电容过大的影响
4当集成运放负载电容过大时,整个运放电路的开环频响曲线将发生变化,使电路的相位余量减小,甚至引起自激。若在运放的输出端与外接负载电容之问加接一个小电阻(如数百欧以内),使运放电路与负载电容之间相隔离,则可减轻负载电容的影响。但有时这种改进的效果是有限的。为消除自激振荡,就应减小负载电容,或在集成运放输出端外加输出功率更大的、高频响应更好的输出级电路。
五、集成运放同相输入端接地电阻太大
5当同相端对地接入很大的电阻,它与运放差模输入端的电容形成一个新的极点,尽管输入端的电容不大,但同相端对地外接电阻较大,则新产生的极点可能接近于或低于交接频率,而使闭环电路自激或电路动态特性变差。解决的简便方法是在同相端对地电阻上并接电容,以形成高频旁路。六、集成运放输出端与同相端和调零端之阃存在寄生电容
6在设计印制电路板时,或做电路实验时,曲于引线布置不适当或过长、过近,会带来寄生电容而引起自激。通常在低频电路中,不易出现自激,而在宽带放大器中,应注意消除寄生电容耦合。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
运放电路
+关注
关注
36文章
344浏览量
34457 -
负载电容过
+关注
关注
0文章
1浏览量
878
原文标题:集成运放输出为什么不稳定?原因竟是这些......
文章出处:【微信号:Mouser-Community,微信公众号:贸泽电子设计圈】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
去耦电容和旁路电容的区别
有较好的去耦效果,对40MHz以上的噪声几乎不起作用。1μF、10μF的电容,并行共振频率在20MHz以上,去除高频噪声的效果要好一些。每10片左右集成电路要加一片充
发表于 03-08 23:42
为什么我们都在使用退耦电容
作者: TI专家Bruce Trump翻译: TI信号链工程师 Rickey Xiong (熊尧) 每个人都知道运放应该使用靠近运放供电管脚的退耦电
发表于 09-21 09:52
旁路电容和去耦电容总结
,也就是说,对于10MHz以下的噪声有较好的去耦效果,对40MHz以上的噪声几乎不起作用。1μF、10μF的电容,并行共振频率在2MHz以上,去除高频噪声的效果要好一些。每10片左右集成电路
发表于 12-07 09:39
耦合电容与退耦电容资料分享!
通过电源互相干扰的影响。耦合常数是指耦合电容值与第二级输入阻抗值乘积对应的时间常数。退耦有三个目的:1.将电源中的高频纹波去除,将多级放大器的高频信号通过电源相互串扰的通路切断。2.大
发表于 08-05 04:36
退耦电容的放置位置
去年第一次跟着师父去做产品的EMC实验的时候,颇有收获在此整理分享给大家。以前在学生时代的时候对于MCU退耦电容的作用理解的并不是很透彻,导致不是很关心退
发表于 11-10 08:24
集成运放电压放大电路设计基本方法
一、实验目的掌握集成运放电压放大电路设计基本方法。掌握基本仪器使用方法(电源、信号发生器、示波器)。二、实验内容及结果实验内容基于集成
发表于 11-12 08:00
三级浪涌防护及退耦设计电路
三级浪涌防护及退耦设计 浪涌(surge)也叫突波、瞬变(voltagetransient),是电路短路、电源切换或大型发动机开关机引起的电流瞬间超出稳定值峰值的突发现象,一般指发生在几百万
发表于 03-30 14:42
评论