0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

实战经验 | BlueNRG-X 原理图参数说明(附资料下载端口)

STM32单片机 来源:未知 2023-10-18 19:15 次阅读


关键词:BlueNRG-1, BlueNRG-2, BlueNRG-LP/LPS


目录预览

1、前言

2、BlueNRG-1/-2 的原理图参数说明及设计注意事项

3、BlueNRG-LP/LPS 的原理图参数说明及设计注意事项

4、小结


01

前言


为了让客户在原理图设计阶段少走弯路,我这里结合客户评估和设计阶段常遇到的问题,整理了一下 BlueNRG-1/-2 相关设计及注意事项以备客户解惑用。


02

BlueNRG-1/-2 的原理图参数说明及设计注意事项


2.1. BlueNRG-1/-2 原理图及参数如下:


通过断点和单步调试,我们发现出现问题的指令如下所示:

图1.IDB007V1_schematic


图2.IDB008V2_schematic


表1. 基于 BlueNRG-1/2 板子的元器件说明


2.2. 原理图设计注意事项:


1. C4 的取值只能是 150nf 或者 220nf,否则会影响系统的稳定。
2. 设计成 SMPS ON 的是时候,D1 中的 pin1 和 pin2 之间焊接一颗电感,该电感的具体要求如下:标称值为 10 uH 或 4.7 uH ,但 DCR 务必小于 1ohm 且额定电流必须大于 100 mA。
3. RXD/TXD 必须接到 DIO11 和 DIO08 pin,否则后续将无法使用 RF Flash utility 工具和 BlueNRG GUI 工具。
4. 这里的 L1=2nH,L5=3.9nH 建议保留,这有助于抑制最后通道的杂散并减少晶体和RF 信号间的相互影响。
5. 建议预留 ANATEST0 pin 和 ANATEST1 pin 的测试点,以便后续测试高速晶体的启振时间。
6. DIO7 建议通过 100kohm 电阻接地并预留测试点:为强制执行 updater 代码(参见预先编程的引导加载程序),建议将 IO7 引脚拉高并硬件复位设备。


03

BlueNRG-LP/LPS 的原理图参数说明及设计注意事项


3.1. BlueNRG-LP 原理图及参数如下:


图3.IDB011V1_schematic


图4.IDB011V2_schematic


3.2. BlueNRG-LPS 原理图及参数说明如下:

图5.IDB012V1_schematic


表2. 基于 BlueNRG-LP/LPS 板子的元器件说明


3.3. 原理图设计注意事项:


1. CAP 的取值只能是 150nf 或者 220nf,否则会影响系统的稳定。
2. 设计成 SMPS ON 的是时候,D1 中的 pin1 和 pin2 之间焊接一颗电感,该电感的具体要求如下:标称值为 10 uH 或 2.2 uH 或 1.5uH,但 DCR 务必小于 1ohm 且额定电流必须大于 100 mA。

表3.SMPS BOM information


3. 对于 BlueNRG-LP 芯片 RXD/TXD 必须接到 PA8 和 PA9 pin,而对于 BlueNRGLPS 芯片 RXD/TXD 必须接到 PB0 和 PA1 pin。否则,后续将无法使用 RF Flash utility 工具和 BlueNRG GUI 工具。
4. 实际应用中 Q1(32KHZ 晶体)可以省略,Q2(32MHZ 晶体)需符合 Fnom=32Mhz,fTOL建议选择±20ppm, PD 不要超过 100uW,CL 选用 6~8pf 的。
5. 建议预留 VCAP 和 PB6 pin 的测试点,以便后续测试高速晶体的启振时间。
6. PA10 建议预留测试点。


04

小结


为方便客户、代理 FAE 更好地理解 DEMO 板的原理图,以便客户项目顺利进行, 以及方便后续的测试和调试,这里特意分享以上章节针对不同 DEMO 板的原理图和设计事项做了说明。

更多内容,欢迎点击下方“阅读原文”,免费下载“LAT1235 BlueNRG-X原理图参数说明”。


完整内容请点击“阅读原文”下载原文档。



原文标题:实战经验 | BlueNRG-X 原理图参数说明(附资料下载端口

文章出处:【微信公众号:STM32单片机】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 单片机
    +关注

    关注

    6002

    文章

    43990

    浏览量

    620977
  • STM32
    +关注

    关注

    2240

    文章

    10675

    浏览量

    348881

原文标题:实战经验 | BlueNRG-X 原理图参数说明(附资料下载端口)

文章出处:【微信号:STM32_STM8_MCU,微信公众号:STM32单片机】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    BlueNRG 345MC上电后没有IO输出是为什么?

    。将同样的程序烧写到第一版里,MCU可以运行并输出。请问两款芯片在配置方面有什么区别吗?有哪些原因可能导致无法运行? 第二版的硬件是参考DEMO板原理图设计的,但是VDDA误接了+3V电源,上电前用
    发表于 03-18 06:26

    BlueNRG系列协处理器实战经验简介

    BlueNRG 系列芯片从最早的一代 BlueNRG-MS 开始就支持协处理器模式。
    的头像 发表于 01-05 18:16 1184次阅读
    <b class='flag-5'>BlueNRG</b>系列协处理器<b class='flag-5'>实战经验</b>简介

    三阶CIFF结构模型参数说明

    参数说明如下 1:generator (信号发生器) 幅度0.6 输入频率10312.5Hz 2: Ideal intergrator (with delay) 采样时间 1/5120000 最大幅度 0.7
    的头像 发表于 12-15 14:22 396次阅读

    如何选择和设置外部晶体适配 BlueNRG-X

    如何选择和设置外部晶体适配 BlueNRG-X
    的头像 发表于 10-25 16:40 210次阅读
    如何选择和设置外部晶体适配 <b class='flag-5'>BlueNRG-X</b>

    ADC配置参数说明

    ADC配置参数说明
    发表于 10-19 07:26

    BlueNRG-LP、BlueNRG-LPS省电模式

    BlueNRG-LP、BlueNRG-LPS 是超低功耗的 BLE 单模 SoC,符合 Bluetooth®规范。其架构核心是 32 位的 Cortex-M0+。本应用笔记将介绍
    发表于 10-09 17:27 0次下载

    【应用笔记】BlueNRG-LP、BlueNRG-LPS+省电模式

    BlueNRG-LP、BlueNRG-LPS 是超低功耗的 BLE 单模 SoC,符合 Bluetooth®规范。其架构核心是 32 位的 Cortex-M0+。 本应用笔记将介绍
    发表于 10-08 15:35

    BlueNRG-LP、BlueNRG-LPS 2.4GHz无线电私有驱动程序

    本文档介绍 BlueNRG-LP、BlueNRG-LPS 2.4 GHz 无线电私有底层驱动程序,它提供对 BlueNRG-LP 和 BlueNRG-LPS设备的访问权限,以便在不使用
    发表于 09-12 09:37 0次下载

    BlueNRG-LP、BlueNRG-LPS定时器模块

    an5469  BlueNRG-LP、BlueNRG-LPS 是超低功耗的 BLE 单模片上系统,符合 Bluetooth®规范。其架构核心是 32 位的 Cortex M0+。本文档介绍管理
    发表于 09-12 09:36 0次下载

    BlueNRG-LP、BlueNRG-LPS(无线)固件升级程序

    本应用笔记介绍运行于随 BlueNRG-LP、BlueNRG-LPS 片上系统提供的 Bluetooth®低功耗(LE)栈之上的 BlueNRG-LP、BlueNRG-LPS 无线(O
    发表于 08-14 10:19

    BlueNRG-LP/BlueNRG-LPS设备的PCB设计指南

    符合蓝牙规范 v5.x 的超低功耗 Bluetooth low energy(BLE)2.4 GHz 射频收发器。BlueNRG-LP、BlueNRG-LPS 适用于实现符合蓝牙低功耗 SIG 规范
    发表于 08-14 06:35

    IEEE 1149.1 JTAG测试访问端口复位要求应用说明

    电子发烧友网站提供《IEEE 1149.1 JTAG测试访问端口复位要求应用说明.pdf》资料免费下载
    发表于 07-26 15:45 0次下载
    IEEE 1149.1 JTAG测试访问<b class='flag-5'>端口</b>复位要求应用<b class='flag-5'>说明</b>

    应用笔记|如何选择和设置外部晶体适配 BlueNRG-X

    关键字:晶体 目录预览 1 前 言 2 BlueNRG-低速晶体 3 BlueNRG-高速晶体 4 如何测试和校准频偏 5 小结 1. 前言 鉴于经常有客户对如何选择外部低速晶体,如何测试外部
    的头像 发表于 06-30 17:40 356次阅读
    应用笔记|如何选择和设置外部晶体适配 <b class='flag-5'>BlueNRG-X</b>

    Top和Block实战经验以及DDR接口时序

    IO约束在顶层和模块级的主要命令都是以下几个,但是实际应用的复杂程度不可同日而语,本篇会先介绍模块级IO约束实战经验,然后讲解顶层IO约束复杂性,过程中会介绍DDR接口时序。
    的头像 发表于 06-27 15:07 596次阅读
    Top和Block<b class='flag-5'>实战经验</b>以及DDR接口时序

    应用笔记|BlueNRG-X 如何实现外部天线和 PA 的控制

    关键字:BlueNRG-1, BlueNRG-LP, PA 目录预览 1 前 言 2 如何控制外部 PA 3 如何实现 WIFI 和 BLE 共用一个天线 4 小结 1. 前言 鉴于以下应用场
    的头像 发表于 05-31 02:15 910次阅读
    应用笔记|<b class='flag-5'>BlueNRG-X</b> 如何实现外部天线和 PA 的控制