0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

晶振电路的PCB设计

SJK晶科鑫 2022-04-15 14:48 次阅读

晶振电路设计考虑事项:

  1. 位置要选对:晶振内部是石英晶体,如果不慎掉落或受不明撞击,石英晶体易断裂破损,所以晶振的放置远离板边,靠近MCU的位置布局。

2.两靠近:耦合电容应尽量靠近晶振的电源管脚,如果多个耦合电容,按照电源流入方向,依次容值从大到小摆放;晶振则要尽量的靠近MCU。

3.走线短:所有连接晶振输入/输出端的导线尽量短,以减少噪声干扰及分布电容对晶振的影响。

使晶振、外部电容器(如果有)与 IC之间的信号线尽可能保持最短。当非常低的电流通过IC晶振振荡器时,如果线路太长,会使它对 EMCESD 与串扰产生非常敏感的影响。而且长线路还会给振荡器增加寄生电容。

4.高独立:尽可能保证晶振周围的没有其他元件。防止器件之间的互相干扰,影响时钟和其他信号的质量。晶振周围 1mm 禁布器件,0.5mm 禁布过孔走线,所有晶振下不打过孔(包括地过孔)。当心晶振和地的走线。

5.尽可能将其它时钟线路与频繁切换的信号线路布置在远离晶振连接的位置。

6.外壳要接地:晶振的外壳必须要接地,除了防止晶振向外辐射,也可以屏蔽外来的干扰。


如果实际的负载电容配置不当,第一会引起线路参考频率的误差.另外如在发射接收电路上会使晶振的振荡幅度下降(不在峰点),影响混频信号的信号强度与信噪.


当波形出现削峰,畸变时,可增加负载电阻调整(几十K到几百K).要稳定波形是并联一个1M左右的反馈电阻.

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 晶振
    +关注

    关注

    32

    文章

    2466

    浏览量

    66826
  • 晶振电路
    +关注

    关注

    7

    文章

    88

    浏览量

    24696
收藏 人收藏

    评论

    相关推荐

    PCB射频电路四大基础特性及设计技巧

    一站式PCBA智造厂家今天为大家讲讲射频电路pcb设计技巧有哪些?射频电路PCB设计的一些技巧。射频电路已经成为了现代通信领域的重要组成部分
    的头像 发表于 03-07 09:20 234次阅读

    运放电路PCB设计技巧分析

    运算放大器芯片电源处的小陶瓷旁路电容在放大器处于输入高频信号时可以为放大器的高频特性提供能量电容值的选择根据输入信号的频率与放大器的速度选择例如,一个400MHz的放大器可能采用并连安装的0.01uF和1nF电容。
    发表于 12-08 15:35 158次阅读

    关于EMC防护电路PCB设计

    在使用TVS二极管保护ESD 损害的同时,必须配合合理的PCB 布局。首先是要避免自感。对于ESD 这样巨变突发的脉冲,很可能会在回路中引起寄生自感,进而对回路形成强大的电压冲击,并可能超出 IC 的承受极限而造成损伤。
    发表于 11-27 15:17 83次阅读

    音频接口电路PCB设计注意事项

    音频接口电路PCB设计注意事项
    的头像 发表于 11-23 17:42 459次阅读
    音频接口<b class='flag-5'>电路</b>的<b class='flag-5'>PCB设计</b>注意事项

    EMC防护电路PCB设计

    在使用TVS二极管保护ESD 损害的同时,必须配合合理的PCB 布局。首先是要避免自感。对于ESD 这样巨变突发的脉冲,很可能会在回路中引起寄生自感,进而对回路形成强大的电压冲击,并可能超出 IC 的承受极限而造成损伤。
    发表于 11-23 15:18 108次阅读

    模拟电路PCB设计规则

    尽管构建模拟系统看起来像是回到了真空管时代,但模拟组件和电路不会很快消失,支持它们的 PCB 也不会消失。纯模拟电路板和混合信号 PCB 在许多产品中仍然很重要,并将继续在一系列频率下
    的头像 发表于 10-15 15:08 583次阅读
    模拟<b class='flag-5'>电路</b>的<b class='flag-5'>PCB设计</b>规则

    DDR模块电路PCB设计建议

    DDR电路简介 RK3588 DDR 控制器接口支持 JEDEC SDRAM 标准接口,原理电路16位数据信号如图8-1所示,地址、控制信号如图8-2所示,电源信号如图8-3所示。电路控制器有如
    的头像 发表于 09-19 11:40 293次阅读
    DDR模块<b class='flag-5'>电路</b>的<b class='flag-5'>PCB设计</b>建议

    eMMC模块电路PCB设计建议

    eMMC电路简介 eMMC(Embedded Multi Media Card)是MMC协会订立、主要针对手机或平板电脑等产品的内嵌式存储器标准规格。 eMMC在封装中集成了一个控制器,提供标准接口
    的头像 发表于 08-17 07:30 5773次阅读
    eMMC模块<b class='flag-5'>电路</b>的<b class='flag-5'>PCB设计</b>建议

    Clock时钟电路PCB设计布局布线要求

    针对时钟电路PCB设计有以下注意事项: 1、晶体电路布局需要优先考虑,布局整体紧凑,布局时应与芯片在同一层并尽量靠近放置,以避免打过孔,晶体走线尽可能的短,远离干扰源,尽量远离板边缘; 2、如果出现晶体
    的头像 发表于 07-28 07:35 590次阅读
    Clock时钟<b class='flag-5'>电路</b><b class='flag-5'>PCB设计</b>布局布线要求

    PCB设计中如何减少ESD损害

    今天给大家分享的是:在电路设计和PCB设计如何防止ESD损坏设备。
    的头像 发表于 07-11 09:23 694次阅读
    <b class='flag-5'>PCB设计</b>中如何减少ESD损害

    清晰明了的晶振电路PCB设计

    我们常把晶振比喻为数字电路的心脏,这是因为,数字电路的所有工作都离不开时钟信号
    发表于 06-08 11:51 311次阅读
    清晰明了的晶振<b class='flag-5'>电路</b><b class='flag-5'>PCB设计</b>

    干货|电路设计中如何减少ESD?

    今天给大家分享的是:在电路设计和PCB设计如何防止ESD损坏设备。
    的头像 发表于 06-05 09:34 600次阅读
    干货|<b class='flag-5'>电路</b>设计中如何减少ESD?

    电路设计和PCB设计中如何防止ESD损坏设备

    今天给大家分享的是:在电路设计和PCB设计如何防止ESD损坏设备。
    发表于 05-24 09:28 1055次阅读
    <b class='flag-5'>电路</b>设计和<b class='flag-5'>PCB设计</b>中如何防止ESD损坏设备

    大电流功率电路PCB设计要点分享

    今天和大家分享一下大电流功率信号的PCB设计知识点。在我们常规认识和学习中,可能大多数人一说模拟信号都是连续的小信号,如声音信号。其实还有一种模拟信号需要我们关注,那就是大电流的功率电路PCB设计时要注意。典型应用是电源,电机
    的头像 发表于 05-17 10:38 1782次阅读

    射频电路PCB设计技巧

    由于射频(RF)电路为分布参数电路,在电路的实际工作中容易产生趋肤效应和耦合效应,所以在实际的PCB设计中,会发现电路中的干扰辐射难以控制。
    的头像 发表于 04-30 15:47 1205次阅读
    射频<b class='flag-5'>电路</b><b class='flag-5'>PCB设计</b>技巧