0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电揭露3D IC封装技术成功,揭开半导体制程的新世代

集成电路应用杂志 来源:杨湘祁 2019-05-27 15:30 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

台积电完成全球首颗 3D IC 封装,预计将于 2021 年量产。目前业界认为,此技术主要是为了应用在 5 纳米以下先进制程,并为客制化异质芯片铺路,当然也更加巩固苹果订单。

台积电近几年推出的CoWoS架构及整合扇出型封状等原本就是为了透过芯片堆栈摸索后摩尔定律时代的路线,而真正的 3D 封装技术的出现,更加强化了台积电垂直整合服务的竞争力。尤其未来异质芯片整合将会是趋势,将处理器、数据芯片、高频存储器、CMOS 影像感应器与微机电系统等整合在一起。

封装不同制程的芯片将会是很大的市场需求,半导体供应链的串联势在必行。所以令台积电也积极投入后端的半导体封装技术,预计日月光、矽品等封测大厂也会加速布建3D IC封装的技术和产能。不过这也并不是容易的技术,需搭配难度更高的工艺,如硅钻孔技术、晶圆薄化、导电材质填孔、晶圆连接及散热支持等,将进入新的技术资本竞赛。

台积电总裁魏哲家表示,尽管半导体处于淡季,但看好高性能运算领域的强劲需求,且台积电客户组合将趋向多元化。不过目前台积电的主要动能仍来自于 7 纳米制程,2020 年 6 纳米才开始试产,3D 封装等先进技术届时应该还只有少数客户会采用,业界猜测苹果手机处理器应该仍是首先引进最新制程的订单。更进一步的消息,要等到 5 月份台积大会时才会公布。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    336

    文章

    29977

    浏览量

    258202
  • 台积电
    +关注

    关注

    44

    文章

    5787

    浏览量

    174752

原文标题:台积电完成首颗3D封装,继续领先业界

文章出处:【微信号:appic-cn,微信公众号:集成电路应用杂志】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    2纳米制程试产成功,AI、5G、汽车芯片

    2nm 制程试产成功 近日,晶圆代工龙头
    的头像 发表于 10-16 15:48 841次阅读

    引领全球半导体制程创新,2纳米制程备受关注

    在全球半导体行业中,先进制程技术的竞争愈演愈烈。目前,只有、三星和英特尔三家公司能够进入
    的头像 发表于 07-21 10:02 671次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>引领全球<b class='flag-5'>半导体制程</b>创新,2纳米<b class='flag-5'>制程</b>备受关注

    看点:在美建两座先进封装厂 博通十亿美元半导体工厂谈判破裂

    两座先进的封装工厂将分别用于导入 3D 垂直集成的SoIC工艺和 CoPoS 面板级大规模 2.5D 集成技术。 据悉
    的头像 发表于 07-15 11:38 1557次阅读

    半导体制冷机chiller在半导体工艺制程中的高精度温控应用解析

    半导体制造领域,工艺制程对温度控制的精度和响应速度要求严苛。半导体制冷机chiller实现快速升降温及±0.5℃精度控制。一、半导体制冷机chiller
    的头像 发表于 05-22 15:31 1277次阅读
    <b class='flag-5'>半导体制</b>冷机chiller在<b class='flag-5'>半导体</b>工艺<b class='flag-5'>制程</b>中的高精度温控应用解析

    西门子与合作推动半导体设计与集成创新 包括N3P N3C A14技术

    西门子和在现有 N3P 设计解决方案的基础上,进一步推进针对台 N
    发表于 05-07 11:37 1251次阅读

    AMD实现首个基于N2制程的硅片里程碑

    基于先进2nm(N2)制程技术的高性能计算产品。这彰显了AMD与
    的头像 发表于 05-06 14:46 587次阅读
    AMD实现首个基于<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>N2<b class='flag-5'>制程</b>的硅片里程碑

    最全最详尽的半导体制技术资料,涵盖晶圆工艺到后端封测

    ——薄膜制作(Layer)、图形光刻(Pattern)、刻蚀和掺杂,再到测试封装,一目了然。 全书共分20章,根据应用于半导体制造的主要技术分类来安排章节,包括与半导体制造相关的基础
    发表于 04-15 13:52

    2.5D3D封装技术介绍

    整合更多功能和提高性能是推动先进封装技术的驱动,如2.5D3D封装。 2.5D/
    的头像 发表于 01-14 10:41 2623次阅读
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>介绍

    技术前沿:半导体先进封装从2D3D的关键

    技术前沿:半导体先进封装从2D3D的关键 半导体分类 集成电路封测
    的头像 发表于 01-07 09:08 3118次阅读
    <b class='flag-5'>技术</b>前沿:<b class='flag-5'>半导体</b>先进<b class='flag-5'>封装</b>从2<b class='flag-5'>D</b>到<b class='flag-5'>3D</b>的关键

    先进封装大扩产,CoWoS制程成扩充主力

    近日,宣布了其先进封装技术的扩产计划,其中CoWoS(Chip-on-Wafer-on-Substrate)
    的头像 发表于 01-02 14:51 1046次阅读

    消息称完成CPO与先进封装技术整合,预计明年有望送样

    12月30日,据台湾经济日报消息称,近期完成CPO与半导体先进封装技术整合,其与博通共同开
    的头像 发表于 12-31 11:15 878次阅读

    熊本工厂正式量产

    了重要一步。据悉,该工厂将生产日本国内最先进的12-28纳米制程逻辑芯片,供应给索尼等客户。这一制程技术在当前半导体市场中具有广泛的应用前景,对于提升日本
    的头像 发表于 12-30 10:19 804次阅读

    CoWoS封装A1技术介绍

    进步,先进封装行业的未来非常活跃。简要回顾一下,目前有四大类先进封装3D = 有源硅堆叠在有源硅上——最著名的形式是利用
    的头像 发表于 12-21 15:33 4353次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS<b class='flag-5'>封装</b>A1<b class='flag-5'>技术</b>介绍

    2nm芯片试产良率达60%以上,有望明年量产

    了业界的普遍预期。 据悉,一直致力于在半导体制技术的前沿进行探索和创新,此次2nm芯片的成功
    的头像 发表于 12-09 14:54 1496次阅读

    技术资讯 | 2.5D3D 封装

    本文要点在提升电子设备性能方面,2.5D3D半导体封装技术至关重要。这两种解决方案都在不同程度提高了性能、减小了尺寸并提高了能效。2.5
    的头像 发表于 12-07 01:05 2173次阅读
    <b class='flag-5'>技术</b>资讯 | 2.5<b class='flag-5'>D</b> 与 <b class='flag-5'>3D</b> <b class='flag-5'>封装</b>