新思科技宣布新思科技设计平台(Synopsys Design Platform)已通过台积电最新系统整合芯片3D芯片堆栈(chip stacking)技术的认证,其全平台的实现能力,辅以具备高弹性的参考流程,能协助客户进行行动运算、网络通讯、消费性和汽车电子应用,对于高效能、高连结和多芯片技术等设计解决方案的部署。
新思科技设计平台是以设计实作与签核解决方案为中心,其大量的参考方法包括先进的贯穿介电导通孔建模、多芯片布局攫取、实体平面规划和实作,以及寄生萃取与时序分析和可高度扩展的实体验证。
台积电设计建构管理处资深处长Suk Lee表示,系统频宽与复杂度的挑战促成创新产品的问世,台积电推出全新的3D整合技术,并藉由有效的设计实作将高度差异化产品推向市场,本次与新思科技持续的合作关系,为台积电创新的SoIC先进芯片堆栈技术提供了可扩展的方法,期待双方客户能受惠于这些先进的技术和服务,以实现真正的系统级封装。
新思科技设计事业群联席总经理Sassine Ghazi指出,新思科技与台积电近期的合作成果,将可在系统规模和系统效能上带来突破性的进展,新思科技的数位设计平台以及双方共同开发的相关方法,将使设计人员在布署新一代多芯片解决方案时,能更有信心符合严格的时程规划。
-
芯片
+关注
关注
462文章
53534浏览量
459098 -
台积电
+关注
关注
44文章
5787浏览量
174760 -
新思科技
+关注
关注
5文章
923浏览量
52639
发布评论请先 登录
台积电正面回应!日本芯片厂建设不受影响,仍将全速推进
美国芯片“卡脖子”真相:台积电美厂芯片竟要运回台湾封装?
Cadence携手台积公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展
西门子与台积电合作推动半导体设计与集成创新 包括台积电N3P N3C A14技术
Marvell展示2纳米芯片3D堆叠技术,应对设计复杂性挑战!

新思科技宣布自家设计平台已通过台积电最新系统整合芯片3D芯片堆栈技术的认证
评论