0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技宣布自家设计平台已通过台积电最新系统整合芯片3D芯片堆栈技术的认证

半导体动态 来源:工程师吴畏 2019-05-07 16:20 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

新思科技宣布新思科技设计平台(Synopsys Design Platform)已通过台积电最新系统整合芯片3D芯片堆栈(chip stacking)技术的认证,其全平台的实现能力,辅以具备高弹性的参考流程,能协助客户进行行动运算、网络通讯、消费性和汽车电子应用,对于高效能、高连结和多芯片技术等设计解决方案的部署。

新思科技设计平台是以设计实作与签核解决方案为中心,其大量的参考方法包括先进的贯穿介电导通孔建模、多芯片布局攫取、实体平面规划和实作,以及寄生萃取与时序分析和可高度扩展的实体验证。

台积电设计建构管理处资深处长Suk Lee表示,系统频宽与复杂度的挑战促成创新产品的问世,台积电推出全新的3D整合技术,并藉由有效的设计实作将高度差异化产品推向市场,本次与新思科技持续的合作关系,为台积电创新的SoIC先进芯片堆栈技术提供了可扩展的方法,期待双方客户能受惠于这些先进的技术和服务,以实现真正的系统级封装。

新思科技设计事业群联席总经理Sassine Ghazi指出,新思科技与台积电近期的合作成果,将可在系统规模和系统效能上带来突破性的进展,新思科技的数位设计平台以及双方共同开发的相关方法,将使设计人员在布署新一代多芯片解决方案时,能更有信心符合严格的时程规划。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53534

    浏览量

    459098
  • 台积电
    +关注

    关注

    44

    文章

    5787

    浏览量

    174760
  • 新思科技
    +关注

    关注

    5

    文章

    923

    浏览量

    52639
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    CoWoS平台微通道芯片封装液冷技术的演进路线

    在先进封装技术,特别是CoWoS(Chip on Wafer on Substrate)平台上的微通道
    的头像 发表于 11-10 16:21 1867次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS<b class='flag-5'>平台</b>微通道<b class='flag-5'>芯片</b>封装液冷<b class='flag-5'>技术</b>的演进路线

    思科技旗下Ansys仿真和分析解决方案产品组合通过公司认证

    思科技近日宣布,其旗下的Ansys仿真和分析解决方案产品组合通过公司
    的头像 发表于 10-21 10:11 340次阅读

    MediaTek采用2纳米制程开发芯片

    MediaTek 今日宣布,MediaTek 首款采用 2 纳米制程的旗舰系统芯片(So
    的头像 发表于 09-16 16:40 867次阅读

    今日看点丨开除多名违规获取2纳米芯片信息的员工,苹果脑控实机视频曝光

        违规获取2纳米芯片信息,开除多名员工 据《日经亚洲》报道,
    发表于 08-06 09:34 1680次阅读

    正面回应!日本芯片厂建设不受影响,仍将全速推进

    近日,有关放缓日本芯片制造设施投资的传闻引发业界关注。据《华尔街日报》援引知情人士消息,
    的头像 发表于 07-08 11:29 452次阅读

    美国芯片“卡脖子”真相:美厂芯片竟要运回台湾封装?

    美国芯片供应链尚未实现完全自给自足。新报告显示,亚利桑那州工厂生产的芯片,因美国国内缺乏优质封装服务,需空运至中国台湾完成封装,以满足
    的头像 发表于 07-02 18:23 776次阅读

    思科技携手公司开启埃米级设计时代

    思科技近日宣布持续深化与公司的合作,为公司的先进工艺和先进封装
    的头像 发表于 05-27 17:00 969次阅读

    Cadence携手公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    :CDNS)近日宣布进一步深化与公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速
    的头像 发表于 05-23 16:40 1659次阅读

    西门子与合作推动半导体设计与集成创新 包括N3P N3C A14技术

    西门子和在现有 N3P 设计解决方案的基础上,进一步推进针对台 N
    发表于 05-07 11:37 1255次阅读

    全球芯片产业进入2纳米竞争阶段:率先实现量产!

    随着科技的不断进步,全球芯片产业正在进入一个全新的竞争阶段,2纳米制程技术的研发和量产成为了各大芯片制造商的主要目标。近期,
    的头像 发表于 03-25 11:25 1166次阅读
    全球<b class='flag-5'>芯片</b>产业进入2纳米竞争阶段:<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>率先实现量产!

    Marvell展示2纳米芯片3D堆叠技术,应对设计复杂性挑战!

    随着现代科技的迅猛发展,芯片设计面临着前所未有的挑战。特别是在集成电路(IC)领域,随着设计复杂性的增加,传统的光罩尺寸已经成为制约芯片性能和功能扩展的瓶颈。为了解决这一问题,3D堆叠技术
    的头像 发表于 03-07 11:11 892次阅读
    Marvell展示2纳米<b class='flag-5'>芯片</b><b class='flag-5'>3D</b>堆叠<b class='flag-5'>技术</b>,应对设计复杂性挑战!

    4nm芯片量产

    据台湾《联合报》的消息,美国商务部长雷蒙多近日对英国路透社透露,最近几周开始在美国亚利桑那州厂为美国客户生产先进的4纳米芯片。雷蒙多
    的头像 发表于 01-13 15:18 1364次阅读

    消息称完成CPO与先进封装技术整合,预计明年有望送样

    12月30日,据台湾经济日报消息称,近期完成CPO与半导体先进封装技术整合,其与博通共同开发合作的CPO关键
    的头像 发表于 12-31 11:15 879次阅读

    高通明年骁龙8 Elite 2芯片全数交由代工

    芯片代工伙伴。上一次高通选择三星代工,还要追溯到2021年的骁龙8第一代芯片,当时采用的是三星的4纳米制程。 据悉,将为高通生产骁龙8
    的头像 发表于 12-30 11:31 1646次阅读

    CoWoS封装A1技术介绍

    进步,先进封装行业的未来非常活跃。简要回顾一下,目前有四大类先进封装。 3D = 有源硅堆叠在有源硅上——最著名的形式是利用的 SoIC CoW 的 AMD
    的头像 发表于 12-21 15:33 4353次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS封装A1<b class='flag-5'>技术</b>介绍