0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于差分PCB线的电磁兼容性

PE5Z_PCBTech 来源:cg 2018-12-03 16:23 次阅读

电磁兼容性是指电子设备在各种电磁环境中仍能够协调、有效地进行工作的能力。电磁兼容性设计的目的是使电子设备既能抑制各种外来的干扰,使电子设备在特定的电磁环境中能够正常工作,同时又能减少电子设备本身对其它电子设备的电磁干扰。

1、选择合理的导线宽度

由于瞬变电流在印制线条上所产生的冲击干扰主要是由印制导线的电感成分造成的,因此应尽量减小印制导线的电感量。印制导线的电感量与其长度成正比,与其宽度成反比,因而短而精的导线对抑制干扰是有利的。时钟引线、行驱动器或总线驱动器的信号线常常载有大的瞬变电流,印制导线要尽可能地短。对于分立元件电路,印制导线宽度在1.5mm左右时,即可完全满足要求;对于集成电路,印制导线宽度可在0.2~1.0mm之间选择。间距最好是线宽的两倍,中心距3倍

2、采用正确的布线策略

采用平等走线可以减少导线电感,但导线之间的互感和分布电容增加,如果布局允许,最好采用井字形网状布线结构,具体做法是印制板的一面横向布线,另一面纵向布线,然后在交叉孔处用金属化孔相连。

3、有效地抑制串扰

为了抑制印制板导线之间的串扰,在设计布线时应尽量避免长距离的平等走线,尽可能拉开线与线之间的距离,信号线与地线及电源线尽可能不交叉。在一些对干扰十分敏感的信号线之间设置一根接地的印制线,可以有效地抑制串扰。

4、为了避免高频信号通过印制导线时产生的电磁辐射,在印制电路板布线时,还应注意以下几点:

(1)尽量减少印制导线的不连续性,例如导线宽度不要突变,导线的拐角应大于90度禁止环状走线等。

(2)时钟信号引线最容易产生电磁辐射干扰,走线时应与地线回路相靠近,驱动器应紧挨着连接器

(3)总线驱动器应紧挨其欲驱动的总线。对于那些离开印制电路板的引线,驱动器应紧紧挨着连接器。

(4)数据总线的布线应每两根信号线之间夹一根信号地线。最好是紧紧挨着最不重要的地址引线放置地回路,因为后者常载有高频电流。

5、抑制反射干扰

为了抑制出现在印制线条终端的反射干扰,除了特殊需要之外,应尽可能缩短印制线的长度和采用慢速电路。必要时可加终端匹配,即在传输线的末端对地和电源端各加接一个相同阻值的匹配电阻。根据经验,对一般速度较快的TTL电路,其印制线条长于10cm以上时就应采用终端匹配措施。匹配电阻的阻值应根据集成电路的输出驱动电流及吸收电流的最大值来决定。

6、电路板设计过程中采用差分信号线布线策略

布线非常靠近的差分信号对相互之间也会互相紧密耦合,这种互相之间的耦合会减小EMI发射,通常(当然也有一些例外)差分信号也是高速信号,所以高速设计规则通常也都适用于差分信号的布线,特别是设计传输线的信号线时更是如此。这就意味着我们必须非常谨慎地设计信号线的布线,以确保信号线的特征阻抗沿信号线各处连续并且保持一个常数。

在差分线对的布局布线过程中,我们希望差分线对中的两个PCB线完全一致。这就意味着,在实际应用中应该尽最大的努力来确保差分线对中的PCB线具有完全一样的阻抗并且布线的长度也完全一致。差分PCB线通常总是成对布线,而且它们之间的距离沿线对的方向在任意位置都保持为一个常数不变。通常情况下,差分线对的布局布线总是尽可能地靠近。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4182

    文章

    22209

    浏览量

    382766
  • 电磁兼容
    +关注

    关注

    53

    文章

    1699

    浏览量

    96898

原文标题:【小知识】关于走线的电磁兼容性

文章出处:【微信号:PCBTech,微信公众号:EDA设计智汇馆】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    电磁兼容性测试

    干扰、传输特性及受干扰设备能否负荷耐受测试,验证设备是否符合相关电磁兼容性标准和规范;找出设备设计及生产过程中,在EMC 方面之盲点。在客户安装和使用设备时,提供了既真实又有效之数据,因此,EMC 测试
    发表于 09-12 17:49

    系统的电磁兼容性分析模型及设计方法

    本帖最后由 sder1357 于 2011-10-24 09:21 编辑 系统的电磁兼容性分析模型及设计方法1 电磁干扰的途径及耦合过程1.1电磁干扰途径透过屏蔽体将干扰耦合至屏蔽体内透过
    发表于 10-19 19:51

    高速混合PCB板的电磁兼容性设计

    高速混合PCB板的电磁兼容性设计
    发表于 08-06 10:38

    电磁兼容性分析的方法

    电磁兼容要求给出最佳工程设计的方法。系统法从设计开始就预测和分析电磁,并在系统设计、制造、组装和试验过程中不断对其电磁兼容性能进行预测和分析,由于系统中相互关系很多,因此用系统法进
    发表于 08-25 08:45

    PCB电磁兼容性设计

    PCB设计的好坏对电路的干扰及抗干扰能力影响很大。要使电子电路获得最佳性能,除了元器件的选择和电路设计之外,良好的PCB的设计在电磁兼容性中也是一个非常重要的因素。  1.1 合理PCB
    发表于 09-06 21:32

    新人求助,如何改善PCB双层板的电磁辐射问题,改善电磁兼容性

    本人一名大二学生,自己之前也是经常设计一些双层或者四层的板,不过之前在画PCB时,并没有对电磁兼容性问题有太多考虑和思考。现在想对目前使用的一些双层板进行电磁兼容性的改善,希望可以得到各位前辈的指点和帮助,得到一些宝贵的经验,在
    发表于 03-27 22:12

    怎么提高电磁兼容性

    电磁兼容性设计是老生常谈的话题,但在电磁环境日益复杂的今天,电磁兼容设计依然很重要,不是么?这里分享几点“过来人”总结的电磁兼容设计策略,或许这已经是您电路设计践行的准则,那就让我们一
    发表于 05-31 08:08

    PCB布局对电磁兼容性的影响

      印刷电路板的电磁兼容性方面的问题,首先要考虑的是如何对层进行安排。通常,PCB单面板中的层主要由电源、信号层构成,同时它们所处的方位还会决定PCB单面板的电磁兼容性。  通过实际的
    发表于 12-18 18:19

    PCB布线对电磁兼容性的影响

    请问PCB布线对电磁兼容性的影响有哪些?
    发表于 04-13 15:43

    提升电路板电磁兼容性的方法

    来源:互联网电磁兼容一般是对电子设备在各种电磁环境中仍能够协调、有效地进行工作的能力。它能使使电子设备既能抑制各种外来的干扰,使电子设备在特定的电磁环境中能够正常工作,同时又能减少电子设备本身对其它电子设备的
    发表于 10-22 07:52

    如何防止和抑制电磁干扰,提高PCB电磁兼容性

    如何防止和抑制电磁干扰,提高PCB电磁兼容性PCB设计流程是怎样的?如何进行PCB布线 ?
    发表于 04-21 07:14

    怎样去设计高速电路的电磁兼容性

    电磁兼容性是什么?怎样去设计高速电路的电磁兼容性
    发表于 04-26 07:00

    如何确保满足电磁兼容性的要求?

    工程师们面临的电磁兼容性设计挑战有哪几个主要问题?如何确保满足电磁兼容性的要求?
    发表于 05-13 06:09

    PCB设计之如何设计电磁兼容性

      电磁兼容性设计  所谓电磁兼容性,是指电子设备在各种电磁环境中仍能够协调、有效的尽心进行工作的能力。  电磁兼容性设计的目的是使电子设备既能抑制各种外来的
    发表于 04-10 15:48

    电磁兼容性PCB设计约束

    电磁兼容性PCB设计约束    PCB布线对PCB电磁兼容性影响很大,为了使P
    发表于 03-25 11:33 888次阅读