0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于高速PCB设计的串扰知识这篇文章讲清楚了

星斗光 2022-09-05 18:55 次阅读

在高速PCB设计的学习过程中,串扰是一个需要大家掌握的重要概念。它是电磁干扰传播的主要途径,异步信号线,控制线,和I/O口走线上,串扰会使电路或者元件出现功能不正常的现象。

串扰(crosstalk)

指当信号在传输线上传播时,因电磁耦合而对相邻的传输线产生的不期望的电压噪声干扰。这种干扰是由于传输线之间的互感和互容引起的。PCB板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。

克服串扰的主要措施是:

加大平行布线的间距,遵循3W规则;

在平行线间插入接地的隔离线;

减小布线层与地平面的距离。

3W规则

pYYBAGMV1YyAFwdJAAAw8qT_XOI685.png

为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W的间距。

注:在实际PCB设计中,3W规则并不能完全满足避免串扰的要求。

避免PCB中出现串扰的方法

为避免PCB中出现串扰,工程师可以从PCB设计和布局方面来考虑,如:

1、根据功能分类逻辑器件系列,保持总线结构被严格控制。

2、最小化元器件之间的物理距离。

3、高速信号线及元器件(如晶振)要远离I/O互连接口及其他易受数据干扰及耦合影响的区域。

4、对高速线提供正确的终端。

5、避免长距离互相平行的走线布线,提供走线间足够的间隔以最小化电感耦合。

6、相临层(微带或带状线)上的布线要互相垂直,以防止层间的电容耦合。

7、降低信号到地平面的距离间隔。

8、分割和隔离高噪声发射源(时钟、I/O、高速互连),不同的信号分布在不同的层中。

9、尽可能地增大信号线间的距离,这可以有效地减少容性串扰。

10、降低引线电感,避免电路使用具有非常高阻抗的负载和非常低阻抗的负载,尽量使模拟电路负载阻抗稳定在10Ω~10kΩ之间。因为高阻抗的负载将增加容性串扰,在使用非常高阻抗负载的时候,由于工作电压较高,导致容性串扰增大,而在使用非常低阻抗负载的时候,由于工作电流很大,感性串扰将增加。

11、将高速周期信号布置在PCB板内层。

12、使用阻抗匹配技术,以保证信号完整性,防止过冲。

13、注意对具有快速上升沿(tr≤3ns)的信号,进行包地等防串扰处理,将一些受EFTlB或ESD干扰且未经滤波处理的信号线布置在PCB的边缘。

14、尽量采用地平面,使用地平面的信号线相对于不使用地平面的信号线来说将获得15~20dB的衰减。

15、信号高频信号和敏感信号进行包地处理,双面板中使用包地技术将获得10~15dB的衰减。

16、使用平衡线,屏蔽线或同轴线。

17、对骚扰信号线和敏感线进行滤波处理。

18、合理设置层和布线,合理设置布线层和布线间距,减小并行信号长度,缩短信号层与平面层的间距,增大信号线间距,减小并行信号线长度(在关键长度范围内),这些措施都可以有效减小串扰。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB设计
    +关注

    关注

    392

    文章

    4565

    浏览量

    83113
  • 电磁耦合
    +关注

    关注

    2

    文章

    30

    浏览量

    13104
  • 串扰
    +关注

    关注

    4

    文章

    183

    浏览量

    26769
  • 高速PCB
    +关注

    关注

    4

    文章

    83

    浏览量

    24965
收藏 人收藏

    评论

    相关推荐

    PCB设计中如何处理问题

    PCB设计中如何处理问题        变化的信号(例如阶跃信号)沿
    发表于 03-20 14:04

    PCB设计-真实世界的(下)

    饱和现象。 图11 图11为RT=0.3ns,L=2000mil,线间距从3mil变化至12mil时的变化。4. 结论在实际的工程操作中,高速信号线一般很难调节其信号的上升时间,为了减少
    发表于 10-21 09:52

    PCB设计-真实世界的(上)

    ?对有一个量化的概念将会让我们的设计更加有把握。1.3W规则在PCB设计中为了减少线间,应保证线间距足够大,当线中心间距不少于3倍线
    发表于 10-21 09:53

    高速PCB板设计中的问题和抑制方法

           高速PCB设计的整个过程包括电路设计、芯片选择、原理图设计、PCB布局布线等步骤,设计时需要在不同的步骤里发现
    发表于 08-28 11:58

    小间距QFN封装PCB设计抑制问题分析与优化

    。对于8Gbps及以上的高速应用更应该注意避免此类问题,为高速数字传输链路提供更多裕量。本文针对PCB设计中由小间距QFN封装引入的抑制
    发表于 09-11 11:50

    基于高速PCB分析及其最小化

    变小,布线密度加大等都使得高速PCB设计中的影响显著增加。问题是客观存在,但超过一定的
    发表于 09-11 15:07

    高速PCB设计常见问题

    。 问:在高速PCB设计中,与信号线的速率、走线的方向等有什么关系?需要注意哪些设计指标来避免出现
    发表于 01-11 10:55

    什么是小间距QFN封装PCB设计抑制?

    。对于8Gbps及以上的高速应用更应该注意避免此类问题,为高速数字传输链路提供更多裕量。本文针对PCB设计中由小间距QFN封装引入的抑制
    发表于 07-30 08:03

    高速差分过孔产生的情况仿真分析

    方向的间距时,就要考虑高速信号差分过孔之间的问题。顺便提一下,高速PCB设计的时候应该尽可能最小化过孔stub的长度,以减少对信号的影响
    发表于 08-04 10:16

    解决PCB设计消除的办法

    PCB电路设计中有很多知识技巧,之前我们讲过高速PCB如何布局,以及电路板设计最常用的软件等问题,本文我们讲一下关于怎么解决
    发表于 11-02 09:19

    怎么抑制PCB小间距QFN封装引入的

    8Gbps及以上的高速应用更应该注意避免此类问题,为高速数字传输链路提供更多裕量。本文针对PCB设计中由小间距QFN封装引入的抑制方法进
    发表于 03-01 11:45

    高速电路设计中反射和的形成原因是什么

    高速PCB设计中的信号完整性概念以及破坏信号完整性的原因高速电路设计中反射和的形成原因
    发表于 04-27 06:57

    PCB板上的高速信号需要进行仿真吗?

    PCB板上的高速信号需要进行仿真吗?
    发表于 04-07 17:33

    终于有人讲清楚了树莓派是什么

    本文主要介绍了树莓派是什么。终于有人讲清楚了树莓派是什么,配备了一颗ARM11系列,主频为700M的CPU,以SD卡为内存硬盘,卡片主板周围有两个USB接口和一个网口,可连接键盘、鼠标和网线。同时
    发表于 01-22 15:59 33.2w次阅读
    终于有人<b class='flag-5'>讲清楚</b>了树莓派是什么

    10个和高速PCB设计相关的重要知识分享

    高速PCB设计的学习中,有很多的知识点需要大家去了解和掌握,比如常见的信号完整性、反射、串扰、电源噪声、滤波等。本文就和大家分享10个和高速PCB
    的头像 发表于 10-23 14:20 2764次阅读
    10个和<b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>相关的重要<b class='flag-5'>知识</b>分享