0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅析设计宽带宽 多通道系统的逐步注意事项

电子设计 来源:电子设计 作者:电子设计 2022-01-20 14:08 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Other Parts Discussed in Post: ADC12DJ3200, ADC12DJ5200RF, LMK04828, LMX2594, LMK61E2

下一代航天和国防以及测试和测量系统带宽从10s到100s MHz横跨到GHz的瞬时带宽。相控阵雷达、5G无线测试系统、电子战以及数字示波器的发展趋势正在推动业内向更高带宽发展,并且大幅增加系统中的通道数量。

这些趋势使包括数据转换器、时钟电源等组件的信号链设计变得复杂化。选择合适的数据转换器、同步多个通道以及优化电源,对于在多个通道上实现必要的带宽至关重要。

选择适合的数据转换器

每个系统架构都是从对系统性能影响最大的器件开始;在宽带系统中,最先开始的就是数据转换器。选择哪一款数据转换器取决于您对以下问题的回答:

您是否会使用零中频(IF)/复数混频器架构(如图1所示)?

优势:模数转换器(ADC)的输入带宽和采样率低于其他架构,由此可简化或消除滤波。

劣势:对于I和Q路径,每个天线元件需要两个ADC通道,且混频器图像可能会降低系统性能。

您是否会使用外差法(如图2所示)?

优势:您只需要一个数据转换器通道,且ADC输入带宽低于射频(RF)采样。

劣势:需要一个或多个混频器,信号图像和产生的谐波会使滤波复杂化;很难调整响应频率;必须移动本地振荡器(LO)。

您是否会使用直接射频采样(如图3所示)?

优势:由于信号链简化,不再需要混频器;且使用数字下变频器(DDC)和数控振荡器(NCO)可以很轻松以数字方式调整频率。

劣势:最高信号频率必须在ADC的输入带宽内;需要进行频率规划以实现最高性能。

poYBAGGKUWKAM2_YAACW6-QoTUY407.png

图1:“典型的复数混频器架构”

poYBAGGKUWSATYmUAABW_FVpuxY012.png

图2:典型的外差架构

pYYBAGGKUWWAajPOAABUTC3OytI153.png

图3:典型的射频采样架构

您需要测量的最宽带宽信号是什么?

数据转换器的采样率至少应为直接采样信号瞬时带宽的2.5倍,或是零中频的1.25倍。

为获得最佳性能,约为瞬时带宽10倍的采样率将使您更轻松避免信号谐波和杂散。

TI的射频采样频率规划器、模拟滤波器和DDC Excel计算器可以满足频率规划和滤波要求,并向您展示信号的复杂数字抽取效果。

如前所述,宽带系统需要高采样率转换器。例如,信号带宽为1 GHz的射频采样系统可以从带~10-GSPS转换速度的数据转换器中受益,从而避免信号谐波。目前,TI最快的转换器是ADC12DJ3200,它是一种12位ADC,可在双通道模式下每通道运行3.2 GSPS或在单通道模式下运行6.4 GSPS。但即使在单通道模式下,它也不能满足所需的10-GSPS速度。为了满足这一要求,适用于DSO、雷达和5G无线测试系统的灵活3.2GSPS多通道AFE参考设计将两个ADC12DJ3200组合在一块板上,如图4所示。

poYBAGGKUWiAef4lAATeHp-_7EM593.png

图4:多通道AFE参考设计框图

此参考设计提供了系统灵活性,因为它可以在四通道、3.2-GSPS模式或双通道、6.4-GSPS模式下运行,或者作为一个单通道以高达12.8 GSPS的速度运行。我们的适用于高速示波器和宽带数字转化器的12.8-GSPS模拟前端参考设计说明了两个ADC的板载交错。

现在,随着我们新的双通道5.2-GSPS ADC12DJ5200RF的推出,您的下一代设计将具有更高的性能和灵活性。由于ADC12DJ5200RF与ADC12DJ3200兼容引脚,我们很快就可以修改现有的参考设计,且现在可以提供适用于12位数字转换器的可扩展20.8GSPS参考设计。在20.8GSPS时,器件的整个8-GHz输入带宽可以在单个捕获中实现数字化。

设计时钟架构

选择数据转换器之后,就必须设计一个时钟架构。为单个数据转换器提供时钟非常简单,但是许多系统,比如我们的交错设计,需要同时为多个转换器提供时钟。例如,大型相控阵系统可以有数百个或数千个通道。而TI有多个器件和参考设计来应对此设计挑战。

我们的适用于DSO、雷达和5G无线测试仪的多通道JESD204B 15-GHz时钟参考设计是一个完整的时钟子系统。此设计(如图5所示)包含如LMK61E2可编程振荡器和LMK04828等多个时钟参考,一个带有14个独立时钟输出的时钟分配器件,以及两个可提供高达15 GHz的超低相位噪声时钟的LMX2594锁相环/合成器(如图6所示)。此外,LMX2594还可以为带JESD204B接口的数据转换器生成同步SYSREF时钟。LMX2594还能够跨越多个设备同步时钟的相位。在参考设计中,您可以找到多个频率下的相位噪声图(如图6所示),并发现通道到通道偏斜的测量值小于10 ps。

poYBAGGKUWuALPJ6AAaXFrGQ6DE715.png

图5:多通道JESD204B 15-GHz时钟框图

pYYBAGGKUW6AZxfWAAot9LYfGv0495.png

图6:15 GHz时的LMX2594相位噪声

根据配置,该电路板最多支持两个数据转换器和两个现场可编程门阵列(FPGAs),且可轻松适应多达六个转换器和一个FPGA的时钟。然而,许多系统需要更多的通道。对于这类情况,我们的适用于雷达和5G无线测试仪的高通道数JESD204B时钟生成参考设计和适用于雷达和5G无线测试仪的高通道数JESD204B菊链时钟参考设计能够在树形结构(如图7所示)或菊花链配置中运行时钟。您可以使用这些方法扩展到数千个通道,同时对系统性能的影响降至最低。

电源设计

一旦时钟架构确定,那么下一个挑战就是电源设计。由于数据转换器和时钟对DC/DC转换器的开关噪声敏感,所以大多数电源设计人员都会采用带低噪声、低压差稳压器的DC/DC转换器(LDO)。然而,经过精心布局和过滤,在许多电源上经常不需要LDO。

前面提到的3.2-GSPS多通道模拟前端参考设计具有一个完整电源,包括DC/DC稳压器和LDO,如图8所示。此设计上的LDO可以用滤波器绕过,以测试哪些电源对开关噪声最敏感。我们的测试证实,绕过LDO时不会对设计的性能产生任何影响,也表明了电源效率增高的额外好处。

该电路板包含一系列沿顶部的排针引脚,这些排针引脚支持新的设计绕过板载电源解决方案,例如我们的可最大限度提高12.8GSPS数据采集系统性能的低噪声电源参考设计(如图9所示),能够同步所有DC/DC稳压器与主时钟,从而更容易滤除转换器开关噪声。此外,您可以将时钟的相位移到每个转换器,以便所有转换器不会同时切换,从而降低总开关能量。最后,参考设计上的DC/DC转换器更加高效,降低了电路板上的总功耗。与最初设计一样,LDO仍然可以被绕过。

选择合适的数据转换器只是您面临的挑战之一。一旦做出选择,必须选择最好的时钟和电源设计,以免降低昂贵的数据转换器的性能。

其他资源

查看TI的培训视频:使用频率和采样率规划计算器来优化射频采样ADC接收器性能。

查看TI的最高速ADC和数模转换器产品组合。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 稳压器
    +关注

    关注

    24

    文章

    4892

    浏览量

    98792
  • ldo
    ldo
    +关注

    关注

    35

    文章

    2412

    浏览量

    159132
  • adc
    adc
    +关注

    关注

    100

    文章

    7392

    浏览量

    553798
  • 工业
    +关注

    关注

    3

    文章

    2285

    浏览量

    48892
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    迅为RK3588开发板Android系统烧写及注意事项

    迅为RK3588开发板Android系统烧写及注意事项
    的头像 发表于 12-03 15:17 4728次阅读
    迅为RK3588开发板Android<b class='flag-5'>系统</b>烧写及<b class='flag-5'>注意事项</b>

    驱动板PCB布线的注意事项

    PCB Layout 注意事项 1)布局注意事项: ●● 整体布局遵循功率回路与小信号控制回路分开布局原则,功率部分和控制部分的 GND 分开回流到输入 GND。 ●● 芯片的放置方向优先考虑驱动
    发表于 12-02 07:40

    CW32F030在使用中的注意事项有哪些?

    CW32F030在使用中的注意事项有哪些?
    发表于 11-18 06:20

    emWin AppWizard 开发注意事项有哪些?

    emWin AppWizard 开发注意事项
    发表于 09-04 06:18

    智多晶PLL使用注意事项

    在FPGA设计中,PLL(锁相环)模块作为核心时钟管理单元,通过灵活的倍频、分频和相位调整功能,为系统提供多路高精度时钟信号。它不仅解决了时序同步问题,还能有效消除时钟偏移,提升系统稳定性。本文将深入探讨智多晶PLL在实际应用中的关键
    的头像 发表于 06-13 16:37 1264次阅读
    智多晶PLL使用<b class='flag-5'>注意事项</b>

    美国Odyssey奥德赛电池充电注意事项全解析

    Odyssey奥德赛电池充电注意事项全解析 奥德赛电池作为高性能的深循环铅酸电池,广泛应用于汽车启动、摩托车、船舶以及备用电源系统中。正确的充电方法不仅能够延长电池寿命,还能保障其性能稳定发挥
    的头像 发表于 05-19 16:31 902次阅读
    美国Odyssey奥德赛电池充电<b class='flag-5'>注意事项</b>全解析

    IGBT器件的防静电注意事项

    IGBT作为功率半导体器件,对静电极为敏感。我将从其静电敏感性原理入手,详细阐述使用过程中防静电的具体注意事项与防护措施,确保其安全稳定运行。
    的头像 发表于 05-15 14:55 1220次阅读

    设置射频网络分析仪的测试条件有哪些注意事项

    射频网络分析仪(VNA)的测试条件设置直接影响测量结果的准确性和可靠性。以下从仪器配置、被测器件(DUT)特性、环境干扰、校准与验证四个维度,系统梳理关键注意事项及解决方案。一、仪器配置与参数设置
    发表于 05-06 16:02

    扫描电镜的日常维护有哪些注意事项

    扫描电镜日常维护的注意事项
    的头像 发表于 03-24 11:38 920次阅读
    扫描电镜的日常维护有哪些<b class='flag-5'>注意事项</b>?

    依托raksmart服务器在多种系统上本地部署deepseek注意事项

    在RAKsmart服务器上本地部署DeepSeek时,需根据不同的操作系统和环境做好全面适配。以下是关键注意事项及分步指南,主机推荐小编为您整理发布依托raksmart服务器在多种系统上本地部署deepseek
    的头像 发表于 03-19 11:25 726次阅读

    驱动板设计注意事项

    设计驱动板时我们需要考虑电路原理与元器件选择、PCB设计、热管理、电磁兼容性(EMC)、其他注意事项。以下是关于相关内容的详细介绍,让我们一起来简单的了解一下吧!
    的头像 发表于 02-12 13:48 1060次阅读

    GD32单片机GPIO结构及注意事项

    电子发烧友网站提供《GD32单片机GPIO结构及注意事项.pdf》资料免费下载
    发表于 02-07 17:27 3次下载
    GD32单片机GPIO结构及<b class='flag-5'>注意事项</b>

    智多晶DDR Controller使用注意事项

    最后一期我们主要介绍智多晶DDR Controller使用时的注意事项
    的头像 发表于 01-24 11:14 1351次阅读
    智多晶DDR Controller使用<b class='flag-5'>注意事项</b>

    AN20-仪表低通滤波器的应用注意事项

    电子发烧友网站提供《AN20-仪表低通滤波器的应用注意事项.pdf》资料免费下载
    发表于 01-12 11:25 0次下载
    AN20-仪表低通滤波器的应用<b class='flag-5'>注意事项</b>

    多层板埋孔设计注意事项

    多层板埋孔设计注意事项
    的头像 发表于 12-20 16:06 1239次阅读