0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何不建Vivado工程,也能看Device视图呢

FPGA技术驿站 来源:Lauren的FPGA 作者:Lauren的FPGA 2020-11-13 18:11 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

FPGA设计与开发中,Device视图和Package视图发挥着重要的作用。在Device视图下:

可以查看FPGA芯片可用资源

例如:LUT、FF、BRAMDSP、URAM等的个数;

可以查看关键资源的分布情况

例如:PCIE的位置,高速收发器的位置,因为这些位置直接影响到PCB设计以及FPGA内部的数据流。

可用查看MMCM等时钟资源的位置

时钟的拓扑结构的质量直接影响到设计后期的时序收敛,在多die芯片中,这一点尤为重要。例如:某个芯片是3个die,设计中的一个时钟要给这3个die使用,那么最好将该时钟分配在中间那个die上,这样跨die次数最小,比较时钟跨die会增加Clock Skew。

那么如何打开Device视图呢?一种可行的方法是创建Vivado I/O工程,但这仍然显得繁琐。这里我们介绍一种更为直接的方法,就是使用Tcl命令link_design。打开Vivado,在Tcl Console中直接输入如下图所示命令:

link_design -part xcvu7p-flva2104-1-e

此时,该命令后只需跟随一个选项,即-part,-part用于指明具体的芯片型号。这样就打开了Vivado,之后选择Window,点击Device即可打开Device视图,点击Package即可打开Package视图。

责任编辑:xj

原文标题:不建Vivado工程,也能看Device视图

文章出处:【微信公众号:Lauren的FPGA】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1655

    文章

    22283

    浏览量

    630190
  • Vivado
    +关注

    关注

    19

    文章

    846

    浏览量

    70467

原文标题:不建Vivado工程,也能看Device视图

文章出处:【微信号:Lauren_FPGA,微信公众号:FPGA技术驿站】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    vivado连接Atry A7-35T死机怎么解决?

    前提条件: 1)开发板是Digilent的ARTY A7-35T开发版,也就是《手把手教你设计CPU-RISC-V处理器》中介绍的那块板子 2)vivado安装正常,可以启动,跑make mcs
    发表于 11-07 06:05

    win10环境下使用vivado生成.bit与.mcs文件

    ,这里介绍一种可以直接在windows环境下使用vivado生成system.bit和system.mcs文件的方法。 1.在windows环境安装vivado,准备好e203_hbirdv2工程
    发表于 10-27 08:25

    没有开发板的情况,在Vivado上进行蜂鸟E203的基础内核的drystone跑分

    工程 这里我们主要也是参考了论坛中的这篇文章来创建了一个Vivado工程,这样我们一个可以方便阅读内核代码,另一方面,这也是我们进行仿真的第一步。 创建后整个内核的架构大概如下图: 唯一有一点
    发表于 10-27 06:35

    没有开发板的情况下,在Vivado上进行蜂鸟E203的基础内核的drystone跑分

    工程 这里我们主要也是参考了论坛中的这篇文章来创建了一个Vivado工程,这样我们一个可以方便阅读内核代码,另一方面,这也是我们进行仿真的第一步。 创建后整个内核的架构大概如下图: 唯一有一点
    发表于 10-24 07:36

    vcs和vivado联合仿真

    我们在做参赛课题的过程中发现,上FPGA开发板跑系统时,有时需要添加vivado的ip核。但是vivado仿真比较慢,vcs不能直接对添加了vivado ip核的soc系统进行仿真。
    发表于 10-24 07:28

    Nucleistudio+Vivado协同仿真教程

    编译完成后,我们会在工程目录下发现生成了.verilog文件,此即为我们仿真需用到的文件,可以将改文件复制保存在tb目录下 联合仿真 在我们前面创建的Vivado工程中添加仿真文件
    发表于 10-23 06:22

    rtthread studio 基于芯片stm32f407新建工程,怎么使用spi外设以及配合cubemx进行初始化?

    明明已经把HAL-XXX-MSPinit函数复制到board.c中了,按照board.h里面弄了,但是就是spi引脚没反应,使用list device 命令能看到spi和spibu
    发表于 09-28 10:19

    vivado仿真时GSR信号的影响

    利用vivado进行设计xilinx FPGA时,写完设计代码和仿真代码后,点击run simulation(启动modelsim进行仿真)。
    的头像 发表于 08-30 14:22 1015次阅读
    <b class='flag-5'>vivado</b>仿真时GSR信号的影响

    不开矿能看成分?高光谱成像相机让找矿更简单-莱森光学

    不开矿能看成分?高光谱成像相机让找矿更简单-莱森光学 在传统印象中,“找矿”是一项高投入、高风险的体力活。要想知道地下有没有矿,常常需要地质人员翻山越岭、勘测打孔、取样送检,一通操作下来不仅周期长
    的头像 发表于 08-06 14:08 589次阅读

    Vivado无法选中开发板的常见原因及解决方法

    对应的器件信息和约束文件(XDC),大大简化工程初始化流程。然而,在某些情况下,我们可能会发现 Vivado 的界面中无法选中目标开发板,导致只能手动选择器件。那么,遇到这种情况该如何处理
    的头像 发表于 07-15 10:19 1385次阅读
    <b class='flag-5'>Vivado</b>无法选中开发板的常见原因及解决方法

    如何使用One Spin检查AMD Vivado Design Suite Synth的结果

    本文讲述了如何使用 One Spin 检查 AMD Vivado Design Suite Synth 的结果(以 Vivado 2024.2 为例)。
    的头像 发表于 05-19 14:22 993次阅读
    如何使用One Spin检查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的结果

    Vivado 2018.3软件的使用教程

    大家好,欢迎来到至芯科技FPGA炼狱营地,准备开启我们的伟大征程!正所谓“兵马未动,粮草先行”,战前的准备自是必不可少,在FPGA的漫漫沙场,我们何以入场,何以取胜?在这里我们为各位战友准备了vivado 2018.3的使用教程。
    的头像 发表于 04-30 14:14 2808次阅读
    <b class='flag-5'>Vivado</b> 2018.3软件的使用教程

    一文详解Vivado时序约束

    Vivado的时序约束是保存在xdc文件中,添加或创建设计的工程源文件后,需要创建xdc文件设置时序约束。时序约束文件可以直接创建或添加已存在的约束文件,创建约束文件有两种方式:Constraints Wizard和Edit Timing Constraints,在综合后
    的头像 发表于 03-24 09:44 4384次阅读
    一文详解<b class='flag-5'>Vivado</b>时序约束

    Vivado FIR IP核实现

    Xilinx的FIR IP核属于收费IP,但是不需要像 Quartus那样通过修改license文件来破解。如果是个人学习,现在网络上流传的license破解文件在破解Vivado的同时破解
    的头像 发表于 03-01 14:44 2562次阅读
    <b class='flag-5'>Vivado</b> FIR IP核实现

    Vivado Design Suite用户指南:逻辑仿真

    电子发烧友网站提供《Vivado Design Suite用户指南:逻辑仿真.pdf》资料免费下载
    发表于 01-15 15:25 0次下载
    <b class='flag-5'>Vivado</b> Design Suite用户指南:逻辑仿真