0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片需要做哪些测试呢?芯片测试方式介绍

454398 来源:面包板社区 作者:Killoser 2020-12-29 14:47 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

做一款芯片最基本的环节是设计-》流片-》封装-》测试,芯片成本构成一般为人力成本20%,流片40%,封装35%,测试5%【对于先进工艺,流片成本可能超过60%】。

测试其实是芯片各个环节中最“便宜”的一步,在这个每家公司都喊着“Cost Down”的激烈市场中,人力成本逐年攀升,晶圆厂和封装厂都在乙方市场中“叱咤风云”,唯独只有测试显得不那么难啃,Cost Down的算盘落到了测试的头上。

但仔细算算,测试省50%,总成本也只省2.5%,流片或封装省15%,测试就相当于免费了。但测试是产品质量最后一关,若没有良好的测试,产品PPM【百万失效率】过高,退回或者赔偿都远远不是5%的成本能代表的。

芯片需要做哪些测试呢?

主要分三大类:芯片功能测试、性能测试、可靠性测试,芯片产品要上市三大测试缺一不可。

性能测试看芯片好不好

可靠性测试看芯片牢不牢

功能测试,是测试芯片的参数、指标、功能,用人话说就是看你十月怀胎生下来的宝贝是骡子是马拉出来遛遛。

性能测试,由于芯片在生产制造过程中,有无数可能的引入缺陷的步骤,即使是同一批晶圆和封装成品,芯片也各有好坏,所以需要进行筛选,人话说就是鸡蛋里挑石头,把“石头”芯片丢掉。

可靠性测试,芯片通过了功能与性能测试,得到了好的芯片,但是芯片会不会被冬天里最讨厌的静电弄坏,在雷雨天、三伏天、风雪天能否正常工作,以及芯片能用一个月、一年还是十年等等,这些都要通过可靠性测试进行评估。

那要实现这些测试,我们有哪些手段呢?

测试方法:板级测试、晶圆CP测试、封装后成品FT测试、系统级SLT测试、可靠性测试,多策并举。

板级测试,主要应用于功能测试,使用PCB板+芯片搭建一个“模拟”的芯片工作环境,把芯片的接口都引出,检测芯片的功能,或者在各种严苛环境下看芯片能否正常工作。需要应用的设备主要是仪器仪表,需要制作的主要是EVB评估板。

晶圆CP测试,常应用于功能测试与性能测试中,了解芯片功能是否正常,以及筛掉芯片晶圆中的故障芯片。CP【Chip Probing】顾名思义就是用探针【Probe】来扎Wafer上的芯片,把各类信号输入进芯片,把芯片输出响应抓取并进行比较和计算,也有一些特殊的场景会用来配置调整芯片【Trim】。需要应用的设备主要是自动测试设备【ATE】+探针台【Prober】+仪器仪表,需要制作的硬件是探针卡【Probe Card】。

封装后成品FT测试,常应用与功能测试、性能测试和可靠性测试中,检查芯片功能是否正常,以及封装过程中是否有缺陷产生,并且帮助在可靠性测试中用来检测经过“火雪雷电”之后的芯片是不是还能工作。需要应用的设备主要是自动测试设备【ATE】+机械臂【Handler】+仪器仪表,需要制作的硬件是测试板【Loadboard】+测试插座【Socket】等。

系统级SLT测试,常应用于功能测试、性能测试和可靠性测试中,常常作为成品FT测试的补充而存在,顾名思义就是在一个系统环境下进行测试,就是把芯片放到它正常工作的环境中运行功能来检测其好坏,缺点是只能覆盖一部分的功能,覆盖率较低所以一般是FT的补充手段。需要应用的设备主要是机械臂【Handler】,需要制作的硬件是系统板【System Board】+测试插座【Socket】。

可靠性测试,主要就是针对芯片施加各种苛刻环境,比如ESD静电,就是模拟人体或者模拟工业体去给芯片加瞬间大电压。再比如老化HTOL【High Temperature Operating Life】,就是在高温下加速芯片老化,然后估算芯片寿命。还有HAST【Highly Accelerated Stress Test】测试芯片封装的耐湿能力,待测产品被置于严苛的温度、湿度及压力下测试,湿气是否会沿者胶体或胶体与导线架之接口渗入封装体从而损坏芯片。当然还有很多很多手段,不一而足,未来专栏讲解。

测试类别与测试手段关系图

总结与展望

芯片测试绝不是一个简单的鸡蛋里挑石头,不仅仅是“挑剔”“严苛”就可以,还需要全流程的控制与参与。

从芯片设计开始,就应考虑到如何测试,是否应添加DFT【Design for Test】设计,是否可以通过设计功能自测试【FuncBIST】减少对外围电路和测试设备的依赖。

在芯片开启验证的时候,就应考虑最终出具的测试向量,应把验证的Test Bench按照基于周期【Cycle base】的方式来写,这样生成的向量也更容易转换和避免数据遗漏等等。

在芯片流片Tapout阶段,芯片测试的方案就应制定完毕,ATE测试的程序开发与CP/FT硬件制作同步执行,确保芯片从晶圆产线下来就开启调试,把芯片开发周期极大的缩短。

最终进入量产阶段测试就更重要了,如何去监督控制测试良率,如何应对客诉和PPM低的情况,如何持续的优化测试流程,提升测试程序效率,缩减测试时间,降低测试成本等等等等。

所以说芯片测试不仅仅是成本的问题,其实是质量+效率+成本的平衡艺术!
编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ESD
    ESD
    +关注

    关注

    50

    文章

    2375

    浏览量

    178865
  • 晶圆
    +关注

    关注

    53

    文章

    5345

    浏览量

    131694
  • 芯片设计
    +关注

    关注

    15

    文章

    1128

    浏览量

    56453
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    芯片硬件测试用例

    SOC回片,第一步就进行核心功能点亮,接着都是在做验证测试工作,所以对于硬件AE,有很多测试要做,bringup阶段和芯片功能验收都是在测试
    的头像 发表于 09-05 10:04 521次阅读
    <b class='flag-5'>芯片</b>硬件<b class='flag-5'>测试</b>用例

    为什么要做晶振匹配测试

    crystaloscillator为什么要做晶振匹配测试?了解振荡电路的其他元件为什么要做晶振匹配测试?因为要验证测试晶振是否超出频率偏差,
    的头像 发表于 08-12 18:23 465次阅读
    为什么<b class='flag-5'>要做</b>晶振匹配<b class='flag-5'>测试</b>?

    芯片测试治具#芯片#芯片测试治具#半导体

    芯片测试
    jf_90915507
    发布于 :2025年08月04日 17:04:03

    射频芯片自动化测试解决方案案例分享

    背景介绍: 北京某公司是一家专注于高性能SAW滤波器和双工器等系列射频前端芯片的研发设计、生产和销售的企业。企业在测试其晶圆芯片产品时,由于原有测试
    的头像 发表于 07-23 15:55 481次阅读
    射频<b class='flag-5'>芯片</b>自动化<b class='flag-5'>测试</b>解决方案案例分享

    半导体芯片的可靠性测试都有哪些测试项目?——纳米软件

    本文主要介绍半导体芯片的可靠性测试项目
    的头像 发表于 06-20 09:28 966次阅读
    半导体<b class='flag-5'>芯片</b>的可靠性<b class='flag-5'>测试</b>都有哪些<b class='flag-5'>测试</b>项目?——纳米软件

    ESD技术文档:芯片级ESD与系统级ESD测试标准介绍和差异分析

    ESD技术文档:芯片级ESD与系统级ESD测试标准介绍和差异分析
    的头像 发表于 05-15 14:25 4024次阅读
    ESD技术文档:<b class='flag-5'>芯片</b>级ESD与系统级ESD<b class='flag-5'>测试</b>标准<b class='flag-5'>介绍</b>和差异分析

    半导体芯片需要做哪些测试

    首先我们需要了解芯片制造环节做⼀款芯片最基本的环节是设计->流片->封装->测试芯片成本构成⼀般为人力成本20%,流片40%,封装35%,
    的头像 发表于 05-09 10:02 2044次阅读
    半导体<b class='flag-5'>芯片</b><b class='flag-5'>需要做</b>哪些<b class='flag-5'>测试</b>

    CAN芯片逻辑响应验证测试

    在CAN芯片研发阶段,需要做诸多涉及通讯错误管理验证的问题。在ISO-16845国际标准中,规定完善的测试标准,如错误帧检测,传输帧相关检测,错误管理逻辑验证等,本文主要分享有效便捷的方法来完成
    的头像 发表于 04-30 18:24 606次阅读
    CAN<b class='flag-5'>芯片</b>逻辑响应验证<b class='flag-5'>测试</b>

    芯片不能穷测试

    做一款芯片最基本的环节是设计->流片->封装->测试芯片成本构成一般为人力成本20%,流片40%,封装35%,测试5%【对于先进工艺,流片成本可能超过60%】。
    的头像 发表于 04-11 10:03 1135次阅读
    <b class='flag-5'>芯片</b>不能穷<b class='flag-5'>测试</b>

    【「芯片通识课:一本书读懂芯片技术」阅读体验】芯片的封装和测试

    芯片裸片制造完成后,芯片制造厂需要把其上不满了裸片的晶圆送到芯片封测厂进行切割和封装,并对芯片进行功能、性能和可靠性
    发表于 04-04 16:01

    半导体需要做哪些测试

    设计芯片:半导体制造的起点半导体产品的制造始于芯片设计。设计阶段是整个制造过程的第一步,工程师们根据产品所需的功能来设计芯片芯片设计完成后,下一步是将这些设计转化为实体的晶圆。晶圆由
    的头像 发表于 01-06 12:28 1066次阅读
    半导体<b class='flag-5'>需要做</b>哪些<b class='flag-5'>测试</b>

    Advantest CEO:先进芯片测试需求大增

    技术的不断进步,现代先进芯片测试方面的需求较以往有了大幅提升。他透露,目前最先进的芯片从晶圆切割到成品组装的全流程中,需要经过Advantest设备10~20道的
    的头像 发表于 01-03 14:26 826次阅读

    芯片极限能力、封装成品及系统级测试

    本文介绍芯片极限能力、封装成品及系统级测试。 本文将介绍芯片极限能力、封装成品及系统级测试,分
    的头像 发表于 12-24 11:25 1737次阅读

    芯片静电测试之HBM与CDM详解

    芯片制造与使用的领域中,静电是一个不容小觑的威胁。芯片对于静电极为敏感,而HBM(人体模型)测试和CDM(充放电模型)测试是评估芯片静电敏
    的头像 发表于 12-16 18:07 9659次阅读
    <b class='flag-5'>芯片</b>静电<b class='flag-5'>测试</b>之HBM与CDM详解

    什么是芯片的HAST测试

    HAST是什么?在了解芯片的HAST测试之前,我们先要知道HAST是什么?HAST是HighlyAcceleratedStressTest的简称,中文名为高加速应力试验(高加速温湿度应力测试
    的头像 发表于 12-16 16:22 1839次阅读
    什么是<b class='flag-5'>芯片</b>的HAST<b class='flag-5'>测试</b>?