0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB系列之时钟电路设计

454398 来源:博客园 作者:东方之巅 2020-11-18 14:16 次阅读

一、晶体

在一个电路系统中, 时钟是必不可少的一部分。如人的心脏的作用,如果电路系统的时钟出错了,系统就会发生紊乱,因此在PCB 中设计,一个好的时钟电路是非常必要的。我们常用的时钟电路有:晶体、晶振、分配器。有些IC 用的时钟可能是由主芯片产生的,但追根溯源, 还是由上述三者之一产生的。

1,引脚尽量与芯片距离近,防止受到其他信号干扰。当然也防止它干扰别的线路,因为它是信号源。

2,尽量选择铁壳晶振,其抗干扰能力强些。

3,晶振下面所有层不能走线,并铺GND铜皮。

4,晶振附近也不要有太近的数字信号线。

5,其负载电容的回流地一定要短。

6,对晶振进行GND包围。部分地方开窗漏GND铜,把晶振外壳焊接到开窗漏GND铜的地方。

7,布局时先经过电容后经过晶振

PCB 中常用的晶体封装有: 2 管脚的插件封装,SMD 封装、 4 管脚的 SMD 封装

尽管晶体有不同的规格,但它们的基本电路设计是一致的,因此 PCB 的布局、布线规

则也是通用的。基本的电路设计如下图:

电路原理图中可以看出,电路由晶体 +2 个电容组成,这两个电容分别为增益电容和相位电容。

二、晶体电路布局时,两个电容靠近晶体放置 ,布局效果图如下:

布线时,晶体的一对线要走成 类差分 的形式, 线尽量短 、且要 加粗 并进行 包地处理 , 效

果如下图:

三、上述的是最基本和最常见的晶体电路设计,也有一些变形设计,如加串阻、测试点等,

如下图 ,设计思路还是一致的:

结合上述,布局应注意:

1. 和 IC 布在同一层面,这样可以少打孔;

2. 布局要紧凑,电容位于晶体和 IC 之间,且靠近晶体放置,使时钟线到 IC 尽量

短;

3. 对于有测试点的情况,尽量避免 stub 或者是使 stub 尽量短;

4. 附近不要摆放大功率器件、如电源芯片、 MOS 管、电感等发热量大的器件;

布线应注意:

1. 和 IC 同层布局,同层走线,尽量少打孔,如果打孔,需要在附近加回流地孔;

2. 类差分走线;

3. 走线要加粗,通常 8~12mil; 由于晶体时钟波形为正弦波,所以此处按模拟设计

思路处理;

4. 信号线包地处理,且包地线或者铜皮要打屏蔽地孔;

5. 晶体电路模块区域相当于模拟区域,尽量不要有其他信号穿过;

PCB 模块化布局系列之时钟电路设计 Edited by Kevin

四、晶振

相比于晶体电路,晶振是有源电路,主要由三部分组成:晶振 +电源滤波电路 +源端匹

电阻:常见电路设计如下图:

布局布线效果图如下:

布局、布线总结:1. 滤波电容靠近电源管脚,遵循先大后小原则摆放,小电容靠得最近;

2. 匹配电阻靠近晶振摆放;如果原理图中没有这个电阻,可建议加上;

3. 附近不要摆放大功率器件、如电源芯片、 MOS 管、电感等发热量大的器件;

4. 时钟线按 50 欧姆阻抗线来走;如果时钟线过长,可以走在内层,打孔换层处加回

流地孔;

5. 其他信号与时钟信号保持 4W 间距;

6. 包地处理,并加屏蔽地孔;

五、时钟分配器

时钟分配器种类比较多,在设计时保证时钟分配器到各个 IC 的距离尽量短,通常放在

对称的位置,例如:

时钟分配器电路:

PCB 设计如下图:

布局、布线总结:

1. 时钟发生电路要靠近时钟分配器,常见的时钟发生电路是晶体、晶振电路;

2. 时钟分配电路放置在对称位置,保证到各个 IC 的时钟信号线路尽量短;

3. 附近不要摆放大功率器件、如电源芯片、 MOS 管、电感等发热量大的器件;

4. 时钟信号线过长时,可以走在内层,换层孔的 200mil 范围内要有回流地过孔;

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB设计
    +关注

    关注

    392

    文章

    4568

    浏览量

    83166
  • 电路系统
    +关注

    关注

    0

    文章

    63

    浏览量

    12806
  • 时钟电路
    +关注

    关注

    10

    文章

    229

    浏览量

    50339
收藏 人收藏

    评论

    相关推荐

    RX100系列子时钟电路设计指南

    电子发烧友网站提供《RX100系列子时钟电路设计指南.pdf》资料免费下载
    发表于 02-21 14:12 4次下载
    RX100<b class='flag-5'>系列子时钟</b><b class='flag-5'>电路设计</b>指南

    RX和RA系列时钟电路和子时钟电路设计指南

    电子发烧友网站提供《RX和RA系列时钟电路和子时钟电路设计指南.pdf》资料免费下载
    发表于 02-19 10:20 1次下载
    RX和RA<b class='flag-5'>系列</b>主<b class='flag-5'>时钟</b><b class='flag-5'>电路</b>和子<b class='flag-5'>时钟</b><b class='flag-5'>电路设计</b>指南

    数字电路之时钟切换电路解析

    以上是一个比较经典的时钟切换电路。 根据实际使用场景的不同,时钟切换有很多不同的实现方法,都可以做得非常经典。 时钟,复位,是数字设计里最最基本的
    的头像 发表于 02-18 18:22 1110次阅读
    数字<b class='flag-5'>电路</b><b class='flag-5'>之时钟</b>切换<b class='flag-5'>电路</b>解析

    电子电路设计用什么软件

    Applicable Graphical Layout Editor)是一款流行的电子电路设计软件,由Autodesk公司开发。它具有友好的界面和丰富的库,可用于创建复杂的电路图和PCB
    的头像 发表于 01-23 13:56 1356次阅读

    硬件电路设计之时序电路设计

    上电时序(Power-up Sequeence)是指各电源轨上电的先后关系。 与之对应的是下电时序,但是在电路设计过程中,一般不会去考虑下电时序(特殊的场景除外)。今天,我们主要了解一下上电时序控制相关内容。
    的头像 发表于 12-11 18:17 904次阅读
    硬件<b class='flag-5'>电路设计</b><b class='flag-5'>之时序电路设计</b>

    硬件电路设计之晶体与晶振电路设计

      晶体与晶振在电路设计中的应用十分广泛,对于数字电路,一个稳定的时钟信号,是系统稳定的前提。
    的头像 发表于 11-22 10:44 673次阅读
    硬件<b class='flag-5'>电路设计</b>之晶体与晶振<b class='flag-5'>电路设计</b>

    PCB电路板为何会翘曲?

    PCB电路板的翘曲是一个复杂的问题,可能受到多种因素的影响。为了减少电路板的翘曲,可以采取一系列措施,如选择合适的材料和制作工艺、优化电路设计
    的头像 发表于 11-08 16:22 824次阅读

    PCB电路设计中的常见问题

    PCB电路设计者需要根据电路原理图,在 PCB电路设计中实现所需要的功能。 PCB
    的头像 发表于 10-15 12:08 538次阅读

    解密封装基板与PCB:让你的电路设计更高级

    解密封装基板与PCB:让你的电路设计更高级
    的头像 发表于 09-28 10:07 740次阅读

    PCB设计步骤和规范 PCB常见类型电路设计

    目前三大主流PCB设计软件 Altiun-Designer: 轻量化的PCB设计软件,价格便宜,适合小企业、新手学习入门 Mentor-PADS:中高端软件,功能强大,价格适中,用户群广 Aller go-Candence:专业级的
    发表于 09-26 12:32 390次阅读
    <b class='flag-5'>PCB</b>设计步骤和规范 <b class='flag-5'>PCB</b>常见类型<b class='flag-5'>电路设计</b>

    射频PCB电路设计与仿真案例

    在进行射频PCB电路设计的时候,我们一般靠“经验”和“原则”指导设计,某些情况经验的作用也是有限的。要设计好射频板级电路,仿真是必不可少的。之所以某些经验可以替代仿真,是因为产品的电路
    的头像 发表于 08-09 09:46 2252次阅读
    射频<b class='flag-5'>PCB</b><b class='flag-5'>电路设计</b>与仿真案例

    FPGA入门之复位电路设计

    前面在时序分析中提到过亚稳态的概念,每天学习一点FPGA知识点(9)之时序分析并且在电路设计中如果不满足Tsu(建立时间)和Th(保持时间),很容易就出现亚稳态;在跨时钟域传输的一系列
    的头像 发表于 05-25 15:55 989次阅读
    FPGA入门之复位<b class='flag-5'>电路设计</b>

    电路设计PCB设计中如何防止ESD损坏设备

    今天给大家分享的是:在电路设计PCB设计如何防止ESD损坏设备。
    发表于 05-24 09:28 1056次阅读
    <b class='flag-5'>电路设计</b>和<b class='flag-5'>PCB</b>设计中如何防止ESD损坏设备

    时钟电路设计总结

    时钟域操作包括同步跨时钟域操作和异步跨时钟域操作。
    的头像 发表于 05-18 09:18 464次阅读
    跨<b class='flag-5'>时钟</b>域<b class='flag-5'>电路设计</b>总结

    基于ATmega8单片机基于TC2的实时时钟电路设计Proteus仿真源程序

    基于ATmega8单片机基于TC2的实时时钟电路设计Proteus仿真源程序
    发表于 05-05 09:31 0次下载