0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB板边缘的敏感线为何容易ESD干扰

茶话MCU 来源:ST MCU 信息交流 2020-07-05 10:38 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

[现象描述]

某接地台式产品,对接地端子处进行测试电压为6KV的ESD接触放电测试时,系统出现复位现象。测试中尝试将接地端子与内部数字工作地相连的 Y电容断开,测试结果并未明显改善。

[原因分析]

ESD干扰进入产品内部电路,形式多种多样。对于本案例中的被测产品来说,其测试点为接地点,大部分的ESD干扰能量将从接地线流走,也就是说ESD电流并没有直接流入该产品的内部电路,但是,处在IEC61000-4-2标准规定的ESD测试环境中的这个台式设备,其接地线长度在1m左右,该接地线将产生较大的接地引线电感(可以用1u H/m来估算),在静电放电干扰发生时(即图1中开关K闭合时),高的频率(小于1ns的上升沿)静电放电电流并不能使该被测产品接地点上的电压为零(即图1 中G点的电压在K闭合时并不为零)。这个在接地端子上不为零电压将会进一步进入产品内部电路。图1已经给出了ESD干扰进入产品内部PCB的原理图。

图 1 ESD干扰进入产品内部PCB的原理图

从图1中还可以看出,CP1:(放电点与GND之间的寄生电容),Cp2:(PCB板与参考接地板之间的寄生电容),PCB板的工作地(GND)和静电放电枪(包括静电放电枪接地线)一起形成了一条干扰通路,干扰电流为ICM。在这条干扰路径中,PCB板处在其中,显然PCB在此时受到了静电放电的干扰。如果该产品还存在其它电缆,这种干扰将更为严重。

干扰是如何导致被测产品复位的呢,经过仔细检查被测产品的PCB之后发现,该PCB板中CPU的复位控制线布置在PCB板的边缘,并且在GND平面之外,如图2所示。

再来解释一下为何布置在PCB边缘的印制线比较容易受到干扰,那应该从PCB板中的印制线与参考接地板之间的寄生电容谈起。印制线与参考接地板之间存在寄生电容,这个寄生电容将使PCB板中的印制信号线受到干扰,共模干扰电压干扰PCB中印制线原理图如图3所示。

从图3可以看出,当共模干扰(相对与参考接地板的共模干扰电压)进入GND后,会在PCB板中的印制线和GND之间产生一个干扰电压,这个干扰电压不但与印制线与PCB板GND之间的阻抗(图3中的Z)有关还有PCB中印制线与参考接地板之间的寄生电容有关。

假设印制线与PCB板GND之间的阻抗Z不变,则,当印制线与参考接地板之间的寄生电容越大时,在印制线与PCB板GND之间的干扰电压Vi越大,这个电压与PCB中的正常工作电压相叠加,将直接影响PCB中的工作电路。

图2 被测产品局部PCB布线实图

图3 共模干扰电压干扰PCB中印制线原理图

由印制线与参考接地板之间的寄生电容计算公式1 可知,印制线与参考接地板之间的寄生电容大小取决于印制线与参考接地板之间的距离(即公式1中的H)和印制线与参考接地板之间形成电场的等效面积(即公式1中的S)。

Cp ≈ 0.1 x S / H (1)

Cp : 寄生电容 [pF]

S : 印制线等效面积 [cm2]

H : 高度 [cm]

当印制线布置在PCB板边缘时,该印制线与参考接地板之间将形成相对较大寄生电容,因为布置在PCB内部的印制线与参考接地板之间形成的电场被其它印制线所“挤压”,而布置在边缘的印制线与参考接地板之间形成的电场且相对比较发散。图4为印制线与参考接地板之间电场分布示意图。

图4 印制线与参考接地板之间电场分布示意图

显然,对于本案例中的电路设计,由于PCB中的复位信号线布置在PCB板的边缘并且已经落在GND平面之外,因此复位信号线会受到较大的干扰,导致ESD测试时,系统出现复位现象。

【处理措施】

根据以上的原理分析,很容易得出以下两种处理措施:

1、重新进行PCB布线,将复位信号印制线在PCB上左移,使其在GND平面覆盖的区域内,而且远离PCB板边缘,同时为了进一步降低复位信号印制线与参考接地板时间的寄生电容,可以在复位信号印制线所在的层(本案例为4层板,复位信号线布置在表层)上空余的地方铺上GND铜箔(通过大量过孔与相邻GND平面相连),如图5所示。

图5 修改后的复位信号线布置PCB实图

2、在受干扰的复位印制线上,靠近CPU复位管脚的附近并联一个电容,电容值可以选在100pf~1000pf之间。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ESD
    ESD
    +关注

    关注

    50

    文章

    2375

    浏览量

    178850
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23742

    浏览量

    420750
  • 电容
    +关注

    关注

    100

    文章

    6437

    浏览量

    158026

原文标题:PCB板边缘的敏感线为何容易ESD干扰

文章出处:【微信号:stmcu832,微信公众号:茶话MCU】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    晶振为什么不能放置在PCB边缘

    晶振为什么不能放置在PCB边缘
    发表于 12-05 07:13

    ESD7004和SZESD7004:高速数据线ESD防护利器

    在电子设备的设计中,静电放电(ESD)防护是一个至关重要的环节,尤其是对于高速数据线而言。今天,我们就来深入了解一下安森美(ON Semiconductor)的ESD7004和SZESD
    的头像 发表于 12-02 11:15 205次阅读
    <b class='flag-5'>ESD</b>7004和SZ<b class='flag-5'>ESD</b>7004:高速数据<b class='flag-5'>线</b>的<b class='flag-5'>ESD</b>防护利器

    高速数据线ESD防护利器——ESD1014

    在电子设备的设计中,静电放电(ESD)、电气快速瞬变(EFT)和雷击等问题一直是工程师们需要重点关注的对象,因为它们可能会对高速数据线造成严重的损害,影响设备的正常运行。今天,我们就来详细了解一款优秀的ESD保护二极管阵列——
    的头像 发表于 12-02 09:29 295次阅读
    高速数据<b class='flag-5'>线</b>的<b class='flag-5'>ESD</b>防护利器——<b class='flag-5'>ESD</b>1014

    SAW 滤波器 PCB Layout 与 ESD 小技巧总结

    直接看原文。 一、为什么 SAW 滤波器这块板子要“格外认真” SAW 是声学器件,对寄生电感、电容和走线耦合都特别敏感。哪怕原理图完全照着推荐电路画,如果 PCB 附近这小块区域随便布,很
    发表于 11-27 10:51

    如何降低电能质量在线监测装置对传导干扰敏感度?

    与影响”。具体措施需贯穿 “元器件选型→电路设计→PCB 布局→软件优化” 全流程,针对传导干扰的 “共模 / 差模特性” 和 “电源 / 信号 / 接地传播路径” 精准施策: 一、硬件选型:优先选用低敏感度、高抗扰器件 元器件
    的头像 发表于 09-24 18:26 485次阅读

    扬杰科技分享如何通过硬件电路优化降低ESD干扰

    干扰,但处理起来常常就是一团乱麻,监测不到ESD泄放路径。单从电路增加ESD防护设计维度有时候是无法达到目的,所以PCB设计是解决ESD防护
    的头像 发表于 08-25 14:16 6426次阅读
    扬杰科技分享如何通过硬件电路优化降低<b class='flag-5'>ESD</b><b class='flag-5'>干扰</b>

    ESD保护器件LESD5Z5.0C系列规格书

    器件经过特殊设计,可保护连接数据线和传输线敏感元件,防止因静电放电(ESD)、电缆放电事件(CDE)和电快速瞬变(EFT)引起的过电压损害。
    发表于 07-07 17:06 0次下载

    开关电源PCB设计技巧和电气安全规范

    的电压,在布线密度较低时,信号线的间距可适当地加大,对高、低电平悬殊的信号线应尽可能地短且加大间距,一般情况下将走线间距设为8mil。焊盘内孔边缘到印制板边的距离要大于1mm,这样可以
    发表于 05-27 15:29

    符合EMC的PCB设计准则

    时源芯微专业EMC/EMI/EMS整改 EMC防护器件 就ESD问题而言,设计上需要注意的地方很多,尤其是关于GND布线的设计及线距,PCB设计中应该注意的要点: (1) PCB
    的头像 发表于 05-15 16:42 595次阅读

    如何布线才能降低MDDESD风险?PCB布局的抗干扰设计技巧

    降低ESD风险的PCB布线与布局技巧。一、ESD路径最短优先原则ESD是一种高频、瞬态干扰,它往往会选择阻抗最小的路径泄放。因此,在布线时,
    的头像 发表于 04-25 09:43 575次阅读
    如何布线才能降低MDD<b class='flag-5'>ESD</b>风险?<b class='flag-5'>PCB</b>布局的抗<b class='flag-5'>干扰</b>设计技巧

    开关电源设计中PCB板各环节需要注意的问题

    ;过小则散热不好,且邻近线条易受干扰。电路板的最佳形状矩形, 长宽比为3: 2或4: 3, 位于电路板边缘的元器件, 离电路板边缘一般不小于2mm。  (2 )放置器件时要考虑以后的焊接, 不要太密集
    发表于 04-09 15:13

    EMI(干扰)和EMS(抗扰)基础知识与整改流程

    ),传导噪声CE是指经由线体或PCB板布线传导的噪声,辐射噪声RE是指排放(辐射)到环境中的噪声。EMS主要测试项:ESD(产品静电)、EFT(瞬态脉冲干扰)、DIP(电压跌落)、CS
    发表于 03-28 13:28

    PCB 边缘连接器:高速性能

    本文要点PCB边缘连接器是实现高速数据传输和模块化组装的首选系统集成解决方案。在电路板边缘和连接器之间的适当匹配中,需要采用斜切工艺来保护连接器引脚。边缘连接器的选型取决于连接板的组装
    的头像 发表于 03-21 13:53 989次阅读
    <b class='flag-5'>PCB</b> <b class='flag-5'>边缘</b>连接器:高速性能

    PCB】四层电路板的PCB设计

    的设计规则:尽量采用地平面作为电流回路;将模拟地平面与数字地平面分开;如果地平面被信号线隔 断,那么为减少对地电流回路的干扰,应使信号走线与地平面垂直;模拟电路尽量靠近电路扳边缘放置,
    发表于 03-12 13:31

    PCB线,盲目拉线,拉了也是白拉!

    可能无法避免线宽的变化,应该尽量减少中间不一致部分的有效长度。 f) 防止信号线在不同层间形成自环。在多层板设计中容易发生此类问题,自环将引起辐射干扰。 g) PCB设计中应避免产
    发表于 03-06 13:53