0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计:如何减少错误并提高效率?

GLeX_murata_eet 来源:lq 2019-08-02 11:16 次阅读

电路板设计是一项关键而又耗时的任务,出现任何问题都需要工程师逐个网络逐个元件地检查整个设计。可以说电路板设计要求的细心程度不亚于芯片设计。

典型的电路板设计流程由以下步骤组成:

前面三个步骤花的时间最多,因为原理图检查是一个手工过程。想像一个具有1000条甚至更多连线的SoC电路板。人工检查每一根连线是冗长乏味的一项任务。事实上,检查每根连线几乎是不可能的,因而会导致最终电路板出问题,比如错误的连线、悬浮节点等。

原理图捕获阶段一般会面临以下几类问题:

下划线错误:比如APLLVDD和APLL_VDD

大小写问题:比如VDDE和vdde

拼写错误

信号短路问题

……还有许多

为了避免这些错误,应该有种方法能够在几秒的时间内检查完整个原理图。这个方法可以用原理图仿真来实现,而原理图仿真在目前的电路板设计流程中还很少见到。通过原理图仿真可以在要求的节点观察最终输出结果,因此它能自动检查所有连接问题。

下面通过一个项目实例进行解释。

考虑电路板的一个典型框图:

图1

在复杂的电路板设计中,连线数量可能达到数千条,而极少量的更改很可能浪费许多时间去检查。

原理图仿真不仅能节省设计时间,而且能提高电路板质量,并且提高整个流程的效率。

一个典型的待测设备(DUT)具有以下一些信号:

图2

待测设备在经过某些预调整后会有各种各样的信号,并且有各种模块,如稳压器、运放等,用于信号调整。考虑通过稳压器得到的一个供电信号例子:

图3:样例电路板的原理图

为了验证连接关系并执行整体检查,使用了原理图仿真。原理图仿真由原理图创建、测试平台创建和仿真组成。

在测试平台创建过程中,将有激励信号给到必要的输入端,然后在感兴趣的信号点观察输出结果。

可以通过将探针连接到待观察节点实现上述过程。节点电压和波形可以指示原理图有没有错误。所有信号连接都会得到自动检查。

图4:原理图测试平台和各个节点的仿真值

让我们看一下上面这张图的一个局部,其中探测的节点和电压清晰可见:

因此在仿真的帮助下,我们可以直接观察结果,确认电路板原理图是否正确。另外,通过仔细调节激励信号或元件值还可以实现设计更改的调查。因此原理图仿真可以节省电路板设计和检查人员的大量时间,并且增加设计正确性的机会。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4219

    文章

    22466

    浏览量

    385644
  • 电路板
    +关注

    关注

    140

    文章

    4611

    浏览量

    92380

原文标题:PCB设计:如何减少错误并提高效率?

文章出处:【微信号:murata-eetrend,微信公众号:murata-eetrend】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCB设计:如何减少错误并提高效率

     电路板设计是一项关键而又耗时的任务,出现任何问题都需要工程师逐个网络逐个元件地检查整个设计。可以说电路板设计要求的细心程度不亚于芯片设计。
    发表于 04-22 11:41 1062次阅读
    <b class='flag-5'>PCB设计</b>:如何<b class='flag-5'>减少</b><b class='flag-5'>错误</b><b class='flag-5'>并提高效率</b>

    PCB设计:如何减少错误并提高效率

    电路板设计是一项关键而又耗时的任务,出现任何问题都需要工程师逐个网络逐个元件地检查整个设计。可以说电路板设计要求的细心程度不亚于芯片设计。
    发表于 10-20 15:21 742次阅读
    <b class='flag-5'>PCB设计</b>:如何<b class='flag-5'>减少</b><b class='flag-5'>错误</b><b class='flag-5'>并提高效率</b>

    无线充电怎么提高效率呢,急需

    无线充电怎么提高效率呢,急需
    发表于 10-19 10:43

    PCB设计如何减少错误并提高效率

    设计时间,而且能提高电路板质量,并且提高整个流程的效率。 一个典型的待测设备(DUT)具有以下一些信号: 待测设备在经过某些预调整后会有各种各样的信号,并且有各种模块,如稳压器、运放等,用于信号调整
    发表于 11-28 16:55

    如何使用UCC28056优化过渡模式PFC设计来提高效率和待机功耗?

    本应用指南介绍了使用 UCC28056 优化过渡模式 PFC 设计以提高效率和待机功耗的设计决策。
    发表于 06-17 06:52

    keil5提高效率的技巧

    keil5提高效率的技巧:1.编写程序时右键点击即可快速添加头文件。2.固定模板可以在“Templates”中写入,使用时可直接引用。3.模块化编程,即编写头文件,之前的博客有提到,这里不再赘述。...
    发表于 01-12 07:53

    单片机驱动LCD如果提高效率

    单片机驱动LCD如果提高效率
    发表于 10-23 07:44

    (多图) PCB设计:如何减少错误并提高效率

    电路板设计是一项关键而又耗时的任务,出现任何问题都需要工程师逐个网络逐个元件地检查整个设计。可以说电路板设计要求的细心程度不亚于芯片设计。下面我们一起来探讨在PCB设计时如何减少错误并提高效率
    发表于 11-04 19:22 867次阅读
    (多图) <b class='flag-5'>PCB设计</b>:如何<b class='flag-5'>减少</b><b class='flag-5'>错误</b><b class='flag-5'>并提高效率</b>

    如何减少PCB设计错误并提高效率

    前面三个步骤花的时间最多,因为原理图检查是一个手工过程。想像一个具有1000条甚至更多连线的SoC电路板。人工检查每一根连线是冗长乏味的一项任务。事实上,检查每根连线几乎是不可能的,因而会导致最终电路板出问题,比如错误的连线、悬浮节点等。
    发表于 05-15 14:01 278次阅读
    如何<b class='flag-5'>减少</b><b class='flag-5'>PCB设计</b>的<b class='flag-5'>错误</b><b class='flag-5'>并提高效率</b>

    AN144-通过静默交换机设计降低EMI并提高效率

    AN144-通过静默交换机设计降低EMI并提高效率
    发表于 05-07 15:27 6次下载
    AN144-通过静默交换机设计降低EMI<b class='flag-5'>并提高效率</b>

    圆柱电池分选机怎么提高效率

    深成科技:深圳圆柱电池分选机怎么提高效率
    发表于 12-28 17:54 429次阅读

    PCB设计:如何减少错误并提高效率

    电路板设计是一项关键而又耗时的任务,出现任何问题都需要工程师逐个网络逐个元件地检查整个设计。可以说电路板设计要求的细心程度不亚于芯片设计。
    发表于 02-10 10:39 2次下载
    <b class='flag-5'>PCB设计</b>:如何<b class='flag-5'>减少</b><b class='flag-5'>错误</b><b class='flag-5'>并提高效率</b>

    使用 DSN2 肖特基二极管提高效率

    使用 DSN2 肖特基二极管提高效率
    发表于 11-15 20:25 0次下载
    使用 DSN2 肖特基二极管<b class='flag-5'>提高效率</b>

    LFPAK88是提高效率的捷径

    Nexperia的LFPAK88不使用内部焊线,减小了源极引脚长度,从而最大程度地减少在开关过程中产生的寄生源极电感,以此提高效率。 无引脚(QFN)封装或开尔文源极连接等备选方案也具有类似的优点,但它们也存在很大的缺陷,这就使得“提高
    发表于 02-10 09:38 474次阅读
    LFPAK88是<b class='flag-5'>提高效率</b>的捷径

    提高效率的DC电源模块设计技巧

    BOSHIDA  提高效率的DC电源模块设计技巧 设计高效率的BOSHIDA  DC电源模块可以帮助减少能源浪费和提高系统功耗,以下是一些设计技巧: 1. 选择
    的头像 发表于 02-26 14:27 163次阅读
    <b class='flag-5'>提高效率</b>的DC电源模块设计技巧