-
来源:SI高速设计|PCB布线 查看:3358 回复:8
多读,多看,多动手,多动脑。
-
来源:PADS技术论坛 查看:2479 回复:0
PCB版分为很多层,其中高四层布线有哪些技巧呢,下面就为大家介绍介绍,希望对大家有一定的帮助。1、3点以上连线,尽量让线依次通过各点,便于测试,线长尽量短,如下图(按前一种):2、引脚之间尽量不要放线,特别是集成电路引脚之间和周围。3、不同层之间的线尽量不要平行,以免形成实际上的电容。4、布线尽量是直线,或45度折线,避免产生电磁辐射。5、地线、电源线至少10-15mil以上(对逻辑电路)。6、尽量让铺地多义线连在一起,增大接地面积。线与线之间尽量整齐。7、注意元件排放均匀,以便安装、插件、焊接操作。文字排放在当前 ...
-
来源:PADS技术论坛 查看:1823 回复:5
传送门: pcb布线规则(2)1 电源、地线的处理 即使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、 地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。 对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述: 众所周知的是在电源、地线之间加上去耦电容。 尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线, ...
-
来源:Protel|AD|DXP论坛 查看:1673 回复:1
1. 高频信号靠近地平面2. 电源层和地层设计满足20H规则。即地平面的边缘比电源平面大20H(H是电源层和地层之间的距离)3. 将时钟信号走在中间层4. 地平面完整,不要被割断。5. 信号走线尽量不换层;如果一定要换层要保证其回路的参考平面一致;如果不一致,需要加过孔(地对地)或电容(电源对地)。6. &nbs ...
-
来源:Protel|AD|DXP论坛 查看:1639 回复:9
高速PCB布线需要遵守哪些规则?比如SATA III它对布线长度有要求吗?对穿过的过孔有要求吗?
-
来源:Protel|AD|DXP论坛 查看:1547 回复:1
在高速数字电路中,当pcb布线的延迟时间大于信号上升时间(或下降时间)的1/4时,5 O0 K4 F! j# x* a1 l6 X该布线即可以看成传输线,为了保证信号的输入和输出阻抗与传输线的阻抗正确匹配,可以采用多种形式的匹配方法, 所选择的匹配方法与网络的连接方式和布线的拓朴结构) k% U9 v) Y8 y: K, P- H: s9 b有关。 这是华为PCB设计规则里面的,但是有点搞不明白,那位大神讲解一下啊!! ...
-
来源:PADS技术论坛 查看:1467 回复:1
传送门:pcb布线规则(1)2、设计流程 PCB的设计流程分为网表输入、规则设置、元器件布局、布线、检查、复查、输出六个步骤.2.1 网表输入 网表输入有两种方法,一种是使用PowerLogic的OLE PowerPCB Connection功能,选择Send Netlist,应用OLE功能,可以随时保持原理图和PCB图的一致,尽量减少出错的可能。另一种方法是直接在PowerPCB中装载网表,选择File->Import,将原理图生成的网表输入进来。2.2 规则设置 如果在原理图设计阶段就已经把PCB的设计规则设置好的话,就不用再进行设置这些规则了,因为输入网表时,设计规则已随网表 ...