电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>新品快讯>Octasic发布针对基站PHY 和 MAC 的多核DSP产

Octasic发布针对基站PHY 和 MAC 的多核DSP产

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

PHY芯片向高速多端口发展,车载以太网PHY正在迅速起量

电子发烧友网报道(文/李宁远)PHY芯片是物理层芯片的简称,是通信系统中基础常见也必不可少的芯片。物理层芯片负责在发送端将数字信号转换为模拟信号进行传输,同时在接收端将接收到的模拟信号转换为数字信号
2024-02-15 10:35:513476

如何快速理解PHY芯片

可以看到PHY的数据是RJ45网络接口(网线口)穿过了的差分信号,而PHY作用就是将差分信号转为数字信号,这块内容不用深究,制造商都设计好了。
2024-03-20 11:07:2644

DDR phy内存控制器的作用是什么?

随着 DFI MC-PHY 接口规范的推进,事情正朝着正确的方向发展。对于不熟悉 DFI 的人来说,这是一个行业标准,它定义了任何通用 MC 和 PHY 之间的接口信号和协议。
2024-03-19 12:30:32188

网络变压器与PHY连接方式与PHY驱动类型判断

电子发烧友网站提供《网络变压器与PHY连接方式与PHY驱动类型判断.docx》资料免费下载
2024-03-07 15:11:550

TC397来构建示例Echo服务器,GETH_MAC_PHYIF_CONTROL_STATUS.B.LNKSTS始终保持为0的原因?

RGMII 连接到 REALTEK 交换机,并通过 SGMII 从交换机连接到 RealTek PHY。 配置后,PHY 和交换机都会报告6EDL_SPI_LINK up,如下面的调试输出所示: 然而
2024-03-06 06:31:39

苹果更新未发布或即将发布产品内部支持文档,涵盖新款iPad和Mac

我们注意到,早先曾有消息透露,苹果将于近期发布新款 iPad Pro 和 Mac。其中,新型号 iPad Pro 或将首次采用亮度更高且色彩鲜明的 OLED 显示屏;其他预计新增的特性包括 M3 处理器、 MagSafe 磁扣式无线充能
2024-02-28 13:55:06131

以太网PHY寄存器分析 以太网PHY驱动软件配置

我们对g_ethercat_ssc_port0_ext_cfg这个全局变量深入追踪,其成员变量 g_ether_PHY0,正好是一个PHY实例的详细描述体。
2024-02-22 12:17:28417

一文详解以太网MAC芯片与PHY芯片

MII即媒体独立接口,它是IEEE-802.3定义的以太网行业标准."媒体独立"表明在不对MAC硬件重新设计或替换的情况下,任何类型的PHY设备都可以正常工作.它包括一个数据接口,以及一个MACPHY之间的管理接口.
2024-02-19 10:47:43369

请问ECAT PHY能否使用单独的时钟源?

的两个 PHY 和 ECAT 本身必须共享相同的时钟源。 现在我想知道,上面的架构能否奏效。 对于 MII 来说,两个时钟(接收时钟和 TX 时钟)都由 PHY 提供,由 MAC(XMC4800)消耗
2024-01-22 06:19:45

如何配置clause45接口的phy外设?

如何配置clause 45接口的phy外设?有没有相关的例程?我搜索到的官方例程好像都是用的clause 22 MDIO. 相对于clause 45来讲,我下面的理解是对的吗? MAC MDIO
2024-01-18 08:57:19

芯耀辉DDR PHY训练技术简介

DDR接口速率越来越高,每一代产品都在挑战工艺的极限,对DDR PHY的训练要求也越来越严格。本文从新锐IP企业芯耀辉的角度,谈谈DDR PHY训练所面临的挑战,介绍芯耀辉DDR PHY训练的主要过程和优势,解释了芯耀辉如何解决DDR PHY训练中的问题。
2024-01-05 10:27:34516

DSPB56721AG 一款DSP数字信号处理器

描述 为了满足高级音频应用对更高内存和性能的需求,恩智浦设计了支持多种高清(HD)音频标准的数字信号处理(DSP)芯片。Symphony音频DSP56721是恩智浦多核24位处理器系列
2023-12-07 16:59:52

MAC只支持RGMII或RMII吗?

Now, adsp-sc57x, 58x ezkit board use gigabit PHY IC (DP83865 etc),because sc57x\'sMAC only support
2023-11-29 07:11:26

79元国产ARM+DSP平台FFT实测分享

T113-i国产ARM+DSP架构介绍 创龙科技SOM-TLT113是一款基于国产全志T113-i双核ARM Cortex-A7 + HiFi4 DSP + 玄铁C906 RISC-V异构多核处理器
2023-11-20 17:23:21327

为什么有多核处理器?从多核到众核处理器

其实“多核”这个词已经流行很多年了,世界上第一款商用的非嵌入式多核处理器是2002年IBM推出的POWER4。
2023-11-16 16:25:50705

MAC地址注册的原理和应用

MAC地址注册是指在网络设备中,将设备的物理地址(即MAC地址)与设备的IP地址进行关联和注册的过程。MAC地址是以太网卡硬件上的独特标识符,用于在局域网中标识网络设备。MAC地址注册在网络管理
2023-11-13 16:07:37469

AUTOSAR架构下的多核通信介绍

随着汽车ECU迅速的往域控制器方向发展,ECU要处理的任务越来越多,单核CPU的负载越来越大,多核ECU势在必行。AUTOSAR架构下OS支持多核处理,本系列文章将详细介绍AUTOSAR架构下的多核机制。本文介绍AUTOSAR架构下的多核通信。
2023-11-13 09:24:11654

数字化应用中的多核DSP(下)

DSP是对数字信号进行高速实时处理的专用处理器。在当今的数字化的背景下,DSP以其高性能和软件可编程等特点,已经成为电子工业领域增长最迅速的产品之一,人们对其性能、功耗和成本也提出了越来越高的要求,迫使DSP厂商开始在单一矽片上集成更多的处理器内核。本文分析了多核
2023-10-31 17:06:25338

数字化应用中的多核DSP(上)

DSP是对数字信号进行高速实时处理的专用处理器。在当今的数字化的背景下,DSP以其高性能和软件可编程等特点,已经成为电子工业领域增长最迅速的产品之一,人们对其性能、功耗和成本也提出了越来越高的要求,迫使DSP厂商开始在单一矽片上集成更多的处理器内核。本文分析了多核
2023-10-31 17:04:08282

多核异构中A核与M核通信过程

目前域控项目有的采用S32G这类多核异构的芯片,转载一篇分析下多核异构中A核与M核通信过程的文章。
2023-10-31 11:09:52451

基于Tricore芯片的AUTOSAR架构下的多核启动

随着汽车ECU迅速的往域控制器方向发展,ECU要出来任务越来越多,单核CPU的负载越来越大,多核ECU势在必行。AUTOSAR架构下OS支持多核处理,本系列文章将详细介绍AUTOSAR架构下的多核机制。本文介绍基于Tricore芯片的AUTOSAR架构下的多核启动。
2023-10-23 10:15:22886

i.MX6ULL——ElfBoard 的ELF1 板卡网口不通问题排查思路

网口的基本工作逻辑 网口通信实质就是 PHYMAC 及 RJ45 接口实现信号传输。 MAC MAC 就是以太网控制器,MAC 属于数据链路层,主要负责把数据封装成帧,对帧进行界定实现帧同步
2023-10-21 14:11:19

i.MX6ULL——ElfBoard 的ELF1 板卡网口不通问题排查思路

网口的基本工作逻辑 网口通信实质就是 PHYMAC 及 RJ45 接口实现信号传输。 MAC MAC 就是以太网控制器,MAC 属于数据链路层,主要负责把数据封装成帧,对帧进行界定实现帧同步
2023-10-21 10:44:02

MACPHY两者的区别和联系是什么?

一直没搞懂MACPHY
2023-10-15 11:38:12

以太网通信硬件电路设计方案有哪些?

上述那种方法,器件较多,开发难度比较大。下面列举其它3种方法。 1、CPU(集成MAC层),外接一个PHY芯片,网络变压器和RJ45,总计4个器件。 2、CPU,外加一个MACPHY集成
2023-10-08 14:30:15366

ADIN1110:强力、工业、低功率10BASE-T1LEthernet MAC-PHY数据表 ADIN1110:强力、工业、低功率10BASE-T1LEthernet MAC-PHY数据表

电子发烧友网为你提供ADI(ADI)ADIN1110:强力、工业、低功率10BASE-T1LEthernet MAC-PHY数据表相关产品参数、数据手册,更有ADIN1110:强力、工业、低功率
2023-10-07 17:47:36

基于FPGA的MDIO接口读写测试方案

本文开源一个FPGA项目:MDIO接口读写测试。以太网通信模块主要由 MAC (Media Access Control)控制器和物理层接口 PHY (Physical Layer)两部分构成。其中
2023-10-01 09:46:00983

MAC的相关使用 MAC下C语言开发环境

最近用上了MAC电脑,尝试使用MAC进行开发,简单记录一下相关使用,方便让第一次使用MAC的读者了解一下相关使用,避免继续走弯路。
2023-09-24 12:02:19325

D-PHY解决方案应用说明

电子发烧友网站提供《D-PHY解决方案应用说明.pdf》资料免费下载
2023-09-13 15:08:270

基于Tricore架构的RTThread多核实现

在《基于Hightec+TC375TP的RT-Thread移植详解 》一文中,基于Tricore实现了单核RTThread的移植。最近,花了些时间完成遗留的任务:基于Tricore的多核移植。目前
2023-09-12 18:40:02420

PHYMAC之间如何进行沟通

本文主要介绍以太网的MAC(Media Access Control,即媒体访问控制子层协议)和PHY(物理层)之间的MII(Media Independent Interface ,媒体独立接口),以及MII的各种衍生版本——GMII、SGMII、RMII、RGMII等。
2023-09-08 09:46:51557

摸透以太网的MACPHY之间的MII

本文主要介绍以太网的MAC(Media Access Control,即媒体访问控制子层协议)和PHY(物理层)之间的MII(Media Independent Interface ,媒体独立接口),以及MII的各种衍生版本——GMII、SGMII、RMII、RGMII等。
2023-09-07 09:28:101262

基于DWC_ether_qos的以太网驱动开发-数据流验证过程

) 一.  前言 以太网驱动的编写与调试是以数据流为导向的,数据流的确认我们可以采取层层推进的方式进行验证。即先验证MAC层,再验证PHY层,再验证接具体的设备比如PC收发数据。 如下所示
2023-08-31 08:41:001075

MIPI-D/C PHY的PCB布局布线要求

MIPI(移动行业处理器接口)是专为移动设备(如智能手机、平板电脑、笔记本电脑和混合设备)设计的行业规范的标准定义。其常见的通用的唯一物理(PHY)层,即MIPI D-PHY和C-PHY。 MIPI
2023-08-22 07:40:01658

常见以太网PHY-MAC接口的模式有哪些?

以太网链路包含MAC控制器、PHY芯片、网络变压器和RJ45接头组成,有的系统会有DMA控制。一般的系统中CPU和MAC以及DMA控制器都是集成在一块芯片上的,为了节省空间简化设计,很多时候网口的变压器和RJ45的接头集成在一起。
2023-08-21 09:23:411175

更换不同的以太网PHY

电子发烧友网站提供《更换不同的以太网PHY.pdf》资料免费下载
2023-07-31 14:45:472

以太网PHY芯片的MII接口和MDIO接口介绍

本文主要介绍以太网的MAC(Media Access Control,即媒体访问控制子层协议)和PHY(物理层)之间的MII(Media Independent Interface ,媒体独立接口),以及MII的各种衍生版本——GMII、SGMII、RMII、RGMII等。
2023-07-26 11:48:086206

PHY的控制器驱动框架分析

PHY芯片为OSI的最底层-物理层(Physical Layer),通过MII/GMII/RMII/SGMII/XGMII等多种媒体独立接口(介质无关接口)与数据链路层的MAC芯片相连,并通过MDIO接口实现对PHY状态的监控、配置和管理。
2023-07-26 11:46:20611

以太网 PHY 的功能和选择

以太网 PHY 3具有两个主要功能
2023-07-14 15:52:33717

采用TekScope PC进行MIPI D-PHY/ C-PHY解码的使用方法和步骤

自从有了TekScope,泰克示波器就如同插上翅膀,可以飞到云端,可以摆脱所处位置的限制,可以打通泰克示波器全家族,一个平台覆盖所有。今天跟您分享泰克TekScope应用文章,【坐享“骑”成】第三篇,讲解MIPI D-PHY/C-PHY解码的方法和步骤。
2023-07-13 16:04:431243

R-IN32M4-CL2ユーザーズ・マニュアル Gigabit Ethernet PHY

R-IN32M4-CL2 ユーザーズ・マニュアル Gigabit Ethernet PHY
2023-07-10 20:19:480

网卡的MACPHY之间的关系是什么?

mac总线,macphy,phy接网线(当然也不是直接接上的,还有一个变压装置). PHYMAC之间是如何传送数据和相互沟通的.通过IEEE定义的标准的MII/GigaMII(Media
2023-06-26 07:04:39

多核CPU的启动方式

工作中遇到的多核 ARM CPU 越来越多,总结分享一些多核启动的知识,希望能帮助更多小伙伴。 在 ARM64 架构下如果想要启动多核,有 spin-table 和 psci 两种方式,下面针对
2023-06-22 10:04:001034

是否有说明多核应用程序如何为lpc4370处理器工作的文档?

是否有说明多核应用程序如何为 lpc4370 处理器工作的文档? lpc4370 处理器的多核应用应该使用哪些闪存驱动程序文件和内存配置文件? 是否有针对 lpc4370 处理器的多核应用程序
2023-06-08 09:01:04

FPGA 控制 RGMII 接口 PHY芯片基础

网络通信中的PHY芯片接口种类有很多,之前接触过GMII接口的PHY芯片RTL8211EG。但GMII接口数量较多,本文使用RGMII接口的88E1512搭建网络通信系统。这类接口总线位宽小,可以
2023-06-06 15:43:13

LS1046A RGMII MACMAC,无法成功链接是怎么回事?

我有一个 Broadcom BCM53158 RGMII MAC 接口通过 MACMAC 方法连接到 LS1046A RGMII1(EC1 MAC3),没有 PHY,但它们现在无法成功链接
2023-06-01 06:34:32

PCIe管道接口的电源管理

2002 年发布以供行业审查。PIPE 是在处理较低级别的串行信令的 PHY 子层和处理寻址/访问控制机制的媒体访问层 (MAC) 之间定义的标准接口。下图说明了 PIPE 在为 PCI Express 的 PHY 层分区中所扮演的角色。
2023-05-25 14:48:281406

RX72M和PHY芯片连接时的注意事项

瑞萨电子的MCU产品 RX72M 是一款适用于工业网络解决方案的高性能32位微控制器,在应用时需搭配外部的以太网PHY芯片。本次我们介绍RX72M和 PHY芯片 连接时的注意事项。 一 所需引脚定义
2023-05-25 00:20:011083

PFE_MAC1和GMAC0不适用于GoldVIP Linux映像?

) 和 P5 (PFE_MAC1) 接口时出现以下问题: 1. P3A:链接正在建立(Led 正在闪烁)但无法在 /etc/network/interface 文件中找到接口。2. P5:使用命
2023-05-18 07:06:25

以太网PHY的功能和选择

以太网 PHY具有两个主要功能。
2023-05-11 16:46:07970

启动到linux时,QSGMII MAC没有被检测到的原因?

我有一个定制的 LS1046A 板,配置如下: - Serdes-1 Lane-2 上的 VSC8514 QSGMII Phy - Serdes-1 Lane-0 上的 AQR113 10G
2023-05-05 08:22:14

以太网PHY的控制器驱动框架分析

PHY芯片为OSI的最底层-物理层(Physical Layer),通过MII/GMII/RMII/SGMII/XGMII等多种媒体独立接口(介质无关接口)与数据链路层的MAC芯片相连,并通过MDIO接口实现对PHY状态的监控、配置和管理。
2023-05-04 10:06:12900

无法使用MDIO总线配置PHY怎么解决?

我正在使用自定义 P2041 板。有两个 SGMII PHY,但此 PHY(作为硬件)没有 MDIO 总线。简而言之,我无法使用 MDIO 总线配置 PHY。但我正在使用 TBI 块来获取 PHY
2023-05-04 06:00:03

Linux中的SJA1105所有5个端口都通过PHY接口吗?

“sja1105,role-mac;” */标签 = \"eth0\"; phy-handle = ; phy-mode = \"rmii\"; 注册
2023-04-19 07:15:16

请求将更改反向移植到发布分支的最佳方法是什么?

的最佳方法是什么?特别是,我对 v5.0 感兴趣。我可以打开针对某些发布分支的 PR,但我相信只考虑针对 master 的 PR。
2023-04-13 06:57:27

MAC97A6,412

MAC97A6,412
2023-04-06 23:34:51

如何使用USXGMII将LS1046A连接到10G PHY

我有一块带有 LS1046A SoC 的电路板。MAC9 已连接到 Broadcom“BCM84891L”10GbE PHY。我使用 XFI 获得了 10 GbE,但速度较慢 (100M/1G
2023-04-06 06:22:17

DSP1A-DC24V-F

DSP RELAY (CD-FREE)
2023-04-04 09:13:05

M31 SerDes PHY IP

M31 SerDes PHY IP M31 SerDes PHY IP为高带宽应用提供高性能、多通道功能和低功耗架构。SerDes IP支持从1.25G到10.3125Gbps的数据速率
2023-04-03 20:29:47

M31 MIPI C-PHY v2.0 /D-PHY v2.5 Combo IP

M31移动/汽车应用MIPI IP–M31 MIPI C-PHY v2.0/D-PHY v2.5组合IP M31在各种工艺节点中提供经硅验证的低功耗低成本C-PHY/D-PHY组合。用户
2023-04-03 20:20:48

M31 MIPI C-PHY/D-PHY Combo v1.2 IP

M31移动/汽车应用MIPI IP–M31 MIPI C-PHY/D-PHY Combo v1.2 IP MIPI D-PHY是一串連接口技术,广泛应用于智能手机和其他支持多媒体的移动设备
2023-04-03 20:14:41

M31 MIPI M-PHY

M31移动/汽车应用MIPI IP–M31 MIPI M-PHY v3.1 IP MIPI M-PHY是一种具有高带宽能力的串行接口技术,专门为移动应用开发,以获得低引脚数和优异的功率效率
2023-04-03 20:05:47

M31 PCIe 4.0 PHY IP

用于存储和高带宽连接的M31 PCIe 4.0 PHY IP–具有16GT/s的最高速度PCIe 4.0 PHY IP M31 PCIe 4.0 PHY IP为高带宽应用提供高性能、多通道
2023-04-03 19:54:58

M31 PCIe 3.1 PHY IP

M31 PCIe 3.1 PHY IP M31 PCIe 3.1 PHY IP为高带宽应用提供高性能、多通道功能和低功耗架构。PCIe 3.1 IP支持一系列完整的PCIe 3.1基本应
2023-04-03 19:50:56

M31 USB 1.1 PHY IP

USB 1.1 PHY IP for IOT and Low Power application M31为客户提供了一个独特的用于物联网应用的USB 1.1 PHY IP。USB 1.1
2023-04-03 19:23:05

ARM/FPGA/DSP板卡选型大全,总有一款适合您

创龙科技ARM/FPGA/DSP嵌入式板卡选型大全2023.2版本正式发布!接下来,跟着我们一起看看有哪些亮点吧!6大主流工业处理器原厂创龙科技现有30多条产品线,覆盖工业自动化、能源电力、仪器仪表
2023-03-31 16:19:06

EF-ISE-DSP-NL

SOFTWARE ISE DSP EDITION
2023-03-30 12:03:54

EF-ISE-DSP-FL

SOFTWARE ISE DSP EDITION
2023-03-30 12:03:53

MR-SDI-PHY-PM-UT1

SITE LICENSE SDI PHY LAYER ECP2M
2023-03-30 12:02:36

TR-SDI-PHY-E3-UT1

SITE LIC SDI PHY TRI-RATE ECP3
2023-03-30 12:02:36

HIG-MAC-SC-U3

IP CORE HIGIG ETH MAC SC/SCM
2023-03-30 12:02:33

TS-MAC-PM-UT4

SITE LICENSE ETH MAC TRI ECP2M
2023-03-30 12:02:09

TS-MAC-SC-UT4

SITE LICENSE ETH MAC TRI SC/SCM
2023-03-30 12:02:09

TS-MAC-E2-UT4

SITE LICENSE ETH MAC TRI EC/ECP
2023-03-30 12:02:08

TS-MAC-E3-UT4

SITE LICENSE ETH MAC TRI ECP3
2023-03-30 12:02:08

TS-MAC-P2-UT4

SITE LICENSE ETH MAC TRI ECP2
2023-03-30 12:02:08

MR-SDI-PHY-PM-U1

INTERFACE SDI PHY LAYER ECP2M
2023-03-30 12:01:44

TR-SDI-PHY-E3-U1

IP CORE SDI PHY TRI-RATE ECP3
2023-03-30 12:01:43

DDR3-PHY-E3-U

IP CORE DDR3 PHY ECP3 USER CONF
2023-03-30 12:01:19

DSP56303EVM

KIT EVALUATION FOR DSP56303
2023-03-30 11:48:51

KSZ8851SNL-BBE-EVAL

BOARD EVAL MAC/PHY FOR KSZ8851
2023-03-30 11:45:28

MAC97A8

MAC97A8
2023-03-29 21:35:19

具有自定义phy的自定义板的u-boot错误怎么解决?

PHY:addr 3无法为 mdio@fc000 获取 PHY:addr 4 eth0:fm1-mac3无法为 mdio@fc000 获取 PHY:addr 2无法为 mdio@fc000 获取 PHY
2023-03-29 07:25:27

MAC97A8,412

MAC97A8,412
2023-03-28 18:08:48

如何理解Xcelium的多核仿真呢?

厚(Feature List、Checklist、VIP等);  Simulation 的验证流程最成熟(版本管理与发布流程等);  Simulation 的验证平台最可控(验证组件修改方便
2023-03-28 11:18:49

ADIN1110CCPZ

10BASE-T1L MAC PHY WITH 4 MDI
2023-03-27 12:11:19

ADIN1110BCPZ

10BASE-T1L MAC PHY WITH 4 MDI
2023-03-27 12:11:18

ADIN1110BCPZ-R7

10BASE-T1L MAC PHY WITH 4 MDI
2023-03-27 12:11:18

ADIN1110CCPZ-R7

10BASE-T1L MAC PHY WITH 4 MDI
2023-03-27 12:11:17

R-IN32M4-CL2ユーザーズ・マニュアル Gigabit Ethernet PHY

R-IN32M4-CL2 ユーザーズ・マニュアル Gigabit Ethernet PHY
2023-03-24 18:29:500

NXP i.MX8QM TJA1101 AUTO-PHY链接未启动的原因?

大家好, 我正在使用 IMX8QM 定制平台开发以太网。 以太网:TJA1101 AUTO-PHY主板:IMX8QM 定制平台 得到日志,[2.043859] fec
2023-03-23 07:34:38

已全部加载完成