标签 > 锁相环

锁相环锁相环+关注3人关注

文章:188 浏览:39324 帖子:70

phase locked loop,是一种典型的反馈控制电路,利用外部输入的参考信号控制环路内部振荡信号的频率和相位,实现输出信号频率对输入信号频率的自动跟踪,一般用于闭环跟踪电路,主要有VCO(压控振荡器)和PLL IC (锁相环集成电路)。。

锁相环技术

PLL回路滤波器设计的调整指南

PLL回路滤波器设计的调整指南

假设您已经通过迭代信息传递相位边限和回路带宽在锁相环(PLL)上花费了一些时间。但遗憾地是,还是无法在相位噪声、杂散和锁定时间之间达成良好的平衡。感到泄...

类别:调谐/滤波 2017-03-06 标签:德州仪器锁相环滤波器

PLL和DLL:都是锁相环,区别在哪里?

PLL和DLL:都是锁相环,区别在哪里?

一般在altera公司的产品上出现PLL的多,而xilinux公司的产品则更多的是DLL,开始本人也以为是两个公司的不同说法而已,后来在论坛上见到有人在...

类别:FPGA/ASIC技术 2017-02-11 标签:锁相环DLLPLL

一款新奇有趣的红外游戏枪电路

一款新奇有趣的红外游戏枪电路

这款趣味红外枪电路,发射电路装在玩具手枪或冲锋枪内,接收电路装在靶上。其电路简单、构思新颖、制作方便,可用于娱乐场所作打靶游戏或家庭电平玩具。根据现代枪...

类别:遥控电路图 2014-12-25 标签:红外遥控译码器锁相环

一种全数字UPS逆变器锁相控制技术的研究

一种全数字UPS逆变器锁相控制技术的研究

为有效保证不间断电源逆变器交直流切换过程不对负载产生过大的冲击,UPS逆变输出电压必须与电网电压的频率及相位保持一致。快速可靠的软件锁相跟踪技术可以准确...

类别:电源设计应用 2014-03-06 标签:UPS逆变器锁相环

LMK0480X 产品供电电源设计指导

LMK0480X 产品供电电源设计指导

本文主要介绍了 TI 的新一代时钟产品 LMK0480X 系列芯片的供电设计以及对时钟性能的影响。通过合理的供电电源电路设计,可以有效地提高芯片性能,降...

类别:变流、电压变换、逆变电路 2013-09-24 标签:LMK0480X时钟抖动滤除芯片锁相环

正确理解时钟器件的抖动性能

正确理解时钟器件的抖动性能

为了正确理解时钟相关器件的抖动指标规格,同时选择抖动性能适合系统应用的时钟解决方案,本文详细介绍了如何理解两种类型时钟驱动器的抖动参数,以及从锁相环输出...

类别:接口/时钟/PLL 2013-06-21 标签:时钟锁相环

频率合成器的高性能架构实现技术

频率合成器的高性能架构实现技术

通过正确的设计方法,结合使用现代低成本高集成度的PLL和直接数字合成器(DDS)集成电路(IC)可以极大地促进高性能架构的实现。

类别:调谐/滤波 2013-05-17 标签:频率合成器锁相环PLL

布线工程师如何充分“掌控”时钟信号?

布线工程师如何充分“掌控”时钟信号?

当电路从前工序设计人员转移到后工序布线工程师时,可以认为时钟概述与图表是必须沟通的最关键信息。本文主要展述布线工程师如何充分“掌控”时钟信号?

类别:EDA/IC设计 2013-02-21 标签:时钟信号布线寄存器

锁相环的电源管理设计

锁相环的电源管理设计

锁相环(PLL)是现代通信系统的基本构建模块PLLs通常用在无线电接收机或发射机中,主要提供“本振”(LO)功能;也可用于时钟信号分配和降噪,而且越来越...

类别:电源设计应用 2012-12-13 标签:锁相环电源管理电荷泵

基于单片机的数字通信系统位同步提取的设计及分析

基于单片机的数字通信系统位同步提取的设计及分析

在 数字通信系统 中,发送端按照确定的时间顺序,逐个传输数码脉冲序列中的每个码元。而在接收端必须有准确的抽样判决时刻才能正确判决所发送的码元,因此,接收...

类别:嵌入式设计应用 2012-07-03 标签:单片机数字通信位同步

查看更多>>

锁相环资讯

锁相环相位噪声与环路带宽的关系分析

锁相环相位噪声与环路带宽的关系分析

利用锁相环的等效噪声模型,重点分析电荷泵锁相环系统的相位噪声特性,得出系统噪声特性的分布特点以及与环路带宽的关系。

类别:接口/时钟/PLL 2012-11-22 标签:环路带宽相位噪声锁相环

锁相环频率合成器捕捉过程的分析与仿真

锁相环频率合成器捕捉过程的分析与仿真

锁相环频率合成技术主要以模拟电路形式出现,已经成为一种成熟的频率合成技术,出现了大量的可编程控制的高集成度产品,所以在频率合成器的设计中,环路滤波器的设...

类别:接口/时钟/PLL 2012-11-22 标签:频率合成器锁相环

可再配置PLL的最佳配置

在开始查找PLL的最佳配置之前,需要考虑的是如何才能为PLL找到配置。具体而言,我们应找到PLL针对给定参考振荡器和所需输出频率所使用的所有可行配置。只...

类别:接口/时钟/PLL 2012-11-22 标签:锁相环PLL

如何仅用三只IC建立一个数字PLL

如何仅用三只IC建立一个数字PLL

本设计思想中的简单电路给出了一个传统模拟锁相环的基础特性,但电路中除了基准振荡器以外,没有其它的模拟元件。虽然其它可用的数字PLL,包括那些采用加/减计...

类别:接口/时钟/PLL 2012-11-13 标签:PLL锁相环

麦瑞半导体发布新型可高度配置的双锁相环(PLL)时脉发生器

麦瑞半导体发布新型可高度配置的双锁相环(PLL)时脉发生器

麦瑞半导体公司(Micrel Inc.)发佈了新型可高度配置的双锁相环(PLL)时脉产发生器系列产品,优化了超低抖动、超强串扰隔离和增强型电源杂讯抑制。

类别:新品快讯 2012-10-31 标签:模拟芯片麦瑞半导体锁相环

锁相环在不同领域中的应用汇总

由于锁相环路有上述种种优良的特性,再加上集成锁相环的出现,使锁相环路在电子技术等各个领域获得了广泛的应用,下面对锁相环在不同领域中的应用情况作一简单的概...

类别:FPGA/ASIC技术 2012-09-21 标签:功率放大器集成电路信号发生器

锁相环在调制和解调中的应用

锁相环在调制和解调中的应用

调制和解调的概念 为了实现信息的远距离传输,在发信端通常采用调制的方法对信号进行调制,收信端接收到信号后必须进行解调才能恢复原信号。 所谓的调制就是用携...

类别:FPGA/ASIC技术 2012-09-21 标签:解调分频器锁相环

锁相环控制及初始化简析

MCU的支撑电路一般需要外部时钟来给MCU提供时钟信号,而外部时钟的频率可能偏低,为了使系统更加快速稳定运行,需要提升系统所需要的时钟频率。这就得用到锁...

类别:FPGA/ASIC技术 2012-09-21 标签:看门狗寄存器AVR单片机

一种基于DDS的高速定时同步方法

一种基于DDS的高速定时同步方法

定时同步是高速数据传输的关键技术也是难点问题。在对锁相环数字化设计、DDS原理结构和参数设计进行研究的基础上,提出了一种基于DDS的高速定时同步方法,对...

类别:嵌入式设计应用 2012-07-20 标签:定时同步锁相环DDS

基于合成器的IF调谐无线接收机的实现

基于合成器的IF调谐无线接收机的实现

前言 为了提高现代无线设备的灵敏度和可选择性,需要尽可能地减小相位噪声和参考杂散,并缩短锁定时间。本文中所述电路可以改善本振(LO)的所有这些性能。 相...

类别:RF/无线 2012-06-04 标签:锁相环载波功率频率合成器

查看更多>>

锁相环DIY创意

查看更多>>